GeチャネルMOSトランジスタの課題とサブ100nmPMOS動作実証
スポンサーリンク
概要
- 論文の詳細を見る
- 2008-03-06
著者
-
山本 豊二
MIRAI-ASET
-
山下 良美
Mirai-aset
-
田岡 紀之
半導体miraiプロジェクト 産業技術総合研究所次世代半導体研究センター(mirai-aist)
-
高木 信一
東京大学
-
高木 信一
東京大学大学院 工学系研究科
-
山本 豊二
半導体MIRAIプロジェクト, 技術研究組合 超先端電子技術開発機構(MIRAI-ASET)
-
池田 圭司
半導体MIRAIプロジェクト, 技術研究組合 超先端電子技術開発機構(MIRAI-ASET)
-
杉山 直治
半導体MIRAI-ASET
-
原田 真臣
半導体MIRAI-ASET
-
原田 正臣
MIRAI-ASET
-
池田 圭司
MIRAI-ASET
-
鈴木 邦広
MIRAI-ASET
-
杉山 直治
MIRAI-ASET
-
田岡 紀之
MIRAI-産総研ASRC
-
木曽 修
MIRAI-産総研ASRC
-
高木 信一
MIRAI-産総研ASRC
-
池田 圭司
半導体miraiプロジェクト 技術研究組合 超先端電子技術開発機構(mirai-aset)
-
高木 信一
半導体miraiプロジェクト 超先端電子技術開発機構(aset)
-
山本 豊二
半導体miraiプロジェクト 技術研究組合 超先端電子技術開発機構(mirai-aset)
-
高木 信一
東大 大学院工学系研究科
関連論文
- トランジスタ領域毎に最適化された複数歪技術を用いる45nm高性能・低リークバルクロジックプラットフォーム技術(IEDM(先端CMOSデバイス・プロセス技術))
- Hiigh-k/3-5界面の組成・構造とMIS特性との関係 (シリコン材料・デバイス)
- 反転層量子化サブバンドとチャネル方向依存性を考慮した歪Si-MOSFETのフルバンドモンテカルロシミュレーション(プロセス・デバイス・回路シミュレーション及び一般)
- Sub-10-nm平面型 Bulk CMOS におけるS/D直接トンネル電流特性
- Sub-10-nm平面型Bulk CMOSにおけるS/D直接トンネル電流特性(IEDM特集(先端CMOSデバイス・プロセス技術))
- (110)面基板上に作製したサブ100nm CMOSの電気特性
- (110)面基板上に作製したサブ100nmCMOSの電気特性(プロセスクリーン化と新プロセス技術)
- MOSFET反転層移動度の面方位およびチャネル方向依存性の解析(プロセス・デバイス・回路・シミュレーション及び一般)
- MOSFET反転層移動度の面方位およびチャネル方向依存性の解析(プロセス・デバイス・回路シミュレーション及び一般)
- 酸化膜中のホール輸送を取り入れた酸化膜破壊パーコレーションシミュレーション
- Ge MIS界面欠陥の電気的性質(レギュラーセッション,ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- Siプラットホーム上の新材料チャネルCMOS (特集 エレクトロニクスの多様化を支える新デバイス技術--2020年を見据えて)
- 気相拡散によって形成されたソース・ドレイン接合をもつ高性能GeO_2/Ge nMOSFET
- 界面制御層を用いた高性能Ge MOSトランジスタ
- SSON構造から作製したGAA型ひずみチャネルSi-MOSFETの電気特性とNBDによるひずみの評価
- Si原子層により終端されたGe MIS界面特性とその反転層正孔移動度への影響
- GeチャネルMOSトランジスタの課題とサブ100nmPMOS動作実証
- Ge窒化膜を界面層とするHfO_2/Ge MIS構造の特性(ゲート絶縁膜、容量膜、機能膜及びメモリ技術)
- 高移動度チャネルを有するひずみ Si-on-insulator/ ひずみ SiGe-on-insulator デュアルチャネルCMOSの作製と電気特性
- 先端CMOSのための高移動度デバイス・基板技術,AWAD2006)
- 先端CMOSのための高移動度デバイス・基板技術
- 一軸歪みSGOIチャネルを有する高性能マルチゲートpMOSFETs(先端CMOSデバイス・プロセス技術)
- 高性能・微細ひずみSOI-MOSFET
- シリコン・オン・インシュレーター(SOI)基板構造の歪局ひずみ評価
- 高性能・部分空乏型および完全空乏型ひずみSOI-MOSFET(IEDM特集(先端CMOSデバイス・プロセス技術))
- 高性能・部分空乏型および完全空乏型ひずみSOI-MOSFET
- ヘテロソース構造MOSFETにおけるチャネルへの高速電子注入(VLSI回路,デバイス技術(高速,低電圧,低電力))
- SiGe on Insulator構造形成技術(IV族系半導体結晶・混晶の新たなる展開)
- ひずみSOI-CMOS素子 : Si格子定数の変調技術を用いた高速SOI素子技術
- ひずみSOI MOSFETのチャネル構造設計と作製技術(IEDM特集:先端CMOSデバイス・プロセス技術)
- (110)面高性能ひずみSOI-CMOS素子技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- 高性能ひずみSOI-CMOS素子技術 : キャリア移動度劣化機構と素子設計
- 微細CMOSスケーリングにおけるチャネル高移動度化の重要性 : Si/SiGe系ヘテロ構造による高移動度MOSFET
- 量子閉じ込め効果が薄膜SOI MOSFETの電気特性に与える影響について
- 完全空乏型SOI MOSFETにおけるSOI膜厚変動によるしきい値ばらつきの抑制構造
- 招待論文 : 「ひずみSOI MOSFETの素子構造と電気的特性」
- ひずみSOI MOSFETの素子構造と電気的特性
- ひずみの導入により高移動度化した新構造SOI-MOSFET
- シリコン表面のセルフ・アンジュレーションを利用したサブミクロン単一電子素子
- サブバンド構造変調を利用した高性能超薄膜SOI-MOSFET (特集:ナノ領域の先端研究--21世紀のキー技術を求めて)
- SiMOS反転層モビリティにおけるクーロン散乱および表面ラフネス散乱の電子濃度依存性
- ハイブリッド・ゲート構造(NMOS:不純物閉じ込め層/PMOS:FLAによるNi-FUSI)を有する高性能サブ35nmバルクCMOSFET : ハイブリッド・ゲート構造(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 不純物閉じ込め層(DCL)を有するサブ40nm高性能CMOS特性(IEDM(先端CMOSデバイス・プロセス技術))
- 極微細ゲートGaN系HEMTの作製とそのショットキー特性の改善(化合物半導体IC及び超高速・超高周波デバイス)
- シリコン酸化膜の絶縁破壊に対する電子と正孔の共存の必要性実証
- ストレスリーク電流における非弾性トンネリングの実験的検証
- Wide-range V_動作に適した65nm CMOS技術(IEDM特集:先端CMOSデバイス・プロセス技術)
- 1.Siプラットホーム上の新材料チャネルCMOS(エレクトロニクスの多様化を支える新デバイス技術-2020年を見据えて-)
- ラジカル酸窒化法を用いたSTI端近傍のグート絶縁膜改善による高性能・高信頼サブ1.5nmグート酸窒化膜形成
- CT-2-2 Si基板上III-V MOSトランジスタ(CT-2.ポストCMOSデバイス技術?-III-V MOS,ナノワイヤデバイス,グラフェンデバイス-,チュートリアルセッション,ソサイエティ企画)
- III-V/Ge CMOS技術とSiプラットフォーム上の異種材料集積(第18回先端半導体デバイスの基礎と応用に関するアジア・太平洋ワークショップ(AWAD2010))
- 基板電圧印加時の信頼性を考慮した65nmCMOSFETのパワーマネージメント(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 基板電圧印加時の信頼性を考慮した65nmCMOSFETのパワーマネージメント(VLSI回路,デバイス技術(高速,低電圧,低電力))
- High-k/III-V界面の組成・構造とMIS特性との関係(ゲート絶縁薄膜、容量膜、機能膜及びメモリ技術)
- 濃度勾配法による量子効果を導入したデバイス・シミュレーション
- 濃度勾配法による量子効果を導入したデバイス・シミュレーション
- 極微細ゲートGaN系HEMTの作製とそのショットキー特性の改善(化合物半導体IC及び超高速・超高周波デバイス)
- 高性能光電子集積回路実現に向けたIII-V CMOSプラットフォーム技術(光部品・電子デバイス実装技術,一般)
- 高性能光電子集積回路実現に向けたIII-V CMOSプラットフォーム技術(光部品・電子デバイス実装技術,一般)
- 高性能光電子集積回路実現に向けたIII-V CMOSプラットフォーム技術(光部品・電子デバイス実装技術,一般)
- 高性能光電子集積回路実現に向けたIII-V CMOSプラットフォーム技術(光部品・電子デバイス実装技術,一般)
- 高性能CMOSのための高移動度チャネル技術の現状と展望(ゲートスタック構造の新展開-チュートリアル講演,ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- 先端CMOSのための高移動度デバイス・基板技術
- ヘテロソース構造MOSFETにおけるチャネルへの高速電子注入(VLSI回路,デバイス技術(高速,低電圧,低電力))
- (110)面高性能ひずみSOI-CMOS素子技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- [特別招待論文]Sub-50-nm CMOSデバイス技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- [特別招待論文]Sub-50-nm CMOSデバイス技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- ゲート不純物の不完全イオン化とバンドギャップナローウィングがゲートからのトンネル電流に与える影響
- ゲート不純物の不完全イオン化とバンドギャップナローウィングがゲートからのトンネル電流に与える影響
- 微細CMOSスケーリングにおけるチャネル高移動度化の重要性 : Si/SiGe系ヘテロ構造による高移動度MOSFET
- ポストスケーリング時代のCMOSデバイス技術
- 溝側壁注入により逆狭チャネル効果を抑制した0.2μmSTI技術
- Siトンネリング選択成長によるせり上げSDE構造を持つSub-10-nm CMOSデバイス(先端CMOSデバイス・プロセス技術)
- III-V/Ge CMOS技術とSiプラットフォーム上の異種材料集積(第18回先端半導体デバイスの基礎と応用に関するアジア・太平洋ワークショップ(AWAD2010))
- 反転層量子化サブバンドとチャネル方向依存性を考慮した歪Si-MOSFETのフルバンドモンテカルロシミュレーション(プロセス・デバイス・回路シミュレーション及び一般)
- 酸化膜中のホール輸送を取り入れた酸化膜破壊パーコレーションシミュレーション
- シリコン直接窒化+酸化法による2.5nmゲート絶縁膜形成とMOSFET特性
- 極薄ゲート酸窒化膜を用いた高信頼性0.25μmMOSFET
- ラジカル酸窒化法を用いた低リークかつ高信頼1.5nmゲート酸窒化膜
- ラジカル酸窒化法を用いた低リークかつ高信頼1.5nmゲート酸窒化膜
- 完全空乏型SOI MOSFETにおけるSOI膜厚変動によるしきい値ばらつきの抑制構造
- ひずみSi p-MOSFETにおける正孔移動度の増大
- シリコン系ナノクリスタル形成技術 (特集:ナノ領域の先端研究--21世紀のキー技術を求めて)
- 高精度TEMと新しいデータ分析方法によるMOS界面ラフネス移動度及びその引張り歪みの影響の定量評価
- 微細CMOS技術におけるチャネルエンジニアリングの重要性とひずみSOI MOSFETのインパクト
- 微細CMOS技術におけるチャネルエンジニアリングの重要性とひずみSOI MOSFETのインパクト
- シリコン表面のセルフ・アンジュレーションを利用したサブミクロン単一電子素子
- 新チャネル材料を使った高電流駆動力CMOSデバイス技術
- Ni-InGaAs合金を用いた自己整合型メタルソース・ドレインIn_xGa_As MOSFETs(IEDM特集(先端CMOSデバイス・プロセス技術))
- 招待講演 引張りひずみ及びMOS界面バッファ層によるIn[x]Ga[l-x]As MOSFETの移動度向上とその物理的理解 (シリコン材料・デバイス)
- 大規模集積回路と半導体材料技術の現状と将来
- 引張りひずみ及びMOS界面バッファ層によるIn_xGa_As MOSFETの移動度向上とその物理的理解(IEDM特集(先端CMOSデバイス・プロセス技術))
- InGaAs MOSゲートスタック形成と界面特性 (特集 ゲートスタック技術の表面・界面科学)
- 1-4 高移動度チャネルトランジスタ技術の最新動向(1.CMOS技術の最前線,世界的な競争領域にある最先端デバイス技術)
- C-4-18 高性能光電子集積回路に向けたIII-V CMOSフォトニクスプラットフォーム技術(C-4.レーザ・量子エレクトロニクス,一般セッション)
- InGaAs MOSゲートスタック形成と界面特性
- Ge p- and n-MOSFETの高電界領域での移動度劣化機構の解析と原子層平坦GeO_x/Ge界面による移動度の向上(IEDM特集(先端CMOSテバイス・プロセス技術))
- C-3-16 III-V CMOSフォトニクスプラットフォームと光インターコネクションへの展開(C-3.光エレクトロニクス)
- 高移動度チャネルトランジスタ技術の最新動向
- III-V CMOSフォトニクスを用いた光電子融合集積回路プラットホーム技術(光エレクトロニクス)