Siトンネリング選択成長によるせり上げSDE構造を持つSub-10-nm CMOSデバイス(<IEDM特集>先端CMOSデバイス・プロセス技術)
スポンサーリンク
概要
- 論文の詳細を見る
Sub-10-nm平面バルク型MOSFETに関して、反転ソース・ドレイン形成(R-S/D)プロセスにおけるシリコントンネルリング選択成長(SEG)により、せり上げソース・ドレインエクステンション(eSDE)構造を実現し、特性の改善を試みた。このプロセスは、ゲート電極側壁膜とシリコン基板間に隙間を形成することにより、選択成長シリコン膜の膜厚を自己制限的に精密に制御できることが特長である。さらに、1度のシリコン選択成長工程により、ソース・ドレイン領域も同時にせり上げることができる。このせり上げエクステンション技術により、短チャネル効果と寄生抵抗を同時に顕著に抑制できることを確認し、以前報告した5-nm CMOSデバイスに比較して、I_<off>一定条件でのゲート遅延時間(CV/I)の改善をn/pMOSFETs共に確認した。
- 社団法人電子情報通信学会の論文
- 2006-01-13
著者
-
羽根 正巳
NEC(株)システムデバイス研究所
-
池澤 健夫
NEC情報システムズ
-
山本 豊二
MIRAI-ASET
-
若林 整
NEC
-
若林 整
NEC(株)システムデバイス研究所
-
五十嵐 信行
NEC(株)システムデバイス研究所
-
山本 豊二
NEC(株)システムデバイス研究所
-
山本 豊二
NECシリコンシステム研究所
-
若林 整
NECラボラトリーズシステムデバイス・基礎研究本部シリコンシステム研究所
-
若林 整
ソニー(株)
-
池澤 延幸
Necエレクトロニクス(株)
-
羽根 正巳
NECエレクトロニクス株式会社LSI基礎開発研究所
-
羽根 正己
日本電気(株)システムデバイス研究所
-
羽根 正巳
Necシステムデバイス・基礎研究本部
-
羽根 正巳
日本電気株式会社システムデバイス研究所
-
忍田 真希子
日本電気株式会社システムデバイス研究所
-
川本 英明
Necエレクトロニクス(株)
-
辰巳 徹
NEC(株)システムデバイス研究所
-
忍田 真希子
NEC(株)システムデバイス研究所
-
池澤 健夫
株式会社NEC情報システムズ
-
辰巳 徹
日本電気株式会社
-
羽根 正巳
ルネサスエレクトロニクス先行研究統括部
関連論文
- hp32/22nmノードに向けたFEOLの技術動向 (特集 半導体プロセスを支える製造・試験装置と材料)
- 反転層量子化サブバンドとチャネル方向依存性を考慮した歪Si-MOSFETのフルバンドモンテカルロシミュレーション(プロセス・デバイス・回路シミュレーション及び一般)
- Sub-10-nm平面型 Bulk CMOS におけるS/D直接トンネル電流特性
- Sub-10-nm平面型Bulk CMOSにおけるS/D直接トンネル電流特性(IEDM特集(先端CMOSデバイス・プロセス技術))
- (110)面基板上に作製したサブ100nm CMOSの電気特性
- (110)面基板上に作製したサブ100nmCMOSの電気特性(プロセスクリーン化と新プロセス技術)
- MOSFET反転層移動度の面方位およびチャネル方向依存性の解析(プロセス・デバイス・回路・シミュレーション及び一般)
- MOSFET反転層移動度の面方位およびチャネル方向依存性の解析(プロセス・デバイス・回路シミュレーション及び一般)
- 酸化膜中のホール輸送を取り入れた酸化膜破壊パーコレーションシミュレーション
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法
- 伝送線路を用いたオンチップGHzクロック分配手法
- TiSi_2 膜形成における Si表面アモルファス化の効果とSEDAM法
- 0.15μm CMOSトランジスタの特性
- ダマシンゲートプロセスを用いた Top-Cut デュアルストレスライナーを有する高性能 Metal/High-k Gate MOSFETs
- ダマシンゲートプロセスを用いたtop-cutデュアルストレスライナーを有する高性能Metal/High-k Gate MOSFET(IEDM(先端CMOSデバイス・プロセス技術))
- [100]及び[110]基板上の埋め込みSiGe膜による歪みSiチャンネルを有する Metal/High-k ゲート電極MOSFETs
- (100)及び(110)基板上のeSiGeによる歪みSiチャネルを有するMetal/High-k Gate Stack MOSFETのデバイス特性(IEDM(先端CMOSデバイス・プロセス技術))
- GeチャネルMOSトランジスタの課題とサブ100nmPMOS動作実証
- 100MHz, 0.55mm^2, 2mW, 16-bスタック型積和演算器
- 0.25μm CMOS 0.9V 100MHz DSPコア
- DSPの低電力省面積技術
- ループフィルタをディジタル化した省面積PLL回路
- Wide-range V_動作に適した65nm CMOS技術(IEDM特集:先端CMOSデバイス・プロセス技術)
- 45nmノード低消費電力デバイス用Ni_xSi/HfSiONゲートスタック構造(プロセスクリーン化と新プロセス技術)
- Poly-Si/HfSiO/SiO_2ゲート構造を用いた低電力、高速HfSiOゲートCMOSFET(IEDM特集:先端CMOSデバイス・プロセス技術)
- ラジカル酸窒化法を用いたSTI端近傍のグート絶縁膜改善による高性能・高信頼サブ1.5nmグート酸窒化膜形成
- 基板電圧印加時の信頼性を考慮した65nmCMOSFETのパワーマネージメント(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 基板電圧印加時の信頼性を考慮した65nmCMOSFETのパワーマネージメント(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 100nm世代SOC対応CMOSプロセス
- 1.0V駆動による高性能70nm CMOS技術
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法
- 飽和V_ばらつきの解析とそのSRAMへの影響評価(IEDM特集(先端CMOSデバイス・プロセス技術))
- 不純物トラップメモリによる電荷の面内再分配抑制と高温保持力向上(新メモリ技術とシステムLSI)
- 低消費電力65nm-node向け高性能・高信頼性Poly-Si/a-Si/HfSiON構造トランジスタ技術(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 低消費電力65nm-node向け高性能・高信頼性Poly-Si/a-Si/HfSiON構造トランジスタ技術(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 相制御Niフルシリサイド電極を用いたHfSiON高誘電率ゲート絶縁膜MOSFETの作製と電気特性の評価
- 組成制御Niフルシリサイド電極を用いた低消費電力向けHfSiONゲート絶縁膜MOSFET(IEDM特集(先端CMOSデバイス・プロセス技術))
- 100MHz, 0.55mm^2, 2mW, 16-bスタック型積和演算器
- TEMエネルギー損失分光を用いたhigh-k絶縁膜の誘電的性質の評価(ゲート絶縁膜, 容量膜, 機能膜及びメモリ技術)
- フルバンド・デバイスシミュレーションによる歪みSiGe/Si-pMOSFETのキャリア輸送特性解析(プロセス・デバイス・回路シミュレーション及び一般)
- GIDLを考慮したLSTP向けFinFETの設計(先端CMOSデバイス・プロセス技術)
- [特別招待論文]Sub-50-nm CMOSデバイス技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- [特別招待論文]Sub-50-nm CMOSデバイス技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- 混載メモリ応用へ向けた相制御Ni-FUSI/HfSiONゲートスタックのインテグレーション技術
- SOI基板上のNi-FUSI/HfSiON MOSFETにおけるしきい値電圧制御
- SOI基板上のNi-FUSI/HfSiON MOSFETにおけるしきい値電圧制御(IEDM(先端CMOSデバイス・プロセス技術))
- SOI基板上のNi-FUSI/HfSiON MOSFETにおけるしきい値電圧制御
- advancing front法を用いた三次元格子生成における安定性の向上
- advancing front法を用いた三次元格子生成における安定性の向上
- 溝側壁注入により逆狭チャネル効果を抑制した0.2μmSTI技術
- Siトンネリング選択成長によるせり上げSDE構造を持つSub-10-nm CMOSデバイス(先端CMOSデバイス・プロセス技術)
- 2005 SISPAD会議報告
- Ge-pMOSFETにおける正孔輸送特性の歪み依存性解析(プロセス・デバイス・回路シミュレーション及び一般)
- Ge-pMOSFETにおける正孔輸送特性の歪み依存性解析(プロセス・デバイス・回路シミュレーション及び一般)
- 反転層量子化サブバンドとチャネル方向依存性を考慮した歪Si-MOSFETのフルバンドモンテカルロシミュレーション(プロセス・デバイス・回路シミュレーション及び一般)
- 酸化膜中のホール輸送を取り入れた酸化膜破壊パーコレーションシミュレーション
- 不活性化による格子間シリコンの放出を考慮したヒ素のペア拡散モデル
- イオン注入後の熱処理による転位ループ成長とボロン再分布の検討
- 半導体デバイスの新しいシミュレーション技術〔I〕 : 微細CMOSのシミュレーション技術(1) : CMOSデバイスシミュレーションの高精度化
- 原子レベルプロセスデバイスシミュレーションの進展と応用 : 微細MOSFETの真性ばらつき解析
- High-k絶縁膜の技術トレンド (マテリアルフォーカス:エレナノ 「High-K絶縁膜」を改質するマテリアル開発の技術トレンド)
- Sub-50-nm CMOS技術と電源電圧最適化
- マサチューセッツ工科大学滞在記
- シリコン直接窒化+酸化法による2.5nmゲート絶縁膜形成とMOSFET特性
- 極薄ゲート酸窒化膜を用いた高信頼性0.25μmMOSFET
- 極薄ゲート酸窒化膜を用いた高信頼性0.25μmMOSFET
- HfO_2/SiO_2界面の熱安定性のHAADF-STEM評価 : Hf分布の定量的測定と拡散係数の決定
- ラジカル酸窒化法を用いた低リークかつ高信頼1.5nmゲート酸窒化膜
- ラジカル酸窒化法を用いた低リークかつ高信頼1.5nmゲート酸窒化膜
- 半導体メモリー用HSG-Siキャパシタの開発
- 31a-WC-10 Si/Ge界面2x1秩序構造のHREM, GID観察
- 半球状グレインポリシリコンの形成機構
- Low-k/Cu配線層にシリンダキャパシタを内包したロジックIP準拠・混載DRAMデバイス(配線・実装技術と関連材料技術)
- InGaZnOのチャネルの酸素制御とGate/Drain Offset構造によるBEOLトランジスタの高信頼化(配線・実装技術と関連材料技術)
- [パネルディスカッション]デバイス・回路技術者協議 : ゲートリーク問題は誰が解くか?(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- [パネルディスカッション]デバイス・回路技術者協議 : ゲートリーク問題は誰が解くか?(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- パワーデバイス混載ミックスシグナルLSIテクノロジ : 高性能かつ高信頼度BiC-DMOSデバイス開発(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- Low-k/Cu配線層にシリンダキャパシタを内包したロジックIP準拠・混載DRAMデバイス