高木 信一 | 半導体miraiプロジェクト 超先端電子技術開発機構(aset)
スポンサーリンク
概要
関連著者
-
高木 信一
半導体miraiプロジェクト 超先端電子技術開発機構(aset)
-
高木 信一
東京大学大学院 工学系研究科
-
杉山 直治
半導体MIRAI-ASET
-
杉山 直治
MIRAI-ASET
-
手塚 勉
半導体MIRAI-ASET
-
高木 信一
東大 大学院工学系研究科
-
高木 信一
半導体MIRAIプロジェクト-ナノ電子デバイス研究センター
-
水野 智久
MIRAI-AIST
-
沼田 敏典
半導体miraiプロジェクト 超先端電子技術開発機構(aset)
-
高木 信一
東京大学
-
中払 周
半導体MIRAI-ASET
-
高木 信一
(株)東芝 LSI基盤技術ラボラトリー
-
古賀 淳二
東芝 研究開発センターLSI基盤技術ラボラトリー
-
古賀 淳二
東芝研究開発センターlsi基盤技術研究所
-
古賀 淳二
東芝
-
臼田 宏治
半導体MIRAI-ASET
-
守山 佳彦
半導体MIRAI-ASET
-
高木 信一
MIRAI-産総研ASRC
-
手塚 勉
MIRAI-ASET
-
入沢 寿史
半導体MIRAI-ASET
-
沼田 敏典
半導体MIRAIプロジェクト超先端電子技術開発機構(ASET)
-
平下 紀夫
半導体MIRAI-ASET
-
中払 周
MIRAI-ASET
-
鳥海 明
(株)東芝 LSI基盤技術ラボラトリー
-
田岡 紀之
半導体miraiプロジェクト 産業技術総合研究所次世代半導体研究センター(mirai-aist)
-
前田 辰郎
半導体MIRAI産業技術総合研究所次世代半導体研究センター
-
守山 佳彦
MIRAI-ASET
-
豊田 英二
東芝セラミックス株式会社
-
水野 智久
半導体MIRAIプロジェクト
-
古賀 淳二
半導体MIRAI-ASET
-
前田 辰郎
産業技術総合研究所
-
田岡 紀之
半導体MIRAIプロジェクト-ナノ電子デバイス研究センター
-
高木 信一
東京大学大学院工学系研究科
-
山本 豊二
半導体MIRAIプロジェクト, 技術研究組合 超先端電子技術開発機構(MIRAI-ASET)
-
田邊 顕人
半導体MIRAI-ASET
-
古賀 淳二
(株)東芝 LSI基盤技術ラボラトリー
-
高木 信一
東芝LSI基盤技術ラボラトリー
-
山本 豊二
半導体miraiプロジェクト 技術研究組合 超先端電子技術開発機構(mirai-aset)
-
山下 良美
Mirai-aset
-
平下 紀夫
MIRAI-ASET
-
沼田 敏典
MIRAI-ASET
-
宮村 佳児
コマツ電子金属
-
前田 辰郎
MIRAI-AIST
-
内田 建
(株)東芝 LSI基盤技術ラボラトリー
-
大場 竜二
(株)東芝 LSI基盤技術ラボラトリー
-
沼田 敏典
(株)東芝 LSI基盤技術ラボラトリー
-
大場 竜二
東芝研究開発センター
-
内田 建
東芝研究開発センター (株)東芝
-
高木 信一
東大 大学院新領域創成科学研究科
-
大場 竜二
(株)東芝セミコンダクター社
-
大場 竜二
東芝研究開発センターlsi基盤技術研究所
-
高柳 万里子
(株)東芝セミコンダクター社SoC研究開発センター
-
大脇 幸人
(株)東芝 ULSI研究所
-
渡辺 浩志
株式会社東芝LSI基板技術ラボラトリー
-
野口 充宏
(株)東芝マイクロエレクトロニクス研究所
-
谷本 弘吉
(株)東芝研究開発センターデバイスプロセス開発センター
-
森田 行則
半導体MIRAIプロジェクト-ナノ電子デバイス研究センター
-
高柳 万里子
東芝セミコンダクター社 システムLSI開発センター
-
池田 圭司
半導体MIRAIプロジェクト, 技術研究組合 超先端電子技術開発機構(MIRAI-ASET)
-
山下 良美
半導体MIRAI-ASET
-
原田 真臣
半導体MIRAI-ASET
-
原田 正臣
MIRAI-ASET
-
木曽 修
MIRAI-産総研ASRC
-
入沢 寿史
MIRAI-ASET
-
臼田 宏治
MIRAI-ASET
-
水野 智久
(株)東芝 研究開発センター LSI基盤技術ラボラトリー
-
杉山 直治
(株)東芝 研究開発センター LSI基盤技術ラボラトリー
-
手塚 勉
(株)東芝 研究開発センター LSI基盤技術ラボラトリー
-
黒部 篤
(株)東芝 研究開発センター LSI基盤技術ラボラトリー
-
畠山 哲夫
個別半導体基盤技術ラボラトリー
-
池田 圭司
半導体miraiプロジェクト 技術研究組合 超先端電子技術開発機構(mirai-aset)
-
森田 行則
産業技術総合研究所ナノ電子デバイス研究センター
-
黒部 篤
東芝 研開セ
-
大脇 幸人
(株)東芝soc研究開発センター
-
大脇 幸人
(株)東芝 セミコンダクター社
-
谷本 弘吉
東芝 研究開発セ デバイスプロセス開発セ
-
松沢 一也
東芝LSI基盤技術ラボラトリー
-
谷本 弘吉
東芝セミコンダクター社
-
渡辺 浩志
(株)東芝LSI基盤技術ラボラトリー
-
野口 充宏
(株)東芝 セミコンダクター社
-
高柳 万里子
東芝セミコンダクター社
-
森田 行則
半導体MIRAI-産総研ASRC
-
山本 豊二
MIRAI-ASET
-
水林 亘
半導体MIRAIプロジェクト-ナノ電子デバイス研究センター
-
右田 真司
半導体MIRAIプロジェクト-ナノ電子デバイス研究センター
-
太田 裕之
半導体MIRAIプロジェクト-ナノ電子デバイス研究センター
-
安田 直樹
半導体MIRAI-ASET
-
佐竹 秀喜
半導体MIRAIプロジェクト-ASET
-
木曽 修
半導体MIRAI-産総研ASRC
-
高木 信一
東大院工
-
池田 圭司
MIRAI-ASET
-
鈴木 邦広
MIRAI-ASET
-
田岡 紀之
MIRAI-産総研ASRC
-
西澤 正泰
半導体MIRAI産業技術総合研究所次世代半導体研究センター
-
高木 信一
Toshiba Ceramics
-
古賀 淳二
MIRAI-ASET
-
田邊 顕人
MIRAI-ASET
-
沼田 典則
半導体MIRAIプロジェクト
-
畠山 哲夫
(株)東芝 研究開発センター 個別半導体基盤技術ラボラトリー
-
Usuda Koji
(株)東芝 研究開発センター LSI基盤技術ラボラトリー
-
佐竹 秀喜
(株)東芝先端半導体デバイス研究所
-
高木 信一
東芝ULSI研究所
-
安田 直樹
東芝ULSI研究所
-
鳥海 明
東芝ULSI研究所
-
古賀 淳二
東芝研究開発センターLSI基盤技術ラボラトリー
-
太田 裕之
産業技術総合研究所ナノ電子デバイス研究センター
-
高木 信一
東芝ulsi研
-
右田 真司
産業技術総合研究所ナノ電子デバイス研究センター
-
高木 信一
半導体miraiプロジェクト:東京大学大学院新領域創成科学科
-
西澤 正泰
半導体miraiプロジェクト 産業技術総合研究所 ナノ電子デバイス研究センター
-
佐竹 秀喜
(株)東芝 研究開発センター Lsi基盤技術ラボラトリー
-
高木 信一
半導体miraiプロジェクト-ナノ電子デバイス研究センター:東京大学大学院工学系研究科
-
森田 行則
半導体mirai産業技術総合研究所次世代半導体研究センター
-
森田 行則
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
右田 真司
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
右田 真司
半導体mirai-産総研asrc
-
水林 亘
半導体MIRAI-産総研ASRC
-
太田 裕之
半導体MIRAI-産総研ASRC
-
水林 亘
産業技術総合研究所
-
右田 真司
産業技術総合研究所 ナノエレクトロニクス研究部門
-
右田 真司
産業技術総合研究所グリーンナノエレクトロニクスセンター
-
水林 亘
産業技術総合研究所グリーンナノエレクトロニクスセンター
-
森田 行則
産業技術総合研究所グリーンナノエレクトロニクスセンター
-
森田 行則
産業技術総合研究所 ナノエレクトロニクス研究部門
著作論文
- Ge MIS界面欠陥の電気的性質(レギュラーセッション,ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- 界面制御層を用いた高性能Ge MOSトランジスタ
- SSON構造から作製したGAA型ひずみチャネルSi-MOSFETの電気特性とNBDによるひずみの評価
- Si原子層により終端されたGe MIS界面特性とその反転層正孔移動度への影響
- GeチャネルMOSトランジスタの課題とサブ100nmPMOS動作実証
- Ge窒化膜を界面層とするHfO_2/Ge MIS構造の特性(ゲート絶縁膜、容量膜、機能膜及びメモリ技術)
- 高移動度チャネルを有するひずみ Si-on-insulator/ ひずみ SiGe-on-insulator デュアルチャネルCMOSの作製と電気特性
- 先端CMOSのための高移動度デバイス・基板技術,AWAD2006)
- 先端CMOSのための高移動度デバイス・基板技術
- 一軸歪みSGOIチャネルを有する高性能マルチゲートpMOSFETs(先端CMOSデバイス・プロセス技術)
- 高性能・微細ひずみSOI-MOSFET
- シリコン・オン・インシュレーター(SOI)基板構造の歪局ひずみ評価
- 高性能・部分空乏型および完全空乏型ひずみSOI-MOSFET(IEDM特集(先端CMOSデバイス・プロセス技術))
- 高性能・部分空乏型および完全空乏型ひずみSOI-MOSFET
- ヘテロソース構造MOSFETにおけるチャネルへの高速電子注入(VLSI回路,デバイス技術(高速,低電圧,低電力))
- SiGe on Insulator構造形成技術(IV族系半導体結晶・混晶の新たなる展開)
- ひずみSOI-CMOS素子 : Si格子定数の変調技術を用いた高速SOI素子技術
- ひずみSOI MOSFETのチャネル構造設計と作製技術(IEDM特集:先端CMOSデバイス・プロセス技術)
- (110)面高性能ひずみSOI-CMOS素子技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- 高性能ひずみSOI-CMOS素子技術 : キャリア移動度劣化機構と素子設計
- 微細CMOSスケーリングにおけるチャネル高移動度化の重要性 : Si/SiGe系ヘテロ構造による高移動度MOSFET
- 量子閉じ込め効果が薄膜SOI MOSFETの電気特性に与える影響について
- 完全空乏型SOI MOSFETにおけるSOI膜厚変動によるしきい値ばらつきの抑制構造
- 招待論文 : 「ひずみSOI MOSFETの素子構造と電気的特性」
- ひずみSOI MOSFETの素子構造と電気的特性
- ひずみの導入により高移動度化した新構造SOI-MOSFET
- シリコン表面のセルフ・アンジュレーションを利用したサブミクロン単一電子素子
- サブバンド構造変調を利用した高性能超薄膜SOI-MOSFET (特集:ナノ領域の先端研究--21世紀のキー技術を求めて)
- SiMOS反転層モビリティにおけるクーロン散乱および表面ラフネス散乱の電子濃度依存性
- シリコン酸化膜の絶縁破壊に対する電子と正孔の共存の必要性実証
- ストレスリーク電流における非弾性トンネリングの実験的検証
- 濃度勾配法による量子効果を導入したデバイス・シミュレーション
- 濃度勾配法による量子効果を導入したデバイス・シミュレーション
- 先端CMOSのための高移動度デバイス・基板技術
- ヘテロソース構造MOSFETにおけるチャネルへの高速電子注入(VLSI回路,デバイス技術(高速,低電圧,低電力))
- (110)面高性能ひずみSOI-CMOS素子技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- ゲート不純物の不完全イオン化とバンドギャップナローウィングがゲートからのトンネル電流に与える影響
- ゲート不純物の不完全イオン化とバンドギャップナローウィングがゲートからのトンネル電流に与える影響
- 微細CMOSスケーリングにおけるチャネル高移動度化の重要性 : Si/SiGe系ヘテロ構造による高移動度MOSFET
- Si/SiGeヘテロ構造を用いたMOSデバイス技術
- CT-1-2 高性能LSIのための新構造・新材料CMOS技術(CT-1.CMOSを越える革新デバイスの現状と展望,チュートリアル講演,ソサイエティ企画)
- 完全空乏型SOI MOSFETにおけるSOI膜厚変動によるしきい値ばらつきの抑制構造
- 微細CMOS技術におけるチャネルエンジニアリングの重要性とひずみSOI MOSFETのインパクト
- 微細CMOS技術におけるチャネルエンジニアリングの重要性とひずみSOI MOSFETのインパクト
- シリコン表面のセルフ・アンジュレーションを利用したサブミクロン単一電子素子