一括加工による強誘電体キャパシタの形成とその特性
スポンサーリンク
概要
著者
-
糸賀 敏彦
(株)日立製作所 中央研究所
-
横山 夏樹
日立製作所中央研究所
-
藤崎 芳久
日立製作所中央研究所
-
鳥居 和功
日立製作所中央研究所
-
鳥居 和功
日立・中研
-
横山 夏樹
日立製作所 中央研究所
-
加賀 徹
日立製作所中央研究所
-
茂庭 昌弘
(株)ルネサステクノロジ
-
庄司 健一
日立製作所 中央研究所
-
川上 博士
日立製作所 中央研究所
-
組橋 孝生
日立製作所 中央研究所
-
糸賀 敏彦
日立製作所 中央研究所
-
茂庭 昌弘
日立製作所 中央研究所
-
加賀 徹
日立製作所 中央研究所
-
鳥居 和功
日立製作所 中央研究所
関連論文
- 低速陽電子ビームを用いた high-κ 膜の空隙評価
- HfAlOxゲート絶縁膜をもつMOSキャパシタの過渡的電気特性(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- アモルファスシリコン薄膜における結晶化誘起応力の検討
- 低接触抵抗のポリシリコン選択ダイオードを用いた相変化メモリの低コスト化技術(固体メモリおよび一般)
- 低接触抵抗のポリシリコン選択ダイオードを用いた相変化メモリの低コスト化技術(固体メモリ及び一般)
- 高誘電体酸化物 / シリコン界面の創りこみ技術
- リーク電流が大きいMOSFETの移動度導出
- 極薄ゲート絶縁膜MOSFETの量子力学的解析
- High-k ゲート絶縁膜のスケーリング限界
- 強誘電体薄膜表面の相分離層処理技術 : 化学処理による強誘電体薄膜表面の清浄化技術
- 水素還元プロセスによるPt/Pb(Zr, Ti)O_3/Ptキャパシタ電気特性の変化
- シリコンとhigh-kゲート絶縁膜の界面の高分解能RBS/ERD分析(シリコン関連材料の作製と評価)
- 酸素雰囲気アニール中のHfO_2/SiO_2/Si(001)界面反応の高分解能RBS観察(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- Gate-Overlapped LDD構造による低温Poly-Si TFTの高信頼化技術
- ファイル応用を指向した256MビットDRAMの回路技術
- 低接触抵抗ポリSiダイオード駆動の4F^2クロスポイント型相変化メモリ(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 低不純物濃度チャネルで統計ゆらぎの小さい薄膜BOX-SOI(SOTB)のV_ばらつき解析(IEDM特集(先端CMOSデバイス・プロセス技術))
- 基板/酸化膜および酸化膜/ゲート界面の微細構造制御による酸化膜信頼性の向上
- ギガビットDRAM用高データレート回路技術
- 書換え電流100μA,書換え速度416kB/sで動作する混載向け512kB相変化メモリ(新メモリ技術とシステムLSI)
- 酸素添加GeSbTe相変化メモリセルの研究(新型不揮発性メモリ)
- 1.5V-CMOS動作オンチップ相変化RAM回路技術
- 1.5V-CMOS動作オンチップ相変化RAM回路技術(デジタル・情報家電, 放送用, ゲーム機用システムLSI, 及び一般)
- 高電子移動度0.9nm-EOT TaSix/HfSiONゲートスタックの形成(先端CMOSデバイス・プロセス技術)
- 金属/Hf系高誘電率絶縁膜界面の統一理論 : ゲート金属の設計指針(先端CMOSデバイス・プロセス技術)
- レーザーアニールによる不純物活性化とSiデバイス応用
- Si_3N_4/Si-rich Nitride(SRN)/Si_3N_4積層膜の電子捕獲特性(ゲート絶縁膜、容量膜、機能膜及びメモリ技術)
- シリコン半導体デバイスの展望 (特集 次世代ICT社会を支える最先端デバイス製造システム)
- 強誘電体薄膜作製技術とプロセス技術
- 一括加工による強誘電体キャパシタの形成とその特性
- 不揮発DRAM用高耐性・低電力回路技術
- DRAM絶縁膜用極薄PZT薄膜
- C1 トンネル音響顕微鏡によるPZT薄膜の観察(超音波非破壊評価)
- Hf系絶縁膜中の水素原子の原子レベルの挙動の理論的研究 : ホールを起源とした絶縁破壊のメカニズム(ゲート絶縁膜, 容量膜, 機能膜及びメモリ技術)
- HfO_2系high-kゲート絶縁膜信頼性劣化の物理モデル(IEDM特集(先端CMOSデバイス・プロセス技術))
- High-k膜を利用したバイオ系ドット型フローティングゲートメモリ(ゲート絶縁膜形成およびメモリ技術,ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- 基板/酸化膜および酸化膜/ゲート界面の微細構造制御による酸化膜信頼性の向上
- PA-5 歪イメージングによるPZT薄膜の観察(P.ポスターセッションA-概要講演・展示)
- 五酸化タンタル界面層の形成による相変化メモリの書換えの低電力化(不揮発性メモリ及び関連プロセス一般)
- MONOS型不揮発メモリーの電子および正孔トラップ解析(ゲート絶縁膜、容量膜、機能膜及びメモリ技術)
- 有機強誘電体P(VDF-TrFE)と無機酸化物半導体IGZOを用いた強誘電体ゲート薄膜トランジスタの作製と評価(薄膜(Si,化合物,有機,フレキシブル)機能デバイス・材料・評価技術及び一般)
- 有機強誘電体P(VDF-TrFE)と無機酸化物半導体IGZOを用いた強誘電体ゲート薄膜トランジスタの作製と評価(薄膜(Si,化合物,有機,フレキシブル)機能デバイス・材料・評価技術及び一般)
- XPS/AESによるHfSiOx薄膜の光学的誘電率の推定(ゲート絶縁膜, 容量膜, 機能膜及びメモリ技術)
- 重水を用いた原子層成長技術によるHigh-kゲート絶縁膜への重水素添加
- polySi/HfAlOx/SiONゲートスタックの経時絶縁破壊(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- XPS時間依存測定法によるHfAlOx薄膜中の電荷捕獲現象の評価(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- 光電子分光分析によるHfAlOx/Si(100)系スタック構造における界面反応評価(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- High-k膜を利用したバイオ系ドット型フローティングゲートメモリ(レギュラーセッション,ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- 不揮発性半導体メモリー技術の現状
- HfAlO_x/下地膜界面反応抑制の検討
- ULSI用MOCVD-PZT薄膜の形成と電気特性
- 相変化メモリのリセット特性のモデリング(プロセス・デバイス・回路シミュレーション及び一般)
- 相変化メモリのリセット特性のモデリング(プロセス・デバイス・回路シミュレーション及び一般)
- 従来型メモリセルの1/3の面積を実現する縦型MOSを用いた4トランジスタSRAMセル(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 従来型メモリセルの1/3の面積を実現する縦型MOSを用いた4トランジスタSRAMセル(VLSI回路,デバイス技術(高速,低電圧,低電力))
- ED2000-130 / SDM2000-112 / ICD-2000-66 DRAMリフレッシュエンジニアリングモデル
- ED2000-130 / SDM2000-112 / ICD2000-66 DRAMリフレッシュエンジニアリングモデル
- ED2000-130 / SDM2000-112 / ICD2000-66 DRAMリフレッシュエンジニアリングモデル
- 低接触抵抗ポリSiダイオード駆動の4F^2クロスポイント型相変化メモリ(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 湿式と乾式,どっち? (〔表面技術協会〕50周年記念増刊号 夢を語る) -- (エレクトロニクス)
- 減圧仮焼成法による酸化物薄膜結晶化促進機構(新型不揮発性メモリ)
- 減圧仮焼成法による酸化物薄膜結晶化促進機構
- 強誘電体(Sr,Sm)Bi_2Ta_2O_9とAl_2O_3/Si_3N_4バッファ層を用いた強誘電体ゲート構造の作製と評価(AWAD2003 : 先端デバイスの基礎と応用に関するアジアワークショツプ)
- 強誘電体(Sr,Sm)Bi_2Ta_2O_9とAl_2O_3/Si_3N_4バッファ層を用いた強誘電体ゲート構造の作製と評価(AWAD2003(先端デバイスの基礎と応用に関するアジアワークショップ))
- 減圧仮焼成プロセスを用いたBLT強誘電体薄膜の大幅特性向上(物性,成膜,加工,プロセス : 強誘電体薄膜とデバイス応用)
- MFIS用Al_2O_3/Si_3N_4バッファー層
- ダメージフリーのSi基板直接窒化技術を用いた極薄ゲート絶縁膜の形成 (特集 新材料・新プロセスによる半導体薄膜形成技術--銅配線,Low-k,High-k,CMPの最新動向を探る)
- 原子状窒素を用いたSi基板のダメージフリー低温窒化技術
- 強誘電体薄膜表面の相分離層処理技術 : 化学処理による強誘電体薄膜表面の清浄化技術
- 研究紹介 HfO2系high-kゲート絶縁膜の信頼性劣化機構モデル
- 0.65-2V動作のシステムLSI用キャッシュメモリ (メモリ・混載メモリ及びIC一般)
- 65nmノード向けHigh-kゲート絶縁膜技術 (特集 半導体プロセス技術のイノベーション)
- 有機強誘電体P(VDF-TrFE)と無機酸化物半導体IGZOを用いた強誘電体ゲート薄膜トランジスタの作製と評価
- 有機強誘電体P(VDF-TrFE)と無機酸化物半導体IGZOを用いた強誘電体ゲート薄膜トランジスタの作製と評価
- スティープ・サブスレショルド・スイングFETへの新しいアプローチ(IEDM特集(先端CMOSデバイス・プロセス技術))
- 4F^2のポリシリコンダイオードで駆動する微細化に優れた3Dチェインセル型相変化メモリ(不揮発メモリ,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 4F^2のポリシリコンダイオードで駆動する微細化に優れた3Dチェインセル型相変化メモリ(不揮発メモリ,低電圧/低消費電力技術,新デバイス・回路とその応用)
- ランダムテレグラフノイズ(RTN)の統計的評価手法と微細MOSFETばらつきへの影響(IEDM特集(先端CMOSテバイス・プロセス技術))