Experimental Study on Cell-Base High-Performance Datapath Design
スポンサーリンク
概要
- 論文の詳細を見る
- 2003-12-01
著者
-
小野寺 秀俊
京都大学工学部電子工学科
-
Onodera Hidetoshi
Department of Communications and Computer Engineering, Kyoto University
-
Onodera H
Kyoto Univ. Kyoto‐shi Jpn
-
Onodera Hidetoshi
Kyoto Univ. Kyoto‐shi Jpn
-
Onodera Hidetoshi
Department Of Communications And Computer Engineering Graduate School Of Informatics Kyoto Universit
-
HASHIMOTO Masanori
Department of Information Systems Engineering, Osaka University
-
小野寺 秀俊
滋賀県立大学工学部
-
HAYASHI Yoshiteru
Department of Communications and Computer Engineering, Kyoto University
-
小野寺 秀俊
京都大学大学院工学研究科電子通信工学専攻
-
Hayashi Yoshiteru
Department Of Communications And Computer Engineering Kyoto University
-
Hashimoto M
Kyoto Univ. Kyoto‐shi Jpn
-
Hashimoto Masanori
Department Of Communications And Computer Engineering Kyoto University
-
Hashimoto Masanori
Department Of Breast And Endocrine Surgery University Of Tokyo
関連論文
- Effect of Regularity-Enhanced Layout on Variability and Circuit Performance of Standard Cells
- パネル討論 : 設計/CAD技術はディープサブミクロン時代の挑戦に耐えられるか
- CMOS論理ゲートにおける貫通電流による消費電力の定式化
- 抵抗アレイモデルを用いたアナログ回路用概略配線
- 形状最適化コンパクション
- ビルディングブロックレイアウトのための分枝限定配置手法
- ばらつき考慮設計に向けて(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- ばらつき考慮設計に向けて(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- Effect of Regularity-Enhanced Layout on Variability and Circuit Performance of Standard Cells
- 基板バイポーラ効果によるSEUとMCUの発生機構の検討(製造性考慮設計,システムオンシリコンを支える設計技術)