C-12-56 ω_nドメイン設計手法によるCDR-ICの低ジッタ化(C-12.集積回路,一般セッション)
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2010-03-02
著者
-
中村 誠
NTTフォトニタス研究所
-
大友 祐輔
NTTマイクロシステムインテグレーション研究所
-
中村 誠
日本電信電話株式会社nttフォトニクス研究所
-
小野寺 秀俊
京都大学工学部電子工学科
-
小野寺 秀俊
京都大学情報学研究科:jst Crest
-
小野寺 秀俊
京都大学
-
中村 誠
Nttフォトニクス研究所
-
Onodera H
Kyoto Univ. Kyoto‐shi Jpn
-
Onodera Hidetoshi
Kyoto Univ. Kyoto‐shi Jpn
-
大友 祐輔
日本電信電話株式会社nttマイクロシステムインテグレーション研究所
-
岸根 桂路
滋賀県立大学
-
稲葉 博美
滋賀県立大学
-
小野寺 秀俊
滋賀県立大学工学部
-
小野寺 秀俊
京都大学大学院工学研究科電子通信工学専攻
-
大友 祐輔
Ntt マイクロシステムインテグレーション研
-
小野寺 秀俊
京都大学情報学研究科通信情報システム専攻:京都大学光・電子理工学教育研究センター
関連論文
- B-8-9 高感度10Gbit/s APDバースト光受信器に関する検討(B-8.通信方式,一般講演)
- 1G/10G-EPON用バースト対応トランスインピーダンスアンプ--高速・高精度自動オフセット補償回路を用いて (光通信システム)
- R&Dホットコーナー 超高速CMOS LSI技術
- B-10-94 光映像配信システム用広帯域・低歪みROSAの検討(B-10.光通信システムA(線路),一般セッション)
- C-10-7 40G光伝送用電気分散補償(DFE)IC(C-10.電子デバイス,一般講演)
- C-10-3 +3.3V電源・12GHz帯域InP HBT 自動利得制御アンプIC(C-10.電子デバイス,一般講演)
- パネル討論 : 設計/CAD技術はディープサブミクロン時代の挑戦に耐えられるか
- B-10-39 分散モニタを集積した光デュオバイナリ伝送用10Gb/s適応型EDC-IC(B-10.光通信システムB(光通信),一般セッション)
- CMOS論理ゲートにおける貫通電流による消費電力の定式化
- プラスチックパッケージと簡易実装技術を用いた10Gb/s光受信モジュールの検討
- B-10-97 SiバイポーラICを用いた10Gb/s,5V光受信モジュール
- C-3-108 波長制御機能付き1.55μm帯4ch×2.5Gbps SS-DFBレーザモジュール
- B-10-113 156Mb/s ATM-PDS用PLCハイブリッド集積光トランシーバモジュール(ONU用)の3R受信特性
- C-12-17 1.2V, 50Mb/sバースト伝送用CMOS識別・タイミングIC
- 抵抗アレイモデルを用いたアナログ回路用概略配線
- 形状最適化コンパクション
- 高速アクセス用10Gbit/s CMOSバーストモードクロックデータ再生IC(超高速・超高周波デバイス及びIC/一般)
- B-10-56 メトロ/アクセスネットワークにおける電気分散補償技術を用いた経済的な光送受信方式の提案(B-10.光通信システムB(光通信),一般講演)
- B-10-43 1G/10G-EPON用バースト対応トランスインピーダンスアンプ(B-10.光通信システムB(光通信),一般セッション)
- B-10-43 1.25/10.3Gbps対応デュアルレートバーストモード受信器(B-10.光通信システムB(光通信),一般セッション)
- B-10-64 簡易アイモニタ回路を用いた分散補償制御手法(B-10. 光通信システムB(光通信),一般セッション)
- ビルディングブロックレイアウトのための分枝限定配置手法
- C-12-55 4ch×10Gb/sパラレル位相同期アーキテクチャと位相調整回路(C-12.集積回路,一般セッション)
- C-12-44 バースト信号用CDR向け入力パルス幅歪補正回路(有線通信(1),C-12.集積回路,一般セッション)
- C-12-43 2段アクティブフィードバックAOCを用いた10-Gb/sバースト信号対応リミッティングアンプ(有線通信(1),C-12.集積回路,一般セッション)
- B-10-44 10.3Gbit/sバーストCDRの非同期干渉信号入力耐性(B-10.光通信システムB(光通信),一般セッション)
- C-12-50 可変遅延回路のバラクタ数、および接続段数に関する考察(C-12. 集積回路C(ワイヤライン),一般セッション)
- ばらつき考慮設計に向けて(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- ばらつき考慮設計に向けて(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-3-43 PLCハイブリッド集積技術を用いた8ch×2.5Gbit/s多波長送信・受信ボード
- B-10-101 1.25/10.3Gbit/sリセットレス・デュアルレートバーストモード受信器(B-10.光通信システムA(線路),一般セッション)
- B-10-23 電気分散補償に向けた簡易なアイモニタ手法の提案(B-10.光通信システムA(線路),一般講演)
- プラスチックパッケージと簡易実装技術を用いた10Gb/s光受信モジュールの検討
- プラスチックパッケージと簡易実装技術を用いた10Gb/s光受信モジュールの検討
- プラスチックパッケージと簡易実装技術を用いた10Gb/s光受信モジュールの検討
- 1G/10G-EPON用バースト対応トランスインピーダンスアンプ : 高速・高精度自動オフセット補償回路を用いて(WDM技術,光波/量子通信,次世代NWインタフェース技術(Ethernet,OTN),アクセス網技術,光LAN技術,一般)
- 基板バイポーラ効果によるSEUとMCUの発生機構の検討(製造性考慮設計,システムオンシリコンを支える設計技術)
- C-12-56 ω_nドメイン設計手法によるCDR-ICの低ジッタ化(C-12.集積回路,一般セッション)
- C-12-35 10Gb/sバーストCDR回路のカスケードVCOを用いた低ジッタ化(発振器,C-12.集積回路,一般セッション)
- C-3-65 1G-10GデュアルレートOLT光トランシーバ用リセット型バーストAPD-ROSA(アクティブモジュール,C-3.光エレクトロニクス,一般セッション)
- 次世代PONシステム用高速バースト光受信技術 : 高感度・高速応答10Gバースト対応PIN-TIAモジュール(光アクセスに向けた光ファイバ,光デバイス・モジュール,(OFC報告),一般)
- B-10-69 SiGe BiCMOSプロセスを用いた10.3Gbit/sバーストモード3R受信器(B-10.光通信システムA(線路),一般講演)
- ED2000-128 / SDM2000-110 / ICD-2000-64 リミッタアンプ回路混載3.5Gbps CMOS/SIMOXトランシーバ
- ED2000-128 / SDM2000-110 / ICD2000-64 リミッタアンプ回路混載3.5 Gbps CMOS/SIMOX トランシーバ
- ED2000-128 / SDM2000-110 / ICD2000-64 リミッタアンプ回路混載3.5Gbps CMOS/SIMOXトランシーバ
- 0.25μmゲ-トアレイ設計技術 (特集 0.25μmCMOS/SIMOXゲ-トアレイ技術)
- デジタル回路のみで固有周波数を切換える高速起動PLL(マイクロ波超伝導/一般)
- スペクトル変換を用いたジッタ低減化回路を有する10Gbit/sデータタイミング生成IC(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- スペクトル変換を用いたジッタ低減化回路を有する10Gbit/sデータタイミング生成IC(ワイヤレスとワイヤライン,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-3-91 V溝を一体化した樹脂製凹面マイクロミラー合分波器(4) : ファイバ構成技術(パッシブデバイス(2),C-3.光エレクトロニクス,一般講演)
- Optimal Termination of On-Chip Transmission-Lines for High-Speed Signaling(Analog Circuits and Related SoC Integration Technologies)
- Interconnect RL Extraction Based on Transfer Characteristics of Transmission-Line(Interconnect,VLSI Design and CAD Algorithms)
- Si-Substrate Modeling toward Substrate-Aware Interconnect Resistance and Inductance Extraction in SoC Design(Interconnect,VLSI Design and CAD Algorithms)
- Performance Limitation of On-Chip Global Interconnects for High-Speed Signaling(Selected Papers from the 17th Workshop on Circuits and Systems in Karuizawa)
- Representative Frequency for Interconnect R(f)L(f)C Extraction(Parasitics and Noise)(VLSI Design and CAD Algorithms)
- Instruction-Level Power Estimation Method by Considering Hamming Distance of Registers(Selected Papers from the 16th Workshop on Circuits and Systems in Karuizawa)
- B-10-55 10Gバースト対応高速応答PIN-TIAモジュール(B-10. 光通信システムB(光通信),一般セッション)
- 40Gbit/s光伝送用PMD補償等化IC(高効率FEC,電気処理による分散・PMD補償技術,波形モニタリング,一般)
- B-10-96 40Gbit/s光伝送用PMD補償等化IC(B-10. 光通信システムB(光通信))
- PA-1 大学の研究をどのように産業界に活かすか?
- モデル依存性の小さいMOSFETパラメータ抽出システムの実現
- 相互結合インダクタを用いたTIA帯域向上手法(若手研究会)
- AI-1-3 ディペンダブルVLSIプラットフォームへの挑戦(AI-1.デイベンダブルVLSIに向けて,依頼シンポジウム,ソサイエティ企画)
- A 90nm 48×48 LUT-Based FPGA Enhancing Speed and Yield Utilizing Within-Die Delay Variations(Low-Power and High-Performance VLSI Circuit Technology,VLSI Technology toward Frontiers of New Market)
- A 90nm LUT Array for Speed and Yield Enhancement by Utilizing Within-Die Delay Variations(Digital,Low-Power, High-Speed LSIs and Related Technologies)
- Low-Power Design of CML Driver for On-Chip Transmission-Lines Using Impedance-Unmatched Driver(Analog Circuits and Related SoC Integration Technologies)
- A Leakage Reduction Scheme for Sleep Transistors with Decoupling Capacitors in the Deep Submicron Era(Electronic Circuits)
- Experimental Study on Cell-Base High-Performance Datapath Design(IP Design)(VLSI Design and CAD Algorithms)
- Experimental Study on Cell-Base High-Performance Datapath Design
- Timing Analysis Considering Spatial Power/Ground Level Variation(Physical Design,VLSI Design and CAD Algorithms)
- 不確定パラメタの導入によるアナログ回路設計手順の再利用率向上手法
- A-58 モデル依存性の小さいMOSFETパラメータ抽出システムの実現(A-3. VLSI設計技術,一般講演)
- モデル依存性の小さいMOSFETパラメータ抽出手法
- アナログ回路設計手順の保存・再利用化手法
- デジタル回路のみで固有周波数を切換える高速起動PLL(マイクロ波超伝導/一般)
- BS-7-7 40G光伝送用電気分散補償IC(BS-7. 「偏波への挑戦」〜光通信システムにおける現状と課題〜,シンポジウムセッション)
- PON用高感度・低コスト光トランシーバ技術 (特集 光ネットワーク用光モジュール技術)
- PON用バースト伝送対応光受信回路技術 (特集 光ネットワーク用光モジュール技術)
- C-12-32 1.25Gbit/sバースト伝送用CDRIC(C-12.集積回路C(アナログ),エレクトロニクス2)
- フィードフォワード自動バイアス制御を用いた高感度、広ダイナミックレンジCMOS光受信回路IC
- B-10-34 1G/10G PONに対応した1:16 DEMUX付き10GバーストCDR回路(B-10.光通信システムB(光通信方式,光通信機器,デバイスのシステム応用,光通信網・規格),一般セッション)
- ジッタ耐性に優れたパラレル型CDRを用いた12.5 Gbit/s CMOS BERT LSI
- 1.25Gb/s PON用高速応答バースト光受信IC(VLSI一般(ISSCC2005特集))
- C-12-16 1.25Gbit/sバースト対応高感度プリアンプIC(C-12. 集積回路C(アナログ), エレクトロニクス2)
- C-12-15 1.25 Gb/s PONシステム対応バーストモード光受信器(C-12. 集積回路C(アナログ), エレクトロニクス2)
- B-10-89 1.25 Gbit/s PON OLT用光送受信モジュール(B-10. 光通信システムB(光通信), 通信2)
- C-3-90 V溝を一体化した樹脂製凹面マイクロミラー合分波器(3) : モジュール構造(パッシブデバイス(2),C-3.光エレクトロニクス,一般講演)
- C-3-89 V溝を一体化した樹脂製凹面マイクロミラー合分波器(2) : 光学系(パッシブデバイス(2),C-3.光エレクトロニクス,一般講演)
- C-3-88 V溝を一体化した樹脂製凹面マイクロミラー合分波器(1) : 構成概要(パッシブデバイス(2),C-3.光エレクトロニクス,一般講演)
- 再ルーチングバンヤン網の高密度実装化
- B-6-34 Tb/s級ノードシステムの開発 (2) : WDM光インタコネクション
- 高速アクセス用10Gbit/s CMOSバーストモードクロックデータ再生IC(超高速・超高周波デバイス及びIC/一般)
- C-12-29 CMOSを用いたパルス幅が安定な短パルス発生回路(近距離無線通信回路,C-12.集積回路,一般セッション)
- C-10-8 InP HBTドライバ回路の高速化と高波形品質化の検討(C-10.電子デバイス,一般セッション)
- 10G-EPON用光モジュール(BOSA、トライプレクサ)の小型・低コスト化技術(超高速伝送・変復調・分散補償技術,超高速光信号処理技術,広帯域光増幅・WDM技術,受光デバイス,高光出力伝送技術,一般(ECOC報告))
- 10G-EPON用光モジュール(BOSA、トライプレクサ)の小型・低コスト化技術(超高速伝送・変復調・分散補償技術,超高速光信号処理技術,広帯域光増幅・WDM技術,受光デバイス,高光出力伝送技術,一般(ECOC報告))
- 10G-EPON用光モジュール(BOSA、トライプレクサ)の小型・低コスト化技術(超高速伝送・変復調・分散補償技術,超高速光信号処理技術,広帯域光増幅・WDM技術,受光デバイス,高光出力伝送技術,一般(ECOC報告))
- C-10-10 28Gbit/s級ドライバ回路実現に向けたプリエンファシス機能の基本検討(C-10.電子デバイス)
- 10G-EPON用光モジュール(BOSA、トライプレクサ)の小型・低コスト化技術
- 10G-EPON用光モジュール(BOSA、トライプレクサ)の小型・低コスト化技術