スペクトル変換を用いたジッタ低減化回路を有する10Gbit/sデータタイミング生成IC(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
スポンサーリンク
概要
- 論文の詳細を見る
多チャネル並列伝送時のチャネル間遅延調整やLSIテスタ等の試験・評価用機器等への適用が可能な10Gbit/sデータタイミング生成ICに対して、スペクトル変換を用いたジッタ低減化回路を適用することにより出力ジッタを従来構成の1/3まで低減した。7ps peak-to-peakのジッタを持つ10Gbit/sの擬似ランダムパターン入力に対して本ICで2nsの付加遅延を加えた場合の出力ジッタは12ps peak-to-peakである。この低ジッタ特性は、Non Return to Zero(NRZ)信号が持つ周波数スペクトルのデータパターン依存性をスペクトル変換により小さくすることにより実現したものである。0.25μm SiGe BiCMOSプロセスで試作した本ICの消費電力は2.5W、電源電圧は3.3Vである。
- 2008-10-22
著者
-
大友 祐輔
NTTマイクロシステムインテグレーション研究所
-
川村 智明
NTTマイクロシステムインテグレーション研究所
-
大友 祐輔
日本電信電話株式会社nttマイクロシステムインテグレーション研究所
-
川村 智明
NTTマイクロインテグレーション研究所
関連論文
- B-8-9 高感度10Gbit/s APDバースト光受信器に関する検討(B-8.通信方式,一般講演)
- 1G/10G-EPON用バースト対応トランスインピーダンスアンプ--高速・高精度自動オフセット補償回路を用いて (光通信システム)
- B-10-51 10.3Gbit/sバーストモードクロックデータ再生装置(B-10.光通信システムB(光通信),一般講演)
- R&Dホットコーナー 超高速CMOS LSI技術
- 高速アクセス用10Gbit/s CMOSバーストモードクロックデータ再生IC(超高速・超高周波デバイス及びIC/一般)
- B-10-43 1G/10G-EPON用バースト対応トランスインピーダンスアンプ(B-10.光通信システムB(光通信),一般セッション)
- C-12-29 マルチレーン構成におけるイーサネットフレーム長判定回路の改善(C-12.集積回路,一般セッション)
- C-12-55 4ch×10Gb/sパラレル位相同期アーキテクチャと位相調整回路(C-12.集積回路,一般セッション)
- C-12-45 バーストLD駆動ICにおける効率化の検討(有線通信(1),C-12.集積回路,一般セッション)
- C-12-44 バースト信号用CDR向け入力パルス幅歪補正回路(有線通信(1),C-12.集積回路,一般セッション)