インパルス伝送型低電力高速 CMOS インターフェース回路
スポンサーリンク
概要
- 論文の詳細を見る
近年、高速動作可能なインターフェースとして、CMOS 小振幅インターフェースが提案されている。これらの回路は終端抵抗と出力トランジスタに定常電流を流すことを基本動作としているので、待機時においても電力を消費する。今回、定常電流を遮断した新しい低電力 CMOS 小振幅インターフェース回路を考案し、0.5μm CMOS プロセスにおいて試作、評価を行なったので報告する。
- 社団法人電子情報通信学会の論文
- 1994-09-26
著者
-
野河 正史
日本電信電話株式会社NTTマイクロシステムインテグレーション研究所
-
大友 祐輔
日本電信電話株式会社nttマイクロシステムインテグレーション研究所
-
大友 祐輔
NTT LSI研究所
-
野河 正史
NTT LSI研究所
-
大友 祐輔
Ntt マイクロシステムインテグレーション研
関連論文
- B-8-9 高感度10Gbit/s APDバースト光受信器に関する検討(B-8.通信方式,一般講演)
- B-10-51 10.3Gbit/sバーストモードクロックデータ再生装置(B-10.光通信システムB(光通信),一般講演)
- R&Dホットコーナー 超高速CMOS LSI技術
- 高速アクセス用10Gbit/s CMOSバーストモードクロックデータ再生IC(超高速・超高周波デバイス及びIC/一般)
- B-10-43 1G/10G-EPON用バースト対応トランスインピーダンスアンプ(B-10.光通信システムB(光通信),一般セッション)
- C-12-55 4ch×10Gb/sパラレル位相同期アーキテクチャと位相調整回路(C-12.集積回路,一般セッション)
- C-12-45 バーストLD駆動ICにおける効率化の検討(有線通信(1),C-12.集積回路,一般セッション)
- C-12-44 バースト信号用CDR向け入力パルス幅歪補正回路(有線通信(1),C-12.集積回路,一般セッション)
- C-12-43 2段アクティブフィードバックAOCを用いた10-Gb/sバースト信号対応リミッティングアンプ(有線通信(1),C-12.集積回路,一般セッション)
- B-10-44 10.3Gbit/sバーストCDRの非同期干渉信号入力耐性(B-10.光通信システムB(光通信),一般セッション)