Micro-Loading効果を考慮したCMOS回路の比精度解析
スポンサーリンク
概要
著者
関連論文
-
パネル討論 : 設計/CAD技術はディープサブミクロン時代の挑戦に耐えられるか
-
C-12-84 強誘電体を用いたビット直列ワード並列型機能メモリの設計
-
抵抗分を含む負荷を駆動するCMOS論理回路のゲート遅延時間計算手法 (電子システムの設計技術と設計自動化)
-
P2Lib:スタンダードセルライブラリ自動生成システム (電子システムの設計技術と設計自動化)
-
A-3-16 設計対象毎に生成したスタンダードセルライブラリによるLSI設計
-
スタンダードセルライブラリ構成法の検討
-
パラメータの変化に柔軟に対応可能なタイミングモデル : DFF, 複合セルへの適用
-
CMOS論理ゲートにおける貫通電流による消費電力の定式化
-
抵抗アレイモデルを用いたアナログ回路用概略配線
-
形状最適化コンパクション
-
ビルディングブロックレイアウトのための分枝限定配置手法
-
ばらつき考慮設計に向けて(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
ばらつき考慮設計に向けて(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
基板バイポーラ効果によるSEUとMCUの発生機構の検討(製造性考慮設計,システムオンシリコンを支える設計技術)
-
C-12-56 ω_nドメイン設計手法によるCDR-ICの低ジッタ化(C-12.集積回路,一般セッション)
-
Optimal Termination of On-Chip Transmission-Lines for High-Speed Signaling(Analog Circuits and Related SoC Integration Technologies)
-
Interconnect RL Extraction Based on Transfer Characteristics of Transmission-Line(Interconnect,VLSI Design and CAD Algorithms)
-
Si-Substrate Modeling toward Substrate-Aware Interconnect Resistance and Inductance Extraction in SoC Design(Interconnect,VLSI Design and CAD Algorithms)
-
Performance Limitation of On-Chip Global Interconnects for High-Speed Signaling(Selected Papers from the 17th Workshop on Circuits and Systems in Karuizawa)
-
Representative Frequency for Interconnect R(f)L(f)C Extraction(Parasitics and Noise)(VLSI Design and CAD Algorithms)
-
Instruction-Level Power Estimation Method by Considering Hamming Distance of Registers(Selected Papers from the 16th Workshop on Circuits and Systems in Karuizawa)
-
PA-1 大学の研究をどのように産業界に活かすか?
-
モデル依存性の小さいMOSFETパラメータ抽出システムの実現
-
AI-1-3 ディペンダブルVLSIプラットフォームへの挑戦(AI-1.デイベンダブルVLSIに向けて,依頼シンポジウム,ソサイエティ企画)
-
A 90nm 48×48 LUT-Based FPGA Enhancing Speed and Yield Utilizing Within-Die Delay Variations(Low-Power and High-Performance VLSI Circuit Technology,VLSI Technology toward Frontiers of New Market)
-
A 90nm LUT Array for Speed and Yield Enhancement by Utilizing Within-Die Delay Variations(Digital,Low-Power, High-Speed LSIs and Related Technologies)
-
Low-Power Design of CML Driver for On-Chip Transmission-Lines Using Impedance-Unmatched Driver(Analog Circuits and Related SoC Integration Technologies)
-
A Leakage Reduction Scheme for Sleep Transistors with Decoupling Capacitors in the Deep Submicron Era(Electronic Circuits)
-
Experimental Study on Cell-Base High-Performance Datapath Design(IP Design)(VLSI Design and CAD Algorithms)
-
Experimental Study on Cell-Base High-Performance Datapath Design
-
Timing Analysis Considering Spatial Power/Ground Level Variation(Physical Design,VLSI Design and CAD Algorithms)
-
アナログ回路設計方法の再利用率向上手法 : 設計制約とパラメータの確信度の保存と再利用
-
不確定パラメタの導入によるアナログ回路設計手順の再利用率向上手法
-
A-58 モデル依存性の小さいMOSFETパラメータ抽出システムの実現(A-3. VLSI設計技術,一般講演)
-
モデル依存性の小さいMOSFETパラメータ抽出手法
-
アナログ回路設計手順の保存・再利用化手法
-
実時間動き補償向け省メモリ型アレーアーキテクチャ
-
トランジスタ製造ばらつきにおけるチップ内特性変動を考慮した統計遅延解析手法
-
トランジスタ製造ばらつきにおけるチップ内特性変動を考慮した統計遅延解析手法
-
トランジスタ製造ばらつきにおけるチップ内特性変動を考慮した統計遅延解析手法
-
集積回路の歩留まり最適化の一手法 : 応答曲面の近似精度向上を伴う最適化法
-
FPGA設計用統合環境を用いたASIC設計事例
-
FPGA設計用統合環境を用いたASIC設計事例
-
FPGA設計用統合環境を用いたASIC設計事例
-
デザインルールチェック並列処理化の一手法 : 並列スケジューリングによる手順割り当て
-
デザインルールチェック並列処理化の一手法 : 並列スケジューリングによる手順割り当て
-
中間モデルを用いたMOSFETの統計的モデル化手法
-
中間モデルを用いたMOSFETのばらつきモデル化手法とワーストケース解析への応用
-
中間モデルを用いたMOSFETの統計的モデル化手法
-
中間モデルを用いたMOSFETの統計的モデル化手法
-
中間モデルを用いたモデル依存性の小さいMOSFETパラメータ抽出手法
-
Timing Analysis Considering Temporal Supply Voltage Fluctuation
-
Successive Pad Assignment for Minimizing Supply Voltage Drop(Power/Ground Network, VLSI Design and CAD Algorithms)
-
An Area/Delay Efficient Dual-Modular Flip-Flop with Higher SEU/SET Immunity
-
コマンド言語による集積回路統計解析CADの開発
-
特集「システムLSI設計とその技術」の編集にあたって
-
アナログ/ディジタル混載LSIのCAD技術
-
ベクトル量子化による低ビットレート動画像圧縮に適した低電力メモリベースプロセッサの設計
-
BPBP型FMPPを用いたプロセッサボードの設計
-
DRAMを用いた加算機能メモリの設計
-
DRAMを用いた加算機能メモリの設計
-
DRAMを用いた加算機能メモリ
-
DRAMを用いた加算機能メモリの設計
-
DRAMを用いた加算機能メモリの設計
-
Model-Adaptable Parameter Extraction System for MOSFET Models
-
Development of Module Generators from Extracted Design Procedures : Application to Analog Device Generation
-
A-3-13 SystemC を用いたハードウェア・ソフトウェア設計 : SystemC のRTL記述からHDLへの変換
-
A-3-12 SystemC を用いたハードウェア・ソフトウェア強調設計
-
Architecture and Performance Evaluation of a New Functional Memory : Functional Memory for Addition (Special Section on VLSI Design and CAD Algorithms)
-
A Real-Time Low-Rate Video Compression Algorithm Using Multi-Stage Hierarchical Vector Quantization (Special Section on VLSI for Digital Signal Processing)
-
An LSI for Low Bit-Rate Image Compression Using Vector Quantization(Special Issue on Multimedia, Network, and DRAM LSIs)
-
A Memory-Based Parallel Processor for Vector Quantization:FMPP-VQ (Special Issue on New Concept Device and Novel Architecture LSIs)
-
A Current Mode Cyclic A/D Converter with Submicron Processes (Special Section on Analog Circuit Techniques for System-on-Chip Integration)
-
A Bit-Parallel Block-Parallel Functional Memory Type Parallel Processor Architecture (Special Issue on New Architecture LSIs)
-
トランジスタ特性におけるチップ内ばらつきのモデル化手法(システムLSIの設計技術と設計自動化)
-
A-3-22 ゲート内ばらつきを考慮した遅延ばらつきのモデル化手法
-
CMOS論理ゲートにおけるセル内特性ばらつきを考慮した統計的遅延モデル化手法
-
CMOS論理ゲートにおけるセル内特性ばらつきを考慮した統計的遅延モデル化手法
-
A-3-2 チップ内ばらつきを考慮したゲート遅延の統計モデル作成手法
-
A-3-1 ゲート遅延におけるチップ内ばらつきを考慮した統計遅延解析手法
-
A-3-4 トランジスタ特性におけるチップ内ばらつきのモデル化手法
-
CMOS回路の統計解析における大域ばらつきのモデル化
-
A-3-5 CMOS回路の統計解析における大域ばらつきのモデル化
-
A-3-10 中間モデルを用いたMOSFETモデルに依存しない比精度パラメータ抽出手法
-
CMOS回路の比精度解析における大域ばらつきのモデル化
-
Micro-Loading効果を考慮したCMOS回路の比精度解析
-
レイアウトを考慮したCMOS回路の比精度解析
-
LSIデザインルールチェックにおける機能分割法と領域分割法の相補的複合並列化手法の優位範囲の測定
-
グリッチの削減を考慮したゲート寸法最適化による消費電力削減手法 (電子システムの設計技術と設計自動化)
-
SA-2-3 DRAMベースの加算機能メモリとその動きベクトル検出への応用
-
PC-3-1 LSI設計教育のためのカリキュラムについて : 京都大学の現状
-
DRAMベースの加算機能メモリとその動き補償への応用
-
DRAMベースの加算機能メモリとその動き補償への応用
-
Development of procedure for modeling MOSFET compatible with ITRS: noise and 1-5 characteristics modeling for RF/analog MOSFET (集積回路)
-
More Mooreに立ちはだかるCMOSばらつきの理解に向けて(低電力設計,システムオンシリコンを支える設計技術)
-
ビット並列ブロック並列型FMPPにおける機能メモリのテスト方法
-
ビット並列ブロック並列型FMPPアーキテクチャをとるプロトタイプLSIチップの概要
-
ビット並列ブロック並列方式による機能メモリ型並列プロセッサの設計
-
Area-Effective Inductive Peaking with Interwoven Inductor for High-Speed Laser-Diode Driver for Optical Communication System
-
Variation-Tolerance of a 65-nm Error-Hardened Dual-Modular-Redundancy Flip-Flop Measured by Shift-Register-Based Monitor Structures
もっと見る
閉じる
スポンサーリンク