Optimum Condutions of Body Effect Factor and Substrate Bias in Variable Threshold Voltage MOSFETs
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人応用物理学会の論文
- 2000-04-30
著者
-
Hiramoto Toshiro
Institute Of Industrial Science University Of Tokyo
-
Hiramoto Toshiro
Institute Of Industrial Science The University Of Tokyo
-
TAKAMIYA Makoto
Institute of Industrial Science, University of Tokyo
-
KOURA Hiroshi
Institute of Industrial Science, the University of Tokyo
-
Takamiya Makoto
Institute Of Industrial Science University Of Tokyo
-
Takamiya Makoto
Institute Of Industrial Science The University Of Tokyo
-
Koura Hiroshi
Institute Of Industrial Science The University Of Tokyo
-
HIRAMOTO Toshiro
Institute Industrial Science, The University of Tokyo
関連論文
- 微細トランジスタにおける特性ばらつきの現状と将来動向(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 新規格化法を用いた工場/製品/水準間比較によるシリコンMOSFETのランダムしきい値ばらつき評価
- 新規格化法を用いたファブ/テクノロジ/水準間比較によるランダムしきい値ばらつき評価(IEDM(先端CMOSデバイス・プロセス技術))
- 微細MOSデバイスにおけるランダムばらつき(プロセス・デバイス・回路シミュレーション及び一般)
- 1.MOSトランジスタのスケーリングに伴う特性ばらつき(CMOSデバイスの微細化に伴う特性ばらつきの増大とその対策)
- 増大する微細MOSトランジスタの特性ばらつき : 現状と対策
- シリコン技術
- (110)SOI基板上に作製したGAAシリコンナノワイヤの移動度評価(低電圧/低消費電力技術、新デバイス・回路とその応用)
- SRAM : 低電圧化とばらつきへの挑戦(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- SRAM: 低電圧化とばらつきへの挑戦(VLSI回路,デバイス技術(高速,低電圧,低消費電力))