リングオシレータ利用モニタ回路によるチップ内温度・電圧の試作評価とフィールドテストへの活用検討(設計/テスト/検証)
スポンサーリンク
概要
- 論文の詳細を見る
VLSIの劣化による回路遅延の増加が問題となっている.フィールドテストで高精度な遅延測定を行いその増加を検出するためには,温度や電圧等の遅延への影響を考慮する必要がある.そこで,リングオシレータを核とする温度・電圧モニタ用回路の試作を行い,チップ内部の温度と電圧の測定を行った.本論文では,試作した温度・電圧モニタ用回路の評価結果を利用し,フィールドテストへの活用を行う際の課題と対応策の検討について述べる.
- 2012-06-15
著者
-
佐藤 康夫
九州工業大学
-
三浦 幸也
首都大学東京
-
梶原 誠司
九州工業大学
-
三宅 庸資
九州工業大学大学院情報工学府情報システム専攻
-
佐藤 康夫
九州工業大学大学院情報工学研究院電子情報工学研究系:独立行政法人科学技術振興機構crest
-
三浦 幸也
首都大学東京システムデザイン学部情報通信システム工学コース:独立行政法人科学技術振興機構crest
-
梶原 誠司
九州工業大学大学院情報工学研究院電子情報工学研究系:独立行政法人科学技術振興機構CREST
-
笹川 琢磨
九州工業大学大学院情報工学府情報システム専攻
-
笹川 琢磨
九州工業大学大学院情報工学府情報システム専攻:独立行政法人科学技術振興機構CREST
-
三宅 庸資
九州工業大学:独立行政法人科学技術振興機構CREST
関連論文
- 周期信号の自己訂正法(アナログ・ばらつき・電流テスト,VLSI設計とテスト及び一般)
- 順序回路に対するテスト系列中のドントケア値発見とテスト圧縮・消費電力削減への応用について(LSIシステムの実装・モジュール化・インタフェース技術, テスト実装, 一般)
- 順序回路に対するテスト系列中のドントケア値発見とテスト圧縮・消費電力削減への応用について
- 部分X分解によるX故障モデルを用いた故障診断手法の高速化(故障モデル・故障許容・故障診断,VLSI設計とテスト及び一般)
- 3値テストパターンに対する遅延テスト品質計算とX割当について(遅延故障テスト,VLSI設計とテスト及び一般)
- D-10-12 抵抗ラダー型DACの電流テスト容易化設計(D-10. ディペンダブルコンピューティング,一般セッション)
- 論理回路の故障診断法 : 外部出力応答に基づく故障箇所指摘法の発展(ディペンダブルコンピューティング)
- ディレイテストにおけるパス選択基準とテストクオリティの評価
- 劣化検知テストにおけるパス選択について(テストII,デザインガイア2009-VLSI設計の新しい大地)
- 劣化検知テストにおけるパス選択について(テストII,デザインガイア2009-VLSI設計の新しい大地-)
- AI-1-7 フィールド高信頼化のための回路・システム機構(AI-1.デイベンダブルVLSIに向けて,依頼シンポジウム,ソサイエティ企画)
- 論理回路の動作環境とトランジスタの劣化特性について(設計/テスト/検証)
- 順序回路用故障シミュレーションにおけるコンパイル方式の適用と効果について(セッション2 : 故障シミュレーションと故障診断, VLSI設計とテスト及び一般)
- ブロードサイドテストにおけるN回検出用テストパターンに対するX判定(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- ブロードサイドテストにおけるN回検出用テストパターンに対するX判定(VLSIのテストI,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- ブロードサイドテストにおけるN回検出用テストパターンに対するX判定(VLSIのテストI,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 符号化技術を用いた多重スキャン設計のテストデータ量削減について
- 符号化技術を用いた多重スキャン設計のテストデータ量削減について
- ドントケア判定と符号化によるテストデータ圧縮について
- 二重検出法に基づく故障シミュレーションの高速化について
- 二重検出法に基づく故障シミュレーションの高速化について
- 二重検出法に基づく故障シミュレーションの高速化について
- テスト生成における間接含意の効率的な生成方法(テスト,システム設計及び一般)
- テスト生成における間接含意の効率的な生成方法(テスト,システム設計及び一般)
- LSI回路のX故障によるPer-Test故障診断手法の拡張について(LSIの評価・診断・解析及び,品質)
- 低消費電力テストのための制約付テスト生成手法について(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 低消費電力テストのための制約付テスト生成手法について(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- スキャンテストにおけるキャプチャ時の低消費電力化に効果的なテスト集合変更について(VLSIの設計/検証/テスト及び一般(デザインガイア))
- スキャンテストにおけるキャプチャ時の低消費電力化に効果的なテスト集合変更について(VLSIの設計/検証/テスト及び一般(デザインガイア))
- スキャンテストにおけるキャプチャ時の低消費電力化に効果的なテスト集合変更について(VLSIの設計/検証/テスト及び一般(デザインガイア))
- スキャンテストにおけるキャプチャ時の低消費電力化に効果的なテスト集合変更について(VLSIの設計/検証/テスト及び一般(デザインガイア))
- スキャンBISTにおけるマルチサイクルテストと部分観測方式の提案と評価(テスト設計1,デザインガイア2010-VLSI設計の新しい大地-)
- スキャンBISTにおけるマルチサイクルテストと部分観測方式の提案と評価(テスト設計1,デザインガイア2010-VLSI設計の新しい大地-)
- 順序回路に対するテスト系列中のドントケア値発見とテスト圧縮・消費電力削減への応用について(LSIシステムの実装・モジュール化・インタフェース技術, テスト実装, 一般)
- ショーパスディレイ : 故障モデルとテスト生成
- パス遅延故障におけるパス選択とテスト生成について
- パス遅延故障におけるパス選択とテスト生成について
- パス遅延故障におけるパス選択とテスト生成について
- パス遅延故障のテストにおけるパス選択手法について
- パス遅延故障のテストにおけるパス選択手法について
- 統計的遅延品質モデル(SDQM)のフィージビリティ評価(評価モデル,ディペンダブルコンピューティング論文)
- ブロードサイド方式におけるパス長を考慮した遷移故障用テストパターン生成について(欠陥ベーステスト,VLSI設計とテスト及び一般)
- ディレイ品質を予測する統計的品質モデル(非縮退故障モデルテスト, VLSI 設計とテスト及び一般)
- 超微細 LSI のパス遅延故障に対するテスト圧縮法について(非縮退故障モデルテスト, VLSI 設計とテスト及び一般)
- 複数の観測トランジスタとデータサンプリングを使用したアナログ回路の診断(アナログ・ばらつき・電流テスト,VLSI設計とテスト及び一般)
- 信号値遷移削減のためのドントケア判定率の最適化に関する研究(テストI,デザインガイア2009-VLSI設計の新しい大地-)
- 実速度スキャンテストにおけるキャプチャセーフテスト生成手法について(テスト生成,デザインガイア2008-VLSI設計の新しい大地)
- 実速度スキャンテストにおけるキャプチャセーフテスト生成手法について(テスト生成,デザインガイア2008-VLSI設計の新しい大地)
- 実速度スキャンテストにおけるキャプチャセーフテスト生成手法について(テスト生成,デザインガイア2008-VLSI設計の新しい大地-)
- 実速度スキャンテストにおけるキャプチャ時の低消費電力テスト生成手法について(テストと検証,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 実速度スキャンテストにおけるキャプチャ時の低消費電力テスト生成手法について(テストと検証,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 実速度スキャンテストにおけるキャプチャ時の低消費電力テスト生成手法について(テストと検証,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 多重スキャンツリー設計によるテストデータ量・テスト印加時間の削減(テスト容易化設計,システムLSI設計とその技術)
- 遷移遅延故障に対する高品質テスト生成手法について(セッション3 : テスト生成, VLSI設計とテスト及び一般)
- テスト系列短縮のための部分的並列なスキャンチェーンの構成法
- ドントケア判定と符号化によるテストデータ圧縮について
- ドントケア判定と符号化によるテストデータ圧縮について
- 信号値遷移削減のためのドントケア判定率の最適化に関する研究(テストI,デザインガイア2009-VLSI設計の新しい大地)
- BIST指向n検出TPGの提案
- BIST指向 n検出 TPGの提案
- BIST指向n検出TPGの提案
- トランジション故障に対するテストパターンの極小化手法について
- トランジション故障に対するテストパターンの極小化手法について
- 入力ベクトルからの信号値を正当化する最小キューブ抽出(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 入力ベクトルからの信号値を正当化する最小キューブ抽出(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 入力ベクトルからの信号値を正当化する最小キューブ抽出(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 入力ベクトルからの信号値を正当化する最小キューブ抽出(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 論理回路に対するテスト実行時間削減法
- LC-3 テストパターン中の特定ビットにおけるドントケア判定法について(C. アーキテクチャ・ハードウェア)
- 入力ベクトルからの信号値を正当化する最小キューブ抽出
- 入力ベクトルからの信号値を正当化する最小キューブ抽出
- 多重スキャンツリー設計によるテスト圧縮手法(VLSIの設計/検証/テスト及び一般テスト)
- フィールド高信頼化のためのアプローチ(LSIのテスト・評価技術)
- D-10-7 抵抗ラダー型DAC内MOS短絡の電流テスト容易化設計(D-10.ディペンダブルコンピューティング,一般セッション)
- 論理回路の故障診断法 : 外部出力応答に基づく故障箇所指摘法の発展
- D-10-11 VLSIのトランジスタ劣化特性に関する考察(D-10. ディペンダブルコンピューティング,一般セッション)
- ノイズパルスを考慮したデュアルエッジトリガフリップフロップの提案(ディペンダブル・回路・検証,VLSI設計とテスト及び一般)
- ディジタル回路の適応検査を応用したアナログ回路の故障診断(セッション5 : アナログ回路テスト, VLSI設計とテスト及び一般)
- 2重クロックパルス法の実現とばらつき耐性の評価(セッション5 : アナログ回路テスト, VLSI設計とテスト及び一般)
- クロストークを考慮したクロック信号の生成・検出法の提案(欠陥ベーステスト,VLSI設計とテスト及び一般)
- マルチサイクルテスト構造を用いたキャプチャ電力の低減(テスト設計2,デザインガイア2011-VLSI設計の新しい大地-)
- マルチサイクルテスト構造を用いたキャプチャ電力の低減(テスト設計2,デザインガイア2011-VLSI設計の新しい大地-)
- デュアルエッジトリガフリップフロップの設計と信号遅延検知への応用(回路設計・ハードウェアトロイ設計,VLSI設計とテスト及び一般)
- フィールドテストのための温度・電圧推定回路の試作評価(ばらつき・フィールドテスト,VLSI設計とテスト及び一般)
- 低電力BISTにおけるシフトトグル率低減手法について(低消費電力・遅延テスト・高精度欠陥推定,VLSI設計とテスト及び一般)
- フィールドテストのための温度・電圧推定回路の試作評価
- マルチサイクルテスト構造を用いたキャプチャ電力の低減
- デュアルエッジトリガフリップフロップの設計と信号遅延検知への応用
- マルチサイクルテスト構造を用いたキャプチャ電力の低減
- 低電力BISTにおけるシフトトグル率低減手法について
- 論理回路の動作環境とトランジスタの劣化特性について
- リングオシレータ利用モニタ回路によるチップ内温度・電圧の試作評価とフィールドテストへの活用検討(設計/テスト/検証)
- 論理BISTの電力低減手法と評価(設計/テスト/検証)
- マルチサイクルBISTにおけるスキャン出力の電力低減手法(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- マルチサイクルBISTにおけるスキャン出力の電力低減手法(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- フィールドテストのための温度・電圧モニタ回路構成の検討(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- フィールドテストのための温度・電圧モニタ回路構成の検討(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- モニタ回路による製造バラツキを考慮した温度・電圧推定手法(フィールトテストと許容故障判定, VLSI設計とテスト及び一般)
- フィールドにおけるLSI劣化テストの可能性に関する一考察(設計/テスト/検証)
- リングオシレータ利用モニタ回路によるチップ内温度・電圧の試作評価とフィールドテストへの活用検討