C-12-3 閾値可変型FinFETを用いた0.7V動作演算増幅器の試作(アナログ要素回路,C-12.集積回路,一般セッション)
スポンサーリンク
概要
- 論文の詳細を見る
- 2011-08-30
著者
-
中川 格
産業技術総合研究所エレクトロニクス研究部門
-
遠藤 和彦
産業技術総合研究所
-
塚田 順一
産業技術総合研究所エレクトロニクス研究部門
-
水林 亘
半導体MIRAIプロジェクト-ナノ電子デバイス研究センター
-
太田 裕之
半導体MIRAIプロジェクト-ナノ電子デバイス研究センター
-
関川 敏弘
産業技術総合研究所エレクトロニクス研究部門
-
森田 行則
産業技術総合研究所ナノ電子デバイス研究センター
-
坂本 邦博
産業技術総合研究所エレクトロニクス研究部門
-
右田 真司
産業技術総合研究所ナノ電子デバイス研究センター
-
柳 永〓
産業技術総合研究所エレクトロニクス研究部門
-
山内 洋美
産業技術総合研究所エレクトロニクス研究部門
-
石川 由紀
産業技術総合研究所エレクトロニクス研究部門
-
昌原 明植
産業技術総合研究所エレクトロニクス研究部門
-
小池 汎平
産業技術総合研究所
-
関川 敏弘
産業技術総合研究所
-
大内 真一
独立行政法人産業技術総合研究所エレクトロニクス研究部門
-
柳 永勲
産業技術総合研究所
-
松川 貴
産業技術総合研究所
-
大内 真一
産業技術総合研究所
-
大内 真一
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
遠藤 和彦
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
松川 貴
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
柳 永〓
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
中川 格
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
太田 裕之
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
森田 行則
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
右田 真司
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
水林 亘
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
石川 由紀
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
塚田 順一
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
山内 洋美
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
関川 敏弘
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
小池 汎平
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
坂本 邦博
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
昌原 明植
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
小池 汎平
産業技術総合研究所ナノエレクトロニクス研究部門エレクトロインフォマティックスグループ
-
森田 行則
半導体MIRAI-産総研ASRC
-
水林 亘
産業技術総合研究所
-
松川 貴
独立行政法人産業技術総合研究所エレクトロニクス研究部門
-
右田 真司
産業技術総合研究所 ナノエレクトロニクス研究部門
-
右田 真司
産業技術総合研究所グリーンナノエレクトロニクスセンター
-
昌原 明植
産業技術総合研究所グリーンナノエレクトロニクスセンター
-
水林 亘
産業技術総合研究所グリーンナノエレクトロニクスセンター
-
森田 行則
産業技術総合研究所グリーンナノエレクトロニクスセンター
-
森田 行則
産業技術総合研究所 ナノエレクトロニクス研究部門
-
昌原 明植
連携研究体グリーン・ナノエレクトロニクスセンター,ナノエレクトロニクス研究部門,産業技術総合研究所
-
松川 貴
連携研究体グリーン・ナノエレクトロニクスセンター,ナノエレクトロニクス研究部門,産業技術総合研究所
関連論文
- High-k MOSデバイスのしきい値電圧制御におけるhigh-k/SiO_2界面の役割(メタルゲート/High-k絶縁膜スタック,ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- High-k MOSFETに固有な移動度劣化機構の提案(IEDM(先端CMOSデバイス・プロセス技術))
- メタルゲート FinFET 技術
- 電力を再構成可能なFlex Power FPGAチップの設計と評価(デバイスアーキテクチャ1)
- 極低酸素分圧を用いたCu酸化物クリーニング技術(低誘電率層間膜,配線材料及び一般)
- Ge MIS界面欠陥の電気的性質(レギュラーセッション,ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- 高誘電体ゲート絶縁膜/Si基板界面改質によるトランジスタ特性と絶縁膜長期信頼性の改善
- Hf系高誘電率ゲート絶縁膜のAl濃度変調及びパーシャルシリサイドゲート電極によるCMOS非対称閾値の改善(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- キャリア分離法を用いた high-k stack ゲート絶縁膜のキャリア伝導及び絶縁性劣化機構の解析
- LL-D&A法で作製したHfAlO_x膜の物性と電気特性(極薄ゲート絶縁膜・シリコン界面の評価技術・解析技術)
- エピタキシャルゲート構造を有する強誘電体ゲートFETの試作と電気特性
- パーティクルフリーBSCCO超伝導薄膜作製に成功--原子吸光フラックスモニター法を用いた高精度分子線結晶成長技術で
- パーティクルフリー分子線エピタキシー成長とデバイス作製技術 (特集:高温超電導) -- (超電導素子の研究)
- Bi自己停止作用を利用したBSCCO超電導体の原子層制御分子線エピタキシー (特集:高温超電導) -- (超電導素子の研究)
- 極薄ゲート酸化膜におけるSoft Breakdownの統計解析
- Ge窒化膜を界面層とするHfO_2/Ge MIS構造の特性(ゲート絶縁膜、容量膜、機能膜及びメモリ技術)
- 原子スケールの構造制御技術でアプローチするシリコンナノワイヤトランジスタの開発(ゲート絶縁薄膜、容量膜、機能膜及びメモリ技術)
- 大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの評価
- 還元雰囲気下でのゲート電極形成プロセスによるHfO_2膜の初期絶縁破壊(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- Hf系高誘電率ゲート絶縁膜のAl濃度変調及びパーシャルシリサイドゲート電極によるCMOS非対称閾値の改善(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 堆積温度上昇によるMOCVD HfO_2膜のフッ酸エッチング速度の急激な低下(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- エピタキシャルゲート構造を有する強誘電体ゲートFETの試作と電気特性
- 極微FinFETおよびMulti-FinFETにおける特性ばらつき評価(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 極微FinFETおよびMulti-FinFETにおける特性ばらつき評価(デバイス,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 複数の回路構成情報を用いたチップ内ばらつきを有するFPGAの歩留まり向上手法の提案(設計手法,リコンフィギャラブルシステム,一般)
- Flex Power FPGAの回路レベルからチップレベルまでの一貫したシミュレーション評価(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- Flex Power FPGAにおける最適ボディバイアス電圧値組み合わせの詳細な分析(リコンフィギャラブルシステム,一般)
- Flex Power FPGAにおけるしきい値制御用バイアス電圧値組合せの最適化について(FPGAとその応用及び一般)
- Flex Power FPGAにおけるしきい値制御用バイアス電圧値組合せの最適化について(FPGAとその応用及び一般)
- Flex Power FPGAにおけるしきい値制御用バイアス電圧値組合せの最適化について(FPGAとその応用及び一般)
- Flex Power FPGAにおけるしきい値制御用バイアス電圧値組合せの最適化について(FPGAとその応用及び一般)
- Flex Power FPGA におけるしきい値制御用バイアス電圧値組合せの最適化について
- Flex Power FPGA におけるしきい値制御用バイアス電圧値組合せの最適化について
- Flex Power FPGA におけるしきい値制御用バイアス電圧値組合せの最適化について
- Flex Power FPGA におけるしきい値制御用バイアス電圧値組合せの最適化について
- Flex Power FPGAにおけるしきい値電圧最適化アルゴリズムの検討(デバイスアーキテクチャII)
- Flex Power FPGAのしきい値電圧制御粒度の評価(デバイスアーキテクチャII)
- Flex Power FPGAにおけるしきい値電圧制御のための面積オーバヘッド評価(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- Flex Power FPGAの動作スピードと消費電力の解析 : 回路レベルからチップレベルまで(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- 新しいダブルゲートMOSFET技術(2004先端半導体デバイスの基礎と応用に関するアジア太平洋会議)
- 新しいダブルゲートMOSFET技術(2004先端半導体デバイスの基礎と応用に関するアジア太平洋会議)
- 電力を再構成可能なFlex Power FPGAの低消費電力プロセスによる試作と評価(デザインガイア2010 : VLSI設計の新しい大地)
- HfC被覆ポリシリコンフィールドエミッタアレイ
- HfC被覆ポリシリコンフィールドエミッタアレイ(電子管と真空ナノエレクトロニクス及びその評価技術)
- Si FEAのHfC被覆による特性改善 : 引出ゲート付きHfC被覆Si FEAの作製と評価
- コンパクトモデルを用いた金属ゲートFinFETのばらつき解析(IEDM特集(先端CMOSデバイス・プロセス技術))
- 分子層制御CVDによるAlO_x:Nゲート絶縁膜の形成と電気的特性評価
- CVD AlO_x : N/Si(100)ヘテロ接合における化学結合状態分析とエネルギーバンドプロファイルの決定
- フレックス・パスゲートSRAMによる雑音余裕向上
- 3.四端子FinFETデバイス技術 : 課題と対策及び展望(32nm世代VLSIを担うMore Moore技術-三次元ゲートMOSFET-)
- フッ素化アモルファスカーボン膜を用いた低誘電率層間絶縁膜形成
- 縦型ダブルゲートMOSFETデバイス技術
- ダブルゲートMOSFETの歴史と現状
- Flex Power FPGA : デバイス、回路、アーキテクチャ、ソフトウェアにまたがる垂直統合型研究のささやかな試み(FPGA応用及び一般)
- 原子層堆積法による高誘電率ゲート絶縁膜の作製とその特性への基板親水性の影響
- Flex Power FPGA : デバイス、回路、アーキテクチャ、ソフトウェアにまたがる垂直統合型研究のささやかな試み(FPGA応用及び一般)
- Flex Power FPGA : デバイス、回路、アーキテクチャ、ソフトウェアにまたがる垂直統合型研究のささやかな試み(FPGA応用及び一般)
- Flex Power FPGA : デバイス、回路、アーキテクチャ、ソフトウェアにまたがる垂直統合型研究のささやかな試み(FPGA応用及び一般)
- 表面改質によるシリコンフィールドエミッタの特性向上
- Siフィールドエミッタの表面改質による真空封止処理耐性の向上
- 真空マイクロエレクトロニクスの展望
- 真空マイクロエレクトロニクスの展望
- 電流制御型シリコンエミッタ
- 電流制御型シリコンエミッタ
- ナノメートル加工の応用(1) -真空マイクロエレクトリニクスへの応用-
- 立体マルチゲートデバイス集積化技術
- 原子層堆積法による高誘電率ゲート絶縁膜の作製とその特性への基板親水性の影響
- 動的閾値パスゲートを用いた0.5V FinFET SRAM(SRAM,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- FinFET高周波特性の高精度評価に関する研究(機能ナノデバイス及び関連技術)
- FinFET高周波特性の高精度評価に関する研究(機能ナノデバイス及び関連技術)
- C-12-3 閾値可変型FinFETを用いた0.7V動作演算増幅器の試作(アナログ要素回路,C-12.集積回路,一般セッション)
- エピタキシャルNiSiソース/ドレインにおける原子層オーダーの接合位置制御及びドーパント偏析によるショットキーバリアハイトの低減 (シリコン材料・デバイス)
- CT-3-2 Flex Power FPGA : しきい値電圧をプログラム可能な超低消費電力FPGAの開発(CT-3.超低消費電力LSIにより広がる新しい応用,チュートリアルセッション,ソサイエティ企画)
- 原子層堆積法とTiキャップアニールによる極薄SiO換算膜厚を持つhigh-k(k=40)HfOゲートスタックの形成 (特集 ゲートスタック技術の表面・界面科学)
- Flex Power FPGAの開発 : しきい値電圧を細粒度でプログラム可能な低消費電力FPGA(イメージセンサ,カメラ信号処理,画像評価関連技術,及び2012コンピュータエレメントワークショップ関連報告)
- High-k MOS デバイスのしきい値電圧制御におけるhigh-k/SiO_2界面の役割
- しきい値電圧をプログラム可能な超低消費電力FPGA用デモシステムの開発(デバイスアーキテクチャと性能評価技術)
- エピタキシャルNiSi_2ソース/ドレインにおける原子層オーダーの接合位置制御及びドーパント偏析によるショットキーバリアハイトの低減(ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- CT-2-5 低電圧SRAMデバイス技術(CT-2.サブ0.5V時代に向けた低電圧・低電力メモリ技術,チュートリアルセッション,ソサイエティ企画)
- 原子層堆積法とTiキャップアニールによる極薄SiO_2換算膜厚を持つ high-k (k=40) HfO_2 ゲートスタックの形成
- Tunnel FETの非局所モデリング : デバイスモデルと回路モデル(プロセス・デバイス・回路シミュレーション及び一般)
- 14nm世代以降に向けたアモルファス金属ゲートによるFinFETのV_tおよびG_mばらつき抑制技術(IEDM特集(先端CMOSテバイス・プロセス技術))
- チャネル長を3nmに微細化した接合レストランジスタの電気特性(IEDM特集(先端CMOSテバイス・プロセス技術))
- Independent-Double-Gate-FinFETの1/fノイズ特性に関する研究(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- Flex Power FPGA の開発しきい値電圧を細粒度でプログラム可能な低消費電力FPGA
- 合成電界効果によるトンネルトランジスタの性能向上(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 合成電界効果によるトンネルトランジスタの性能向上(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 高信頼メタル/high-k CMOS SOI FinFETsのための高温イオン注入技術(先端CMOSデバイス・プロセス技術(IEDM特集))
- しきい値電圧をプログラム可能な超低消費電力FPGA用デモシステムの開発
- C-3-75 超小型シリコン細線8×8 PILOSSスイッチ(シリコンフォトニクス(1),C-3.光エレクトロニクス,一般セッション)