フレックス・パスゲートSRAMによる雑音余裕向上
スポンサーリンク
概要
- 論文の詳細を見る
A Flex-Pass-Gate SRAM, i.e. a fin-type-field-effect-transistor- (FinFET-) based SRAM, is proposed to enhance noise margin during both read and write operations. In its cell, the flip-flop is composed of usual three-terminal- (3T-) FinFETs while pass gates are composed of four-terminal- (4T-) FinFETs. The 4T-FinFETs enable to adopt a dynamic threshold-voltage control in the pass gates. During a write operation, the threshold voltage of the pass gates is lowered to enhance the writing speed and stability. During the read operation, on the other hand, the threshold voltage is raised to enhance the static noise margin. An asymmetric-oxide 4T-FinFET is helpful to manage the leakage current through the pass gate. In this paper, a design strategy of the pass gate with an asymmetric gate oxide is considered, and a TCAD-based Monte Carlo simulation reveals that the Flex-Pass-Gate SRAM based on that design strategy is expected to be effective in half-pitch 32-nm technology for low-standby-power (LSTP) applications, even taking into account the variability in the device performance.
- 社団法人 電気学会の論文
- 2008-06-01
著者
-
遠藤 和彦
産業技術総合研究所
-
鈴木 英一
産業技術総合研究所
-
関川 敏弘
産業技術総合研究所エレクトロニクス研究部門
-
小池 汎平
産業技術総合研究所情報処理研究部門
-
坂本 邦博
産業技術総合研究所エレクトロニクス研究部門
-
柳 永〓
産業技術総合研究所エレクトロニクス研究部門
-
大内 真一
産業技術総合研究所エレクトロニクス研究部門
-
松川 貴
産業技術総合研究所エレクトロニクス研究部門
-
昌原 明植
産業技術総合研究所エレクトロニクス研究部門
-
鈴木 英一
産業技術総合研究所エレクトロニクス研究部門
-
遠藤 和彦
産業技術総合研 エレクトロニクス研究部門
-
小池 汎平
産業技術総合研究所
-
関川 敏弘
産業技術総合研究所
-
坂本 邦博
産業技術総合研究所
-
大内 真一
独立行政法人産業技術総合研究所エレクトロニクス研究部門
-
柳 永勲
産業技術総合研究所
-
昌原 明植
産業技術総合研究所
-
松川 貴
産業技術総合研究所
-
大内 真一
産業技術総合研究所
-
遠藤 和彦
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
松川 貴
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
柳 永〓
(独)産業技術総合研究所ナノエレクトロニクス研究部門
-
小池 汎平
産業技術総合研究所ナノエレクトロニクス研究部門エレクトロインフォマティックスグループ
-
松川 貴
独立行政法人産業技術総合研究所エレクトロニクス研究部門
-
昌原 明植
産業技術総合研究所グリーンナノエレクトロニクスセンター
-
昌原 明植
連携研究体グリーン・ナノエレクトロニクスセンター,ナノエレクトロニクス研究部門,産業技術総合研究所
-
松川 貴
連携研究体グリーン・ナノエレクトロニクスセンター,ナノエレクトロニクス研究部門,産業技術総合研究所
-
柳 永〓
産業技術総合研究所
関連論文
- メタルゲート FinFET 技術
- 電力を再構成可能なFlex Power FPGAチップの設計と評価(デバイスアーキテクチャ1)
- 極低酸素分圧を用いたCu酸化物クリーニング技術(低誘電率層間膜,配線材料及び一般)
- 大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの評価
- 大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの開発
- 大容量FPGAの応用によるマルチプロセッサエミュレーションシステムの開発
- ウェーブフロント型並列処理における分散メモリ型並列計算機の通信機構の評価 (並列処理)
- 臨界投機型情報検索によるユーザの絞込検索支援 (テーマ:「インターネットとAI」および一般)
- マルチグレイン並列化コンパイラにおける臨界投機実行の効果について
- マルチグレイン並列化処理における臨界投機実行の適用
- 極微FinFETおよびMulti-FinFETにおける特性ばらつき評価(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 極微FinFETおよびMulti-FinFETにおける特性ばらつき評価(デバイス,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 複数の回路構成情報を用いたチップ内ばらつきを有するFPGAの歩留まり向上手法の提案(設計手法,リコンフィギャラブルシステム,一般)
- Flex Power FPGAの回路レベルからチップレベルまでの一貫したシミュレーション評価(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- Flex Power FPGAにおける最適ボディバイアス電圧値組み合わせの詳細な分析(リコンフィギャラブルシステム,一般)
- Flex Power FPGAにおけるしきい値制御用バイアス電圧値組合せの最適化について(FPGAとその応用及び一般)
- Flex Power FPGAにおけるしきい値制御用バイアス電圧値組合せの最適化について(FPGAとその応用及び一般)
- Flex Power FPGAにおけるしきい値制御用バイアス電圧値組合せの最適化について(FPGAとその応用及び一般)
- Flex Power FPGAにおけるしきい値制御用バイアス電圧値組合せの最適化について(FPGAとその応用及び一般)
- Flex Power FPGA におけるしきい値制御用バイアス電圧値組合せの最適化について
- Flex Power FPGA におけるしきい値制御用バイアス電圧値組合せの最適化について
- Flex Power FPGA におけるしきい値制御用バイアス電圧値組合せの最適化について
- Flex Power FPGA におけるしきい値制御用バイアス電圧値組合せの最適化について
- Flex Power FPGAにおけるしきい値電圧最適化アルゴリズムの検討(デバイスアーキテクチャII)
- Flex Power FPGAのしきい値電圧制御粒度の評価(デバイスアーキテクチャII)
- Flex Power FPGAにおけるしきい値電圧制御のための面積オーバヘッド評価(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- Flex Power FPGAの動作スピードと消費電力の解析 : 回路レベルからチップレベルまで(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- 新しいダブルゲートMOSFET技術(2004先端半導体デバイスの基礎と応用に関するアジア太平洋会議)
- 新しいダブルゲートMOSFET技術(2004先端半導体デバイスの基礎と応用に関するアジア太平洋会議)
- 電力を再構成可能なFlex Power FPGAの低消費電力プロセスによる試作と評価(デザインガイア2010 : VLSI設計の新しい大地)
- HfC被覆ポリシリコンフィールドエミッタアレイ
- HfC被覆ポリシリコンフィールドエミッタアレイ(電子管と真空ナノエレクトロニクス及びその評価技術)
- Si FEAのHfC被覆による特性改善 : 引出ゲート付きHfC被覆Si FEAの作製と評価
- コンパクトモデルを用いた金属ゲートFinFETのばらつき解析(IEDM特集(先端CMOSデバイス・プロセス技術))
- フレックス・パスゲートSRAMによる雑音余裕向上
- 3.四端子FinFETデバイス技術 : 課題と対策及び展望(32nm世代VLSIを担うMore Moore技術-三次元ゲートMOSFET-)
- フッ素化アモルファスカーボン膜を用いた低誘電率層間絶縁膜形成
- 縦型ダブルゲートMOSFETデバイス技術
- ダブルゲートMOSFETの歴史と現状
- Flex Power FPGA : デバイス、回路、アーキテクチャ、ソフトウェアにまたがる垂直統合型研究のささやかな試み(FPGA応用及び一般)
- 逐次プログラムの投機並列実行を行なう中間コードインタプリタの構成法
- 投機的 制御/データ依存グラフとJava Jog-time Analyzer : Java Virtual Accelerator実現へ向けての予備評価
- 臨界投機実行のWWW情報検索への応用
- Flex Power FPGA : デバイス、回路、アーキテクチャ、ソフトウェアにまたがる垂直統合型研究のささやかな試み(FPGA応用及び一般)
- Flex Power FPGA : デバイス、回路、アーキテクチャ、ソフトウェアにまたがる垂直統合型研究のささやかな試み(FPGA応用及び一般)
- Flex Power FPGA : デバイス、回路、アーキテクチャ、ソフトウェアにまたがる垂直統合型研究のささやかな試み(FPGA応用及び一般)
- 表面改質によるシリコンフィールドエミッタの特性向上
- Siフィールドエミッタの表面改質による真空封止処理耐性の向上
- 真空マイクロエレクトロニクスの展望
- 真空マイクロエレクトロニクスの展望
- 電流制御型シリコンエミッタ
- 電流制御型シリコンエミッタ
- ナノメートル加工の応用(1) -真空マイクロエレクトリニクスへの応用-
- 投機的データフローモデルに基づく並列化エミュレーションの検討
- 立体マルチゲートデバイス集積化技術
- 動的閾値パスゲートを用いた0.5V FinFET SRAM(SRAM,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- FinFET高周波特性の高精度評価に関する研究(機能ナノデバイス及び関連技術)
- FinFET高周波特性の高精度評価に関する研究(機能ナノデバイス及び関連技術)
- C-12-3 閾値可変型FinFETを用いた0.7V動作演算増幅器の試作(アナログ要素回路,C-12.集積回路,一般セッション)
- CT-3-2 Flex Power FPGA : しきい値電圧をプログラム可能な超低消費電力FPGAの開発(CT-3.超低消費電力LSIにより広がる新しい応用,チュートリアルセッション,ソサイエティ企画)
- Flex Power FPGAの開発 : しきい値電圧を細粒度でプログラム可能な低消費電力FPGA(イメージセンサ,カメラ信号処理,画像評価関連技術,及び2012コンピュータエレメントワークショップ関連報告)
- しきい値電圧をプログラム可能な超低消費電力FPGA用デモシステムの開発(デバイスアーキテクチャと性能評価技術)
- CT-2-5 低電圧SRAMデバイス技術(CT-2.サブ0.5V時代に向けた低電圧・低電力メモリ技術,チュートリアルセッション,ソサイエティ企画)
- Tunnel FETの非局所モデリング : デバイスモデルと回路モデル(プロセス・デバイス・回路シミュレーション及び一般)
- 14nm世代以降に向けたアモルファス金属ゲートによるFinFETのV_tおよびG_mばらつき抑制技術(IEDM特集(先端CMOSテバイス・プロセス技術))
- チャネル長を3nmに微細化した接合レストランジスタの電気特性(IEDM特集(先端CMOSテバイス・プロセス技術))
- Independent-Double-Gate-FinFETの1/fノイズ特性に関する研究(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- Flex Power FPGA の開発しきい値電圧を細粒度でプログラム可能な低消費電力FPGA
- 合成電界効果によるトンネルトランジスタの性能向上(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 合成電界効果によるトンネルトランジスタの性能向上(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 高信頼メタル/high-k CMOS SOI FinFETsのための高温イオン注入技術(先端CMOSデバイス・プロセス技術(IEDM特集))
- しきい値電圧をプログラム可能な超低消費電力FPGA用デモシステムの開発
- C-3-75 超小型シリコン細線8×8 PILOSSスイッチ(シリコンフォトニクス(1),C-3.光エレクトロニクス,一般セッション)