C-12-34 動的再構成ロジックLSIの開発(2)
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 1999-03-08
著者
-
野村 昌弘
Necエレクトロニクス(株)lsi基礎開発研究所
-
伊藤 浩
日本電気株式会社
-
水野 正之
NECデバイスプラットフォーム研究所
-
古田 浩一朗
NEC
-
山品 正勝
NEC
-
広田 義則
NEC
-
山品 正勝
Necラボラトリーズシステムデバイス・基礎研究本部シリコンシステム研究所
-
山品 正勝
Necシリコンシステム研究所 システムulsi研究部
-
山品 正勝
Nec シリコンシステム研究所
-
水野 正之
NEC Corporation
-
本村 真人
NEC
-
本村 真人
NECシリコンシステム研究所
-
安生 健一朗
NECラボラトリーズシステムデバイス・基礎研究本部シリコンシステム研究所
-
安生 健一朗
NEC Corporation
-
若林 一敏
日本電気株式会社
-
藤井 太郎
NEC
-
若林 一敏
NEC
-
中澤 陽悦
NEC
-
伊藤 浩
NEC
-
本村 真人
Nec シリコンシステム研究所
-
藤井 太郎
NECシリコンシステム研究所
-
本村 真人
NECマイクロエレクトロニクス研究所
-
中澤 陽悦
日本電気(株)デバイスプラットフォーム研究所
-
中沢 陽悦
Nec Corporation
-
若林 一敏
Nec C&cメディア研究所
-
安生 健一朗
Necエレクトロニクス株式会社
-
広田 義則
Nec R&dサポートセンター
-
野村 昌弘
STARC
-
廣田 義則
Nec R&dサポートセンター
-
野村 昌弘
Nec
-
野村 昌弘
日本電気株式会社デバイスプラットフォーム研究所
-
野村 昌弘
半導体理工学研究センター(starc)
関連論文
- 電力回生機能を有する0.2mm^2,27Mbps,3mW ADC/FFT-less周波数多重Body-Area-Network受信器の開発(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング・アーキテクチャ(PLL,クロック,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング・アーキテクチャ(PLL,クロック, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおけるクロック制御方式
- 1GHz無制限位相調整が可能なディジタルDLL
- C-12-12 ディジタルDLLにおけるディレイライン制御方式の検討
- Priority Queue Based Task Manager for Single Chip Parallel DSP
- 携帯マルチメディア端末向け低電力並列DSP
- シンボル内適応間欠動作を有する2.4GHz ISM帯ディジタルCMOS無線トランシーバの開発(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法