4. 動的再構成プロセッサ(DRP)(実例, <特集>新世代マイクロプロセッサアーキテクチャ(後編))
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人情報処理学会の論文
- 2005-11-15
著者
-
佐々木 僚子
Necエレクトロニクス通信システム事業部
-
古田 浩一朗
NEC
-
本村 真人
NECシリコンシステム研究所
-
安生 健一朗
NECラボラトリーズシステムデバイス・基礎研究本部シリコンシステム研究所
-
矢部 義一
NEC
-
本村 真人
Nec シリコンシステム研究所
-
本村 真人
Necエレクトロニクス株式会社第一soc事業本部
-
藤井 太郎
NECエレクトロニクス通信システム事業部
-
古田 浩一朗
NECエレクトロニクス通信システム事業部
-
安生 健一朗
NECエレクトロニクス通信システム事業部
-
矢部 義一
NECエレクトロニクス通信システム事業部
-
戸川 勝巳
NECエレクトロニクス通信システム事業部
-
山田 順也
NECエレクトロニクス通信システム事業部
-
伊澤 義貴
NECエレクトロニクス通信システム事業部
-
藤井 太郎
NECシリコンシステム研究所
-
本村 真人
NECマイクロエレクトロニクス研究所
-
安生 健一朗
Necエレクトロニクス株式会社
-
矢部 義一
NECエレクトロニクス 通信システム事業部
-
山田 順也
NECエレクトロニクス 通信システム事業部
-
本村 真人
NECエレクトロニクス 通信システム事業部
-
藤井 太郎
NECエレクトロニクス 通信システム事業部
-
佐々木 僚子
NECエレクトロニクス 通信システム事業部
-
安生 健一朗
NECエレクトロニクス 通信システム事業部
関連論文
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおけるクロック制御方式
- オペレーティングシステムインターフェースを使ったプロセッサモデルのRTLシミュレーション手法
- Priority Queue Based Task Manager for Single Chip Parallel DSP
- 携帯マルチメディア端末向け低電力並列DSP
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法
- 伝送線路を用いたオンチップGHzクロック分配手法
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- C-12-34 動的再構成ロジックLSIの開発(2)
- C-12-33 動的再構成ロジックLSIの開発(1)
- ActiveLinkメモリシステムの3Dレンダリングへの応用
- ゲーテッドクロックを用いた多ビットフリップフロップマクロによる電力削減
- クロック分配回路の電力消費に関する一考察
- 圧縮/伸張器混載DRAM
- リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの実装(FPGAとその応用及び一般)
- 1チップMPEG-2 MP@MLビデオ符号化LSIの開発
- 4. 動的再構成プロセッサ(DRP)(実例, 新世代マイクロプロセッサアーキテクチャ(後編))
- 動的な部分再構成デバイスを用いた仮想ハードウェアシステム
- オンチップ制御並列プロセッサMUSCATの提案(並列処理)
- 圧縮/伸張器混載DRAMの開発(3)
- 圧縮/伸張器混載DRAMの開発(2) : DARM部について
- 圧縮/伸張器混載DRAMの開発(1)
- 順序付きマルチスレッド実行モデルの提案とその評価
- オブジェクト指向によるアーキテクチャ評価シミュレータ設計手法の検討
- スレッドレベル並列処理アーキテクチャの一検討
- 順序付きマルチスレッドアーキテクチャのプログラミングモデルと評価
- 高耐雑音、適応型ゲインVCOを用いた0.18μm CMOSホットスタンバイPLL
- 100MHz, 0.55mm^2, 2mW, 16-bスタック型積和演算器
- 0.25μm CMOS 0.9V 100MHz DSPコア
- DSPの低電力省面積技術
- ループフィルタをディジタル化した省面積PLL回路
- MOS電流モード(MCML)回路の消費電力特性の解析
- MOS電流モード回路を用いた適応型パイプライン技術(2)
- MOS電流モード回路を用いた適応型パイプライン技術(1)
- MOS電流モード回路を用いてデバイスばらつき、動作環境変化クロックスキューを補償するアダプティブパイプライン技術
- 1.8GHz 1.6V MOS電流モード(MCML)フリップフロップ回路
- 動的再構成可能プロセッサを用いたIPsec向け暗号処理アクセラレータの設計と実装(コンピュータシステム)
- 動的再構成可能プロセッサを用いた組み込み向け複数暗号処理エンジンの実装(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- 動的リコンフィギャラブルプロセッサを用いたIPsecアクセラレータの設計と実装(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- NEアカデミー 厳選LSI設計講座(第3回)動的再構成可能なコア技術,C言語設計との連携で本領発揮
- 高性能低電力ロジック製品 やわらかいハードウェアを実現するSTP(Stream Transpose)エンジン (電子デバイス特集)
- 動的再構成可能プロセッサを用いた組み込み向け複数暗号処理エンジンの実装(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの実装(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの実装(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法
- 超並列計算機JUMP-1における分散共有メモリ管理プロセッサMBP-light(並列処理)
- 超並列計算機JUMP-1におけるMBP Core Architectureの評価
- マルチメディア応用システムLSI
- 動的な部分再構成デバイスを用いた仮想ハードウェアシステム
- 動的な部分再構成デバイスを用いた仮想ハードウェアシステム
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- やわらかいハードウェア : デバイス,アーキテクチャ,設計技術,応用研究の展開
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 携帯マルチメディア端末向け低電力並列DSP
- 携帯マルチメディア端末向け低電力並列DSP
- 圧縮/伸張器混載DRAM
- 携帯マルチメディア端末向け低電力並列DSP
- キャッシュープロセッサカプッリング : 高速/高バンド幅オンチップデータキャッシュ設計法の一提案
- スレッドレベル並列処理プロセッサの検討
- 300MHz 16ビット 0.5μm BiCMOS DSP コアLSI
- 300MHz並列ベクトルパイプライン画像処理プロセッサ(マイクロ・プロセッサ,ニューラルネットワーク)
- 300MHz並列ベクトルパイプライン画像処理プロセッサ
- チップ内ネットワークにおけるトポロジに対する考察(性能評価環境と応用)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 100MHz, 0.55mm^2, 2mW, 16-bスタック型積和演算器
- 128-PEと16-Mb DRAMを集積化した並列画像処理メモリ
- 並列画像処理メモリPIP-RAM(3) : 動作速度及び消費電力について
- 並列画像処理メモリPIP-RAM(2) : メモリ部の回路方式
- 並列画像処理メモリPIP-RAM(1)
- 多分割アレイ構造を有する30ns 256Mb DRAM
- 機能メモリのアーキテクチャとその並列計算への応用 2. 集積回路技術からみた機能メモリの現状と展望
- デバイスばらつきを補償する低電力エラスティックVtCMOS技術
- デバイスばらつきを補償する低電力エラスティックVt CMOS技術
- リコンフィギャラブルプロセッサアレー向けチップ内接続網 : Fat H-Tree(VLSIシステム)
- CベースプログラマブルHWコア「STPエンジン」の現状と展望(新しいシステムLSIの展望,デザインガイア2008-VLSI設計の新しい大地)
- 超並列計算機JUMP-1におけるMBP-lightの性能評価
- マルチグレインDSMをサポートするWSクラスタJUMP-1/3
- WSクラスタJUMP-1/3-SLの実装と評価
- WSクラスタにおける分散共有メモリのためのHome Proxy
- 超並列計算機用結合網RDTのルーティング制御評価用システム : JUMP-1/3
- ネットワークオンチップにおけるローカルラベリング方式の評価(VLSIシステム)
- Reconfigurable Hardware による細胞シミュレータの高速化手法
- 細胞系譜構築システムのReconfigurable Systemによる高速化
- 細胞系譜構築システムのReconfigurable Systemによる高速化
- 細胞系譜構築システムのReconfigurable Systemによる高速化
- オンチップバスの話(やさしいハードの話)
- 動的再構成プロセッサ(DRP)技術の現状と今後の展望(基調講演,デザインガイア2012-VLSI設計の新しい大地-)
- 動的再構成プロセッサ(DRP)技術の現状と今後の展望(デザインガイア2012-VLSI設計の新しい大地-)
- 動的再構成プロセッサ(DRP)技術の現状と今後の展望(デザインガイア2012-VLSI設計の新しい大地-)
- 動的再構成プロセッサ(DRP)技術の現状と今後の展望(基調講演,デザインガイア2012-VLSI設計の新しい大地-)
- 動的再構成プロセッサ(DRP)技術の現状と今後の展望(基調講演,デザインガイア2012-VLSI設計の新しい大地-)
- 動的再構成プロセッサ(DRP)技術の現状と今後の展望(基調講演,デザインガイア2012-VLSI設計の新しい大地-)
- リコンフィギュラブルハードウェアを用いた高速ストリーム処理の一検討(数値計算と高速化,リコンフィギャラブルシステム,一般)