300MHz 16ビット 0.5μm BiCMOS DSP コアLSI
スポンサーリンク
概要
- 論文の詳細を見る
画像信号処理用の300MHz16ビットディジタル信号処理プロセッサ(DSP)コアLSIを開発した.高性能化のため,並列処理アーキテクチャを採用し,300MHz2進Signed-Digit(SD)数演算器を内蔵し,高性能レイアウト設計を行った.0.5μmBiCMOS3層アルミ配線プロセスを用い,3.9mmx4.6mmのチップサイズに5万7千トランジスタを集積した.消費電力は3.3V電源,300MHz動作時に2Wである.測定クロックスキューおよびクリティカルパス遅延はそれぞれ80psと2.6nsであった.
- 社団法人電子情報通信学会の論文
- 1993-08-20
著者
-
後藤 順一
日本電気株式会社
-
野村 昌弘
Necエレクトロニクス(株)lsi基礎開発研究所
-
堀内 忠彦
NECエレクトロニクス(株)先端プロセス事業部
-
後藤 順一
NEC
-
山品 正勝
NEC
-
榎本 忠儀
中央大学大学院理工学研究科情報工学専攻
-
榎本 忠儀
中央大学理工学部
-
山田 八郎
NEC
-
山田 八郎
NECマイクロエレクトロニクス研究所
-
井上 俊明
川崎市公害研究所
-
山品 正勝
Necシリコンシステム研究所 システムulsi研究部
-
鈴木 一正
NECシリコンシステム研究所
-
本村 真人
NEC
-
本村 真人
NECシリコンシステム研究所
-
堀内 忠彦
NEC Corporation
-
熊谷 浩一
Nec Ulsiデバイス開発研究所
-
井上 俊明
NEC
-
本村 真人
NECマイクロエレクトロニクス研究所
-
小関 陽一
NEC
-
井上 俊明
NECシリコンシステム研究所
-
熊谷 浩一
NECULSIデバイス開発研究所
-
野村 昌弘
STARC
-
鈴木 一正
Nec
-
Benjamin S.Shih
NEC
-
浜武 伸寿
NEC
-
小関 陽一
NECマイクロエレクトロニクス研究所システムULSI研究部
-
Shih B
日本電気 マイクロエレクトロニクス研
-
濱武 伸寿
Nec Ulsiデバイス開発研究所
-
野村 昌弘
Nec
-
榎本 忠儀
中央大学 大学院 理工学研究科 情報工学専攻
関連論文
- 動画像符号化プロセッサの歴史と将来展望(集積回路,エレクトロニクスソサイエティ和文論文誌500号記念論文)
- 動きに追随して探索領域のサイズと方向を適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(画像・映像処理,プロセッサ,DSP,画像処理技術及び一般)
- 動作マージンを拡大した低電力・低リーク90-nm CMOS SRAM(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 低消費電力・高速90nm-CMOSクロックドライバ(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 極微細MOSトランジスタのプロセス誘起応力に関する有限要素解析 : 有限要素応力解析と収束電子線回折によるその妥当性の検討(材料の内部構造と力学特性)
- 16Mb無負荷型4トランジスタSRAMマクロの開発
- 無負荷型4トランジスタSRAMマクロの開発(2) : ビット線間カップリング容量の削減
- 無負荷型4トランジスタSRAMマクロの開発(1) : セル動作及びデータ安定保持回路
- オンチップパルスジェネレータを用いた高周波パルス電流によるEM評価
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおけるクロック制御方式
- 探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- C-12-6 停止条件を適応的に設定する高速動きベクトル検出アルゴリズムと動きベクトル検出回路への適用(C-12.集積回路B(ディジタル),一般講演)
- ブロックマッチングの停止条件を適応的に設定する高速動きベクトル検出アルゴリズムの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- サブ100nm時代のLSI低消費電力化技術 : これで優位化、これはできて当たり前
- サブ100nm時代のLSI低消費電力化技術 : これで優位化、これはできて当たり前 : パネルディスカッション
- 高速低電力GaAsディレイフリップフロップの設計、試作、評価
- 5GHz, 1.93mWネガティブエッジ形GaAsディレイフリップフロップの試作とその性能
- ネガティブエッジ形GaAsラッチ(AND形, NOR形)の検討
- Priority Queue Based Task Manager for Single Chip Parallel DSP
- 携帯マルチメディア端末向け低電力並列DSP
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- C-12-34 動的再構成ロジックLSIの開発(2)
- C-12-33 動的再構成ロジックLSIの開発(1)
- ActiveLinkメモリシステムの3Dレンダリングへの応用
- クロック分配回路の電力消費に関する一考察
- 圧縮/伸張器混載DRAM
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおける省面積, 低消費電力, 動きベクトル探索器
- 1チップMPEG-2 MP@MLビデオ符号化LSIの開発
- A-100 SIMD方式によるデータフロー制御の一検討(A-4. ディジタル信号処理,一般講演)
- 圧縮/伸張器混載DRAMの開発(3)
- 圧縮/伸張器混載DRAMの開発(2) : DARM部について
- 圧縮/伸張器混載DRAMの開発(1)
- A-6-4 動きに追随して探索領域サイズを適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(A-6.情報理論,一般セッション)
- 探索領域を適応設定する3階層サブサンプリング動きベクトル検出法(プロセッサ,DSP,画像処理技術及び一般)
- プリスケーリングを用いた高速除算手法
- 3.ディジタル集積回路における素子ばらつきの影響と対策(CMOSデバイスの微細化に伴う特性ばらつきの増大とその対策)
- 故障の自己検出・自律的再構成が可能なプログラマブル論理回路
- 高性能マイクロプロセッサを実現するクロック分配技術
- 500MHz 32ワード x32ビット 3ポートレジスタファイル
- 500MHz 0.4μm CMOS 32ワード×32ビット3ポートレジスタファイル
- MOS電流モード(MCML)回路の消費電力特性の解析
- MOS電流モード回路を用いた適応型パイプライン技術(2)
- MOS電流モード回路を用いた適応型パイプライン技術(1)
- 30ビットパイプラインカウンタ回路
- 1.8GHz 1.6V MOS電流モード(MCML)フリップフロップ回路
- 500HMz,1.5%ジッタPLLクロック発生回路
- 500MHz32ビット0.4μm CMOS RISCマイクロプロセッサ
- ダイナミック協働型ドライブ技術を用いた双方向バスリピータの自動方向制御方式(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 動きに追随して探索領域のサイズと方向を適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(画像・映像処理,プロセッサ,DSP,画像処理技術及び一般)
- D-11-6 並列A^2BCS動きベクトル検出アルゴリズムの開発(D-11.画像工学,一般セッション)
- D-11-5 探索点を削減したA^2BCS動きベクトル検出アルゴリズムとこれを適用したDVFS制御動きベクトル検出プロセッサの開発(D-11.画像工学,一般セッション)
- ダイナミック協働型ドライブ技術を用いた双方向バスリピータの自動方向制御方式(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 1.0V駆動による高性能70nm CMOS技術
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法
- ED2000-114 / SDM2000-96 / ICD2000-50 伝送線路を用いたオンチップGHzクロック分配手法
- 正負対称丸め積和演算器
- DVFSのための電圧ステップ幅制御およびリファレンス電圧制御を用いた高速電源電圧制御方式(学生・若手研究会)
- C-12-13 先端CMOSプロセス向けSRAM開発におけるSRAMセル諸特性の効率的ばらつき評価手法(C-12.集積回路,一般セッション)
- CMOS回路の低電圧化はどうすすめるべきか(VLSI回路,デバイス技術(高速,低電圧,低電力))
- CMOS回路の低電圧化はどうすすめるべきか(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 圧縮/伸張器混載DRAM
- 携帯マルチメディア端末向け低電力並列DSP
- 300MHz 16ビット 0.5μm BiCMOS DSP コアLSI
- 300MHz並列ベクトルパイプライン画像処理プロセッサ(マイクロ・プロセッサ,ニューラルネットワーク)
- 300MHz並列ベクトルパイプライン画像処理プロセッサ
- ビデオ信号処理プロセッサ用50〜350MHzロックレンジプログラマブル・クロック発生回路
- 極薄ゲート酸化膜への窒素導入がNBTIに及ぼす影響
- 組込み向けマルチメディア処理プロセッサに適したスーパースカラ演算ユニットのアーキテクチャ
- ドミノ論理合成の提案
- 高クロックスキュー耐性ラッチ設計手法
- C-12-11 浮動小数点乗算器 : 多相クロツク方式の原理と検証
- 2.7ns0.25μm CMOS 54x54b乗算器
- 2.7ns0.25μmCMOS54x54b乗算器 : 設計・検証技術
- 2.7ns0.25μm CMOS 54x54b乗算器 : 設計・検証技術
- 浮動小数点乗算器(2) : 54b整数乗算器
- 浮動小数点乗算器(1) : 高速化アルゴリズム
- Dynamic Voltage & Frequency scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 消費エネルギー最小化のための最適電源電圧決定回路(電源制御,パワーゲーティング,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Dynamic Voltage & Frequency Scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 消費エネルギー最小化のための最適電源電圧決定回路(電源制御,パワーゲーティング, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 次世代SRAMのために再定義した書き込みマージン(新メモリ技術とシステムLSI)
- 動作時および待機時における電源電圧およびしきい電圧の制御による消費電力最小化のためのモニタリング方式(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 動作時および待機時における電源電圧およびしきい電圧の制御による消費電力最小化のためのモニタリング方式(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 低電圧時の安定高速動作を実現するノイズマージンフリーSRAM技術(新メモリ技術, メモリ応用技術, 一般, ISSCC特集1 SRAM)
- 低電圧時の安定高速動作を実現するノイズマージンフリーSRAM技術
- サブ100nm世代におけるGHz動作SRAMマクロのためのセンス方式(新メモリ,メモリ応用技術,一般)
- C-12-38 マルチメディアRISCプロセッサに搭載したRambus DRAMコントローラの命令プリフェッチ機能と性能評価
- 組込み向けマルチメディア処理プロセッサに適したスーパースカラ演算ユニットのアーキテクチャ
- 組込み向けマルチメディア処理プロセッサに適したスーパースカラ演算ユニットのアーキテクチャ
- SIMD演算器へのノルム計算命令組み込み手法の検討
- 500MHzRISCプロセッサにおける高速化アーキテクチャの検討
- メモリ集積型プロセッサIMAP-LSI
- Rambus DRAMを主記憶に採用したマルチメディア指向RISCプロセッサ
- マルチメディアプロセッサのRambus DRAMコントローラ
- 低振幅低雑音入出力バッファ回路
- 高駆動能力階層短絡クロックツリー方式
- 高密度SRAMの微細化を可能とする階層セルアーキテクチャと多段階ワード線制御方式(SRAM,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)