Rambus DRAMを主記憶に採用したマルチメディア指向RISCプロセッサ
スポンサーリンク
概要
- 論文の詳細を見る
マルチメディアアプリケーション向けの組込用200MHz RISCプロセッサを0.25μmCMOSプロセスで開発した. このプロセッサは2並列スーパースカラーデータパスを持ち, 32ビットの整数演算器と64ビットの4並列SIMD型演算器が並列に動作する. ピーク演算性能は2000MOPSである. コンカレント型ラムバスDRAMコントローラを内蔵し, インターリーブ転送によって533Mbyte/sのメモリバンド幅を実現した. また, インターリーブ転送と命令キャッシュプリフェッチによって, メモリアクセスレイテンシをそれぞれ9%と70%削減した. チップ内にはCPUコア, メモリコントローラ, 周辺回路をつなぐ64ビット200MHzの内蔵システムバスがあり, データ転送のボトルネックを解消し, システム全体の性能の向上を図っている.
- 社団法人電子情報通信学会の論文
- 1999-03-05
著者
-
野村 昌弘
Necエレクトロニクス(株)lsi基礎開発研究所
-
井上 智夫
Nec
-
撫原 恒平
NEC C&C メディア研究所
-
野村 昌弘
STARC
-
福田 照美
日本電気アイシーマイコンシステム
-
鈴木 一正
Nec
-
大東 正行
NEC
-
飯間 丈史
NEC
-
撫原 恒平
Nec
-
鈴木 一正
NEC シリコンシステム研究所システム ULSI 研究部
-
大東 正行
マイクロコンピュータ事業部
-
井上 智夫
マイクロコンピュータ事業部
-
野村 昌弘
NEC シリコンシステム研究所システム ULSI 研究部
-
飯間 丈史
カラーPDP事業部
-
野村 昌弘
日本電気株式会社デバイスプラットフォーム研究所
関連論文
- C-12-29 循環型加算器を用いた高速調停回路の提案
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- C-12-34 動的再構成ロジックLSIの開発(2)
- C-12-33 動的再構成ロジックLSIの開発(1)
- SIMD型マルチメディア命令を用いた並列Radix-4FFT
- SIMD型マルチメディア命令を用いた並列Radix-4 FFT
- 3.ディジタル集積回路における素子ばらつきの影響と対策(CMOSデバイスの微細化に伴う特性ばらつきの増大とその対策)
- 高性能マイクロプロセッサを実現するクロック分配技術
- 500MHz 32ワード x32ビット 3ポートレジスタファイル
- 500MHz 0.4μm CMOS 32ワード×32ビット3ポートレジスタファイル
- 30ビットパイプラインカウンタ回路
- 1.8GHz 1.6V MOS電流モード(MCML)フリップフロップ回路
- 500HMz,1.5%ジッタPLLクロック発生回路
- 500MHz32ビット0.4μm CMOS RISCマイクロプロセッサ
- ダイナミック協働型ドライブ技術を用いた双方向バスリピータの自動方向制御方式(VLSI回路,デバイス技術(高速,低電圧,低電力))
- C-12-62 各種CMOSゲート・チェーンの最低可動電圧(V_)のモンテカルロ法によるシミュレーション(C-12.集積回路,一般セッション)
- ダイナミック協働型ドライブ技術を用いた双方向バスリピータの自動方向制御方式(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 正負対称丸め積和演算器
- DVFSのための電圧ステップ幅制御およびリファレンス電圧制御を用いた高速電源電圧制御方式(学生・若手研究会)
- C-12-13 先端CMOSプロセス向けSRAM開発におけるSRAMセル諸特性の効率的ばらつき評価手法(C-12.集積回路,一般セッション)
- CMOS回路の低電圧化はどうすすめるべきか(VLSI回路,デバイス技術(高速,低電圧,低電力))
- CMOS回路の低電圧化はどうすすめるべきか(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 300MHz 16ビット 0.5μm BiCMOS DSP コアLSI
- 300MHz並列ベクトルパイプライン画像処理プロセッサ(マイクロ・プロセッサ,ニューラルネットワーク)
- 300MHz並列ベクトルパイプライン画像処理プロセッサ
- Dynamic Voltage & Frequency scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 消費エネルギー最小化のための最適電源電圧決定回路(電源制御,パワーゲーティング,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Dynamic Voltage & Frequency Scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 消費エネルギー最小化のための最適電源電圧決定回路(電源制御,パワーゲーティング, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 次世代SRAMのために再定義した書き込みマージン(新メモリ技術とシステムLSI)
- 動作時および待機時における電源電圧およびしきい電圧の制御による消費電力最小化のためのモニタリング方式(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 動作時および待機時における電源電圧およびしきい電圧の制御による消費電力最小化のためのモニタリング方式(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 低電圧時の安定高速動作を実現するノイズマージンフリーSRAM技術(新メモリ技術, メモリ応用技術, 一般, ISSCC特集1 SRAM)
- 低電圧時の安定高速動作を実現するノイズマージンフリーSRAM技術
- サブ100nm世代におけるGHz動作SRAMマクロのためのセンス方式(新メモリ,メモリ応用技術,一般)
- C-12-38 マルチメディアRISCプロセッサに搭載したRambus DRAMコントローラの命令プリフェッチ機能と性能評価
- SIMD型マルチメディア命令を用いた並列Radix-4FFT
- RISCプロセッサの64bitマルチメディア拡張とMPEG-2 Videoデコーダ性能
- SIMD演算器へのノルム計算命令組み込み手法の検討
- 500MHzRISCプロセッサにおける高速化アーキテクチャの検討
- D-14-16 MPEG-2 AAC 5.1chデコーダのマルチメディアRISCプロセッサV830による実現
- 高抵抗配線の信号を高速に伝搬させる信号変化加速回路
- Rambus DRAMを主記憶に採用したマルチメディア指向RISCプロセッサ
- マルチメディアプロセッサのRambus DRAMコントローラ
- 200MHzマルチメディアス-パ-スケ-ラRISCプロセッサV830R/AV (半導体デバイス特集) -- (コンピュ-タ関連デバイス)
- RDRAMインターフェースを搭載したマルチメディアRISCプロセッサの開発
- RDRAMインターフェースを搭載したマルチメディアRISCプロセッサの開発
- RDRAMインターフェースを搭載したマルチメディアRISCプロセッサの開発
- C-12-33 最低可動電圧(V_)の低いフリップフロップ回路トポロジーの探索(C-12.集積回路,一般セッション)
- 低振幅低雑音入出力バッファ回路
- 高駆動能力階層短絡クロックツリー方式
- 高密度SRAMの微細化を可能とする階層セルアーキテクチャと多段階ワード線制御方式(SRAM,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- C-12-17 CMOS論理ゲートの最低可動電圧(V_)の決定要因の分析(デジタル集積回路,C-12.集積回路,一般セッション)
- 低電圧動作可能なコンテンションレス・フリップフロップと2種の電源電圧による整数演算回路のエネルギー効率向上の実証(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 低電圧動作可能なコンテンションレス・フリップフロップと2種の電源電圧による整数演算回路のエネルギー効率向上の実証(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 自動選択電荷注入を用いたCMOSロジック回路の最低可動電圧(V_)の低減(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 自動選択電荷注入を用いたCMOSロジック回路の最低可動電圧(V_)の低減(低電圧/低消費電力技術,新デバイス・回路とその応用)
- エナジーハーベストを用いた無線センサノードに適用可能な0.5V極低電力回路技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- エナジーハーベストを用いた無線センサノードに適用可能な0.5V極低電力回路技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 低電圧・極低電力CMOSロジック回路における回路特性のデバイスパラメータ依存性の評価(IEDM特集(先端CMOSデバイス・プロセス技術))