SIMD演算器へのノルム計算命令組み込み手法の検討
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 1998-03-06
著者
-
黒田 一朗
NECエレクトロニクス株式会社 基盤技術開発本部 技術企画室
-
野村 昌弘
Necエレクトロニクス(株)lsi基礎開発研究所
-
山品 正勝
NEC
-
宮崎 孝
Necメディア情報研究所
-
山品 正勝
Necラボラトリーズシステムデバイス・基礎研究本部シリコンシステム研究所
-
山品 正勝
Necシリコンシステム研究所 システムulsi研究部
-
鈴木 一正
NECシリコンシステム研究所
-
黒田 一朗
Necメディア情報研究所
-
黒田 一朗
Nec
-
黒田 一朗
Nec C&c メディア研究所
-
宮崎 孝
NEC C&Cメディア研究所
-
新井 智久
Nec
-
新井 智久
日本電気株式会社システムlsi事業本部
-
野村 昌弘
STARC
-
佐藤 庄一郎
日本電気アイシーマイコンシステム
-
鈴木 一正
Nec
-
飯間 丈史
NEC
-
野村 昌弘
Nec
-
野村 昌弘
日本電気株式会社デバイスプラットフォーム研究所
関連論文
- 車載画像認識のための並列処理アーキテクチャ
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおけるクロック制御方式
- Priority Queue Based Task Manager for Single Chip Parallel DSP
- 携帯マルチメディア端末向け低電力並列DSP
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- C-12-34 動的再構成ロジックLSIの開発(2)
- C-12-33 動的再構成ロジックLSIの開発(1)
- ActiveLinkメモリシステムの3Dレンダリングへの応用
- クロック分配回路の電力消費に関する一考察
- 圧縮/伸張器混載DRAM
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおける省面積, 低消費電力, 動きベクトル探索器
- A-4-8 低電力DSPを用いたMPEG-4 AVコーデックの開発
- 圧縮/伸張器混載DRAMの開発(3)
- 圧縮/伸張器混載DRAMの開発(2) : DARM部について
- 圧縮/伸張器混載DRAMの開発(1)
- D-11-58 ソフトウェアH.264エンコーダのPC向け最適化(D-11.画像工学A)
- 汎用プロセッサを用いたビデオコーデック(多次元信号処理とその応用・実現論文小特集)
- ソフトウエアビデオ信号処理
- A-4-44 単一DSPによるAVコーデック実現の検討
- D-11-37 動き適応高速動きベクトル探索を用いたリアルタイムソフトウェアビデオコーデック
- 動き適応探索順設定による動きベクトル検索の高速化
- A-4-26 SIMD型RISCプロセッサを用いたRadix-2 FFT
- D-11-21 領域別の探索順設定による動きベクトル検索の高速化
- SIMD型マルチメディア命令を用いた並列Radix-4FFT
- SIMD型マルチメディア命令を用いた並列Radix-4 FFT
- マルチメディアRISCプロセッサを用いたソフトウェア3次元CGレンダリング処理の検討
- マルチメディアプロセッサを用いたリアルタイムソフトウエアビデオエンコーダ
- プリスケーリングを用いた高速除算手法
- 3.ディジタル集積回路における素子ばらつきの影響と対策(CMOSデバイスの微細化に伴う特性ばらつきの増大とその対策)
- 故障の自己検出・自律的再構成が可能なプログラマブル論理回路
- 高性能マイクロプロセッサを実現するクロック分配技術
- 500MHz 32ワード x32ビット 3ポートレジスタファイル
- 500MHz 0.4μm CMOS 32ワード×32ビット3ポートレジスタファイル
- MOS電流モード(MCML)回路の消費電力特性の解析
- MOS電流モード回路を用いた適応型パイプライン技術(2)
- MOS電流モード回路を用いた適応型パイプライン技術(1)
- 30ビットパイプラインカウンタ回路
- 1.8GHz 1.6V MOS電流モード(MCML)フリップフロップ回路
- 500HMz,1.5%ジッタPLLクロック発生回路
- 500MHz32ビット0.4μm CMOS RISCマイクロプロセッサ
- D-11-59 リアルタイムソフトウェアMPEG-4 ASPビデオエンコーダ(D-11.画像工学A)
- ダイナミック協働型ドライブ技術を用いた双方向バスリピータの自動方向制御方式(VLSI回路,デバイス技術(高速,低電圧,低電力))
- ダイナミック協働型ドライブ技術を用いた双方向バスリピータの自動方向制御方式(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 画像フィルタ処理の高速化に向けたメディア拡張プロセッサ用SIMDコンパイラ(ARC-5:コンパイラ)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
- 128個の4ウェイVLIW型RISCコアを集積した車載向け動画認識LSI(VSLI一般(ISSCC'03関連特集))
- 正負対称丸め積和演算器
- DVFSのための電圧ステップ幅制御およびリファレンス電圧制御を用いた高速電源電圧制御方式(学生・若手研究会)
- C-12-13 先端CMOSプロセス向けSRAM開発におけるSRAMセル諸特性の効率的ばらつき評価手法(C-12.集積回路,一般セッション)
- CMOS回路の低電圧化はどうすすめるべきか(VLSI回路,デバイス技術(高速,低電圧,低電力))
- CMOS回路の低電圧化はどうすすめるべきか(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 圧縮/伸張器混載DRAM
- 携帯マルチメディア端末向け低電力並列DSP
- 300MHz 16ビット 0.5μm BiCMOS DSP コアLSI
- 300MHz並列ベクトルパイプライン画像処理プロセッサ(マイクロ・プロセッサ,ニューラルネットワーク)
- 300MHz並列ベクトルパイプライン画像処理プロセッサ
- マルチメディア配信 ソフトウェアMPEG-4 ASPビデオコーデックの開発 (リッチメディア・コンテンツ・マネジメント特集)
- 組込み向けマルチメディア処理プロセッサに適したスーパースカラ演算ユニットのアーキテクチャ
- 汎用DSPを用いたH.320テレビ会議システムの試作
- ドミノ論理合成の提案
- 高クロックスキュー耐性ラッチ設計手法
- C-12-11 浮動小数点乗算器 : 多相クロツク方式の原理と検証
- 2.7ns0.25μm CMOS 54x54b乗算器
- 2.7ns0.25μmCMOS54x54b乗算器 : 設計・検証技術
- 2.7ns0.25μm CMOS 54x54b乗算器 : 設計・検証技術
- 浮動小数点乗算器(2) : 54b整数乗算器
- 浮動小数点乗算器(1) : 高速化アルゴリズム
- Dynamic Voltage & Frequency scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 消費エネルギー最小化のための最適電源電圧決定回路(電源制御,パワーゲーティング,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Dynamic Voltage & Frequency Scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 消費エネルギー最小化のための最適電源電圧決定回路(電源制御,パワーゲーティング, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 次世代SRAMのために再定義した書き込みマージン(新メモリ技術とシステムLSI)
- 動作時および待機時における電源電圧およびしきい電圧の制御による消費電力最小化のためのモニタリング方式(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 動作時および待機時における電源電圧およびしきい電圧の制御による消費電力最小化のためのモニタリング方式(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 低電圧時の安定高速動作を実現するノイズマージンフリーSRAM技術(新メモリ技術, メモリ応用技術, 一般, ISSCC特集1 SRAM)
- 低電圧時の安定高速動作を実現するノイズマージンフリーSRAM技術
- サブ100nm世代におけるGHz動作SRAMマクロのためのセンス方式(新メモリ,メモリ応用技術,一般)
- C-12-38 マルチメディアRISCプロセッサに搭載したRambus DRAMコントローラの命令プリフェッチ機能と性能評価
- 動き適応探索順設定による動きベクトル検索の高速化
- SIMD型マルチメディア命令を用いた並列Radix-4FFT
- 車載メディア処理とLSIアーキテクチャ : 課題と将来動向(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 車載メディア処理とLSIアーキテクチャ : 課題と将来動向(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 車載メディア処理とLSIアーキテクチャ : 課題と将来動向(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 車載メディア処理とLSIアーキテクチャ : 課題と将来動向(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 車載メディア処理とLSIアーキテクチャ : 課題と将来動向
- 低電力DSPを用いたH.263ビデオコーデックの高速算法
- 2-3 W-CDMA端末用ビデオフォン(2.通信システムへの応用)(ネットワーク映像サービス : 離陸するMPEG-4)
- V830による可変長復号の高速実現
- D-11-33 ソフトウェアH.264エンコーダの並列化(D-11.画像工学A(画像基礎・符号化),一般講演)
- 組込み向けマルチメディア処理プロセッサに適したスーパースカラ演算ユニットのアーキテクチャ
- 組込み向けマルチメディア処理プロセッサに適したスーパースカラ演算ユニットのアーキテクチャ
- SIMD演算器へのノルム計算命令組み込み手法の検討
- 500MHzRISCプロセッサにおける高速化アーキテクチャの検討
- メモリ集積型プロセッサIMAP-LSI
- Rambus DRAMを主記憶に採用したマルチメディア指向RISCプロセッサ
- マルチメディアプロセッサのRambus DRAMコントローラ
- 低振幅低雑音入出力バッファ回路
- 高駆動能力階層短絡クロックツリー方式
- 高密度SRAMの微細化を可能とする階層セルアーキテクチャと多段階ワード線制御方式(SRAM,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)