汎用プロセッサを用いたビデオコーデック(多次元信号処理とその応用・実現論文小特集)
スポンサーリンク
概要
- 論文の詳細を見る
CPUやDSPなどの汎用プロセッサを用いたビデオコーデックについて述べる.メディア拡張CPUの登場やDSPの動作周波数の向上により, 汎用プロセッサのマルチメディア処理性能が向上した.このようなプロセッサを利用して高性能なビデオコーデック処理を実現するためには, 高速アルゴリズムの採用のほか, 信号処理命令やメディア拡張SIMD命令の効果的な利用, メモリアクセスの最適化などのアーキテクチャ指向のプログラム最適化が重要である.ソフトウェアビデオ信号処理の実現例として, メディア拡張RISCプロセッサを用いたMPEG-1ビデオエンコーダ, パソコンMPEG-4ビデオコーデック, 低消費電力DSPを用いたMPEG-4ビデオコーデックについて説明する.
- 社団法人電子情報通信学会の論文
- 2000-12-25
著者
関連論文
- 低電力DSPを用いたH.264ビデオエンコーダ(画像信号処理及び一般)
- Priority Queue Based Task Manager for Single Chip Parallel DSP
- 携帯マルチメディア端末向け低電力並列DSP
- D-11-58 ソフトウェアH.264エンコーダのPC向け最適化(D-11.画像工学A)
- A-4-53 低電力汎用DSPを用いたMPEG-4ビデオコーデック
- 低電力汎用DSPを用いたQVGA/CIF対応MPEG-4ビデオコーデック
- D-11-57 動きベクトル変更による圧縮ビデオ再符号化法の伝搬誤差削減効果の評価
- 汎用プロセッサを用いたビデオコーデック(多次元信号処理とその応用・実現論文小特集)
- ソフトウエアビデオ信号処理
- A-4-44 単一DSPによるAVコーデック実現の検討
- D-11-37 動き適応高速動きベクトル探索を用いたリアルタイムソフトウェアビデオコーデック
- 動き適応探索順設定による動きベクトル検索の高速化
- A-4-26 SIMD型RISCプロセッサを用いたRadix-2 FFT
- D-11-21 領域別の探索順設定による動きベクトル検索の高速化
- SIMD型マルチメディア命令を用いた並列Radix-4FFT
- SIMD型マルチメディア命令を用いた並列Radix-4 FFT
- マルチメディアRISCプロセッサを用いたソフトウェア3次元CGレンダリング処理の検討
- マルチメディアプロセッサを用いたリアルタイムソフトウエアビデオエンコーダ
- A-3-17 C言語設計によるMPEG-4ビデオコーデックLSIの開発(A-3. VLSI設計技術)
- MIMO Blind Equalization Based on Independent Space Constraint(衛星を用いる移動体通信,無線通信一般)
- DSP2003-169 MIMO Blind Equalization Based on Independent Space Constraint
- 高速ソフトウェアMPEG-2エンコーダを用いたビデオアプリケーション(ソフトコンピューティング及び一般)
- A-4-11 可変形状探索(VSS)法による動き探索の高速化(A-4. ディジタル信号処理)
- D-11-59 リアルタイムソフトウェアMPEG-4 ASPビデオエンコーダ(D-11.画像工学A)
- A-4-2 2 マクロブロック一括探索による動き探索の高速化
- J-75 多段動き探索における探索精度と画質の評価(符号化2-1,J.グラフィクス・画像)
- A-4-54 ソフトウェア MPEG-2 ビデオデコーダのPentium 4 プロセッサへの最適化
- A-4-14 低電力 DSP コア SPXK5 を用いた AV CODEC 評価システム
- A-4-7 従来DSPからVLIW型DSPへのソースコード変換
- A-4-43 低消費電力4並列VLIW型DSPコアアーキテクチャ
- A-4-40 ビタビ専用命令を備えた汎用DSPによる高速ビダビ復号
- B-5-26 低CNR環境下におけるバイナリサーチを用いた周波数オフセット推定
- AFC機能をもつW-CDMAパスサーチ方式の特性
- A-4-7 アキュムレータ分割独立使用型丸め付き積和命令のFFTにおける効果
- A-3-3 16bit固定小数点DSPのデータパス幅拡張を活かす丸め付き積和命令に関する検討
- MIMO Blind Equalization Based on Independent Space Constraint(衛星を用いる移動体通信,無線通信一般)
- マルチメディア拡張命令を用いた2次元IDCTの実現
- 分割 ALU 命令を用いた IDCT における零係数を考慮した高速化
- 正負対称丸め積和演算器
- 低電力 RISC によるソフトウェア MPEG-1 Video デコーダ
- 携帯マルチメディア端末向け低電力並列DSP
- 携帯マルチメディア端末向け低電力並列DSP
- 携帯マルチメディア端末向け低電力並列DSP
- マルチメディア配信 ソフトウェアMPEG-4 ASPビデオコーデックの開発 (リッチメディア・コンテンツ・マネジメント特集)
- 低電力汎用DSPを用いたQVGA/CIF対応MPEG-4ビデオコーデック
- 低電力汎用DSPを用いたQVGA/CIF対応MPEG-4ビデオコーデック
- 動き適応探索順設定による動きベクトル検索の高速化
- SIMD型マルチメディア命令を用いた並列Radix-4FFT
- マルチメディアPC用AC-3ソフトウェアデコーダの開発
- パーソナルコンピュータ用AC-3ソフトウェアデコーダの開発
- マルチメディアPC用 MPEG-1 Audio ソフトウェアデコーダの開発
- 低電力DSPを用いたH.263ビデオコーデックの高速算法
- 積和演算器を備えた汎用プロセッサによる高速動き検出
- 16ビット汎用DSPを用いたH.261ビデオコーデック
- D-11-33 ソフトウェアH.264エンコーダの並列化(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-56 H.264/MPEG-4 AVCデコーダソフトウェアの開発(D-11.画像工学A)
- ソフトウェアMPEG-4 ASPビデオコーデックの開発(画像符号化・通信・ストリーム技術および一般)
- ソフトウェアMPEG-4 ASPビデオコーデックの開発
- ソフトウェアMPEG-4 ASPビデオコーデックの開発
- ソフトウェアMPEG-4 ASPビデオコーデックの開発
- J-79 事前解析を利用したMPEG-2ビデオ符号化とその簡略化に向けた一検討(符号化2-2,J.グラフィクス・画像)
- Ptolemy の Integer-Controlled Dataflow の実現
- Ptolemyを用いたビデオコーデックのシミュレーション
- 低消費電力DSPを用いたH.264ビデオデコーダの開発(プロセッサ,DSP,画像処理技術及び一般)
- 低消費電力DSPを用いたH.264ビデオデコーダの開発(プロセッサ,DSP,画像処理技術及び一般)
- 低消費電力DSPを用いたH.264ビデオデコーダの開発(プロセッサ,DSP,画像処理技術及び一般)
- 低消費電力DSPを用いたH.264ビデオデコーダの開発(プロセッサ,DSP,画像処理技術及び一般)
- マルチメディア・プロセッサを用いた動きベクトル探索
- RISCプロセッサの64bitマルチメディア拡張とMPEG-2 Videoデコーダ性能
- 分割ALU命令を用いたFIRフィルタ処理の高速化手法
- SIMD演算器へのノルム計算命令組み込み手法の検討
- 分割ALU命令を用いたブロック・マッチング演算方式
- パーソナルコンピュータ用ソフトウエアMPEG-2デコーダの開発
- D-14-16 MPEG-2 AAC 5.1chデコーダのマルチメディアRISCプロセッサV830による実現
- パーソナルコンピュータ用MPEG-2 AACソフトウェアデコーダの開発
- D-11-52 低遅延画像トランスコーダの高画質化
- 低電力DSPを用いたH.264ビデオエンコーダ(画像信号処理及び一般)
- D-11-37 H.264動画像符号化におけるIntra/Inter判定の演算量削減(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-34 組込みプロセッサ向けH.264ビデオデコーダ開発(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-14 ダイヤモンドサーチを用いた動き予測の演算量変動抑制(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-21 類似度補間による多段動き探索の検出精度向上(D-11. 画像工学A(画像基礎・符号化), 情報・システム2)
- D-11-55 低消費電力DSPを用いたH.264ビデオデコーダ(D-11.画像工学A)
- A-7-12 SIMD 型 AES 暗号命令とその効率的な実装法
- 4MAC搭載の高性能DSPアーキテクチャの検討
- 4MAC搭載の高性能DSPアーキテクチャの検討
- 4MAC搭載の高性能DSPアーキテクチャの検討
- A-4-45 低消費電力VLIW DSPによるソフトウェアMPEG-4ビデオ・コーデック実装
- A-4-44 低消費電力4並列VLIW型DSPコアの基本信号処理性能
- A-3-21 DSP向け高速モジュロアドレス生成回路
- DSPと汎用プロセッサの最近の動向
- シグナルプロセッサ・アレイにおけるネットワークの初期化手法
- A-4-27 コードサイズを削減するDSPのループ処理機構
- ソフトウェアMPEG-2デコーダにおける並列逆量子化の一検討
- ソフトウェアMPEG-2デコーダにおける可変長復号の高速化手法
- 汎用DSP(μPD77016)を用いたビデオコーデック
- A-4-48 マクロブロック・レベルの並列性を利用するMPEG-2ビデオ・デコーダ
- 低電力マルチメディア RISC の命令キャッシュミス低減化の検討
- プログラマブルDSFのためのプロファイラの検討
- マルチメディアRISCプロセッサV830のビタビアルゴリズムへの応用
- 16ビット固定小数点汎用DSPによるビタビ復号器の実現