4MAC搭載の高性能DSPアーキテクチャの検討
スポンサーリンク
概要
- 論文の詳細を見る
プログラマブルディジタル信号処理プロセッサ(DSP)は通常1個(あるいは2個)の乗算器を搭載しているが, W-CDMAのような高速・大容量の無線通信システムではより高い乗算性能が要求される.そこで, 本稿では4個の乗算器を搭載した高性能DSPの実現可能性について, DSPアーキテクチャおよびそれに適したソフトウェア実現法の両面から追求する.まず, 無線通信処理を主なターゲットとして4乗算器の性能を最大限に発揮できるDSPアーキテクチャを提案する.そして, FIRフィルタ, 適応フィルタ等の基本的な無線通信処理について, 本DSPの演算リソースを無駄なく利用するソフトウェア実現方法を示す.
- 社団法人電子情報通信学会の論文
- 2001-10-19
著者
-
池川 将夫
日本電気株式会社 マルチメディア研究所
-
黒田 一朗
日本電気株式会社 マルチメディア研究所
-
石井 大二
NEC マルチメディア研究所
-
池川 将夫
NEC マルチメディア研究所
-
黒田 一朗
NEC マルチメディア研究所
-
石井 大二
Nec マルチメディア研
関連論文
- VLIW型DSP SPXK5の条件実行を考慮した最適コードスケジューリング(コンパイラ,システムオンシリコンを支える設計技術)
- 汎用プロセッサを用いたビデオコーデック(多次元信号処理とその応用・実現論文小特集)
- ソフトウエアビデオ信号処理
- A Complete Blind MIMO Equalizer for Wireless Communication System (移動通信ワークショップ)
- A Complete Blind MIMO Equalizer for Wireless Communication System
- MIMO Blind Equalization Based on Independent Space Constraint(衛星を用いる移動体通信,無線通信一般)
- DSP2003-169 MIMO Blind Equalization Based on Independent Space Constraint
- 高速ソフトウェアMPEG-2エンコーダを用いたビデオアプリケーション(ソフトコンピューティング及び一般)
- A-4-11 可変形状探索(VSS)法による動き探索の高速化(A-4. ディジタル信号処理)
- A-4-2 2 マクロブロック一括探索による動き探索の高速化
- J-75 多段動き探索における探索精度と画質の評価(符号化2-1,J.グラフィクス・画像)
- A-4-54 ソフトウェア MPEG-2 ビデオデコーダのPentium 4 プロセッサへの最適化
- A-4-14 低電力 DSP コア SPXK5 を用いた AV CODEC 評価システム
- A-4-7 従来DSPからVLIW型DSPへのソースコード変換
- A-4-43 低消費電力4並列VLIW型DSPコアアーキテクチャ
- A-4-40 ビタビ専用命令を備えた汎用DSPによる高速ビダビ復号
- B-5-26 低CNR環境下におけるバイナリサーチを用いた周波数オフセット推定
- AFC機能をもつW-CDMAパスサーチ方式の特性
- A-4-7 アキュムレータ分割独立使用型丸め付き積和命令のFFTにおける効果
- A-3-3 16bit固定小数点DSPのデータパス幅拡張を活かす丸め付き積和命令に関する検討
- A Complete Blind MIMO Equalizer for Wireless Communication System (移動通信ワークショップ)
- A Complete Blind MIMO Equalizer for Wireless Communication System (移動通信ワークショップ)
- A Complete Blind MIMO Equalizer for Wireless Communication System (移動通信ワークショップ)
- A Complete Blind MIMO Equalizer for Wireless Communication System
- A Complete Blind MIMO Equalizer for Wireless Communication System
- A Complete Blind MIMO Equalizer for Wireless Communication System
- A Complete Blind MIMO Equalizer for Wireless Communication System
- A Complete Blind MIMO Equalizer for Wireless Communication System
- MIMO Blind Equalization Based on Independent Space Constraint(衛星を用いる移動体通信,無線通信一般)
- F-29 16bit DSP用低演算量MPEG-2/4 AACステレオエンコーダの開発(音声・音声言語情報処理,F.音声・音楽)
- D-14-5 MPEG-1 Audio Layer IIIビットレート変換ソフトウェアの開発
- D-14-28 MPEG-2 AAC・MPEG-1 Audio Layer IIIエンコーダのSSE命令による高速化
- マルチメディア拡張命令を用いた2次元IDCTの実現
- 正負対称丸め積和演算器
- 低電力 RISC によるソフトウェア MPEG-1 Video デコーダ
- マルチメディアPC用AC-3ソフトウェアデコーダの開発
- パーソナルコンピュータ用AC-3ソフトウェアデコーダの開発
- マルチメディアPC用 MPEG-1 Audio ソフトウェアデコーダの開発
- パーソナルコンピュータ用ソフトウエアMPEG-2デコーダの開発
- D-14-16 MPEG-2 AAC 5.1chデコーダのマルチメディアRISCプロセッサV830による実現
- パーソナルコンピュータ用MPEG-2 AACソフトウェアデコーダの開発
- A-7-12 SIMD 型 AES 暗号命令とその効率的な実装法
- 4MAC搭載の高性能DSPアーキテクチャの検討
- 4MAC搭載の高性能DSPアーキテクチャの検討
- 4MAC搭載の高性能DSPアーキテクチャの検討
- A-4-45 低消費電力VLIW DSPによるソフトウェアMPEG-4ビデオ・コーデック実装
- A-4-44 低消費電力4並列VLIW型DSPコアの基本信号処理性能
- A-3-21 DSP向け高速モジュロアドレス生成回路
- DSPと汎用プロセッサの最近の動向
- シグナルプロセッサ・アレイにおけるネットワークの初期化手法
- A-4-27 コードサイズを削減するDSPのループ処理機構
- ソフトウェアMPEG-2デコーダにおける並列逆量子化の一検討
- ソフトウェアMPEG-2デコーダにおける可変長復号の高速化手法
- 汎用DSP(μPD77016)を用いたビデオコーデック
- B-17-2 CORSAEngineにおけるReOrdering Unit部制御情報生成方法(B-17.ソフトウェア無線,一般セッション)
- B-17-1 無線信号処理向けア***ロセッサにおけるデータ列変換の高効率化(B-17.ソフトウェア無線,一般セッション)
- A-4-48 マクロブロック・レベルの並列性を利用するMPEG-2ビデオ・デコーダ
- 低電力マルチメディア RISC の命令キャッシュミス低減化の検討
- プログラマブルDSFのためのプロファイラの検討
- マルチメディアRISCプロセッサV830のビタビアルゴリズムへの応用
- 16ビット固定小数点汎用DSPによるビタビ復号器の実現