低電力汎用DSPを用いたQVGA/CIF対応MPEG-4ビデオコーデック
スポンサーリンク
概要
- 論文の詳細を見る
低電力汎用16ビット固定小数点DSP(μPD77210, 160MHz動作, 消費電力80mW)を用いたQVGA/CIFサイズ対応のMPEG-4ビデオコーデックを開発した。DSPミドルウェアの高速化のため、負荷の高い動きベクトル探索において、SSDAブロックマッチング計算法の計算打ち切り判定間隔を最適化するなどの、計算アルゴリズムの改良を行った。また、ソフトウェアDMAキューを用いて、外部メモリアクセスによるコーデック性能の低下を抑えた。その結果、DSP1個でQVGA, 15fpsまたはCIF, 12fpsのコーデック動作や、CIF, 15fpsのエンコード動作が可能となり、評価ボード上で動作を確認した。
- 社団法人電子情報通信学会の論文
- 2001-10-19
著者
-
宮崎 孝
日本電気株式会社
-
黒田 一朗
Necメディア情報研究所
-
黒田 一朗
Nec C&c メディア研究所
-
幡生 敦史
NECマルチメディア研究所
-
宮崎 孝
NECマルチメディア研究所
-
黒田 一朗
NECマルチメディア研究所
-
幡生 敦史
NECシステムIPコア研究所
-
幡生 敦史
日本電気株式会社
関連論文
- 低電力DSPを用いたH.264ビデオエンコーダ(画像信号処理及び一般)
- Priority Queue Based Task Manager for Single Chip Parallel DSP
- 携帯マルチメディア端末向け低電力並列DSP
- D-11-58 ソフトウェアH.264エンコーダのPC向け最適化(D-11.画像工学A)
- A-4-53 低電力汎用DSPを用いたMPEG-4ビデオコーデック
- 低電力汎用DSPを用いたQVGA/CIF対応MPEG-4ビデオコーデック
- D-11-57 動きベクトル変更による圧縮ビデオ再符号化法の伝搬誤差削減効果の評価
- 汎用プロセッサを用いたビデオコーデック(多次元信号処理とその応用・実現論文小特集)
- ソフトウエアビデオ信号処理
- A-4-44 単一DSPによるAVコーデック実現の検討
- D-11-37 動き適応高速動きベクトル探索を用いたリアルタイムソフトウェアビデオコーデック
- 動き適応探索順設定による動きベクトル検索の高速化
- A-4-26 SIMD型RISCプロセッサを用いたRadix-2 FFT
- D-11-21 領域別の探索順設定による動きベクトル検索の高速化
- SIMD型マルチメディア命令を用いた並列Radix-4FFT
- SIMD型マルチメディア命令を用いた並列Radix-4 FFT
- マルチメディアRISCプロセッサを用いたソフトウェア3次元CGレンダリング処理の検討
- マルチメディアプロセッサを用いたリアルタイムソフトウエアビデオエンコーダ
- 組込みマルチコアプロセッサ向けH.264ビデオデコーダの並列化(超高速モバイル通信時代のマルチメディアアプリケーション及び一般-((AVM)画像符号化,通信,ストリーム技術,及び一般/(MoMuC)パーソナルマルチメディア,モバイルP2P,モバイルコンテンツ))
- A-3-17 C言語設計によるMPEG-4ビデオコーデックLSIの開発(A-3. VLSI設計技術)
- 高速ソフトウェアMPEG-2エンコーダを用いたビデオアプリケーション(ソフトコンピューティング及び一般)
- A-4-11 可変形状探索(VSS)法による動き探索の高速化(A-4. ディジタル信号処理)
- A-4-2 2 マクロブロック一括探索による動き探索の高速化
- A-4-54 ソフトウェア MPEG-2 ビデオデコーダのPentium 4 プロセッサへの最適化
- A-4-14 低電力 DSP コア SPXK5 を用いた AV CODEC 評価システム
- A-4-7 従来DSPからVLIW型DSPへのソースコード変換
- A-4-43 低消費電力4並列VLIW型DSPコアアーキテクチャ
- AFC機能をもつW-CDMAパスサーチ方式の特性
- A-4-7 アキュムレータ分割独立使用型丸め付き積和命令のFFTにおける効果
- A-3-3 16bit固定小数点DSPのデータパス幅拡張を活かす丸め付き積和命令に関する検討
- 組込みマルチコアプロセッサ向けH.264ビデオデコーダの並列化(超高速モバイル通信時代のマルチメディアアプリケーション及び一般-((AVM)画像符号化,通信,ストリーム技術,及び一般/(MoMuC)パーソナルマルチメディア,モバイルP2P,モバイルコンテンツ))
- 画像フィルタ処理の高速化に向けたメディア拡張プロセッサ用SIMDコンパイラ(ARC-5:コンパイラ)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
- 128個の4ウェイVLIW型RISCコアを集積した車載向け動画認識LSI(VSLI一般(ISSCC'03関連特集))
- マルチメディア拡張命令を用いた2次元IDCTの実現
- 分割 ALU 命令を用いた IDCT における零係数を考慮した高速化
- 携帯マルチメディア端末向け低電力並列DSP
- 携帯マルチメディア端末向け低電力並列DSP
- 携帯マルチメディア端末向け低電力並列DSP
- マルチメディア配信 ソフトウェアMPEG-4 ASPビデオコーデックの開発 (リッチメディア・コンテンツ・マネジメント特集)
- 低電力汎用DSPを用いたQVGA/CIF対応MPEG-4ビデオコーデック
- 低電力汎用DSPを用いたQVGA/CIF対応MPEG-4ビデオコーデック
- 動き適応探索順設定による動きベクトル検索の高速化
- SIMD型マルチメディア命令を用いた並列Radix-4FFT
- マルチメディアPC用AC-3ソフトウェアデコーダの開発
- 低電力DSPを用いたH.263ビデオコーデックの高速算法
- 積和演算器を備えた汎用プロセッサによる高速動き検出
- 16ビット汎用DSPを用いたH.261ビデオコーデック
- ソフトウェアMPEG-4 ASPビデオコーデックの開発(画像符号化・通信・ストリーム技術および一般)
- ソフトウェアMPEG-4 ASPビデオコーデックの開発
- ソフトウェアMPEG-4 ASPビデオコーデックの開発
- ソフトウェアMPEG-4 ASPビデオコーデックの開発
- J-79 事前解析を利用したMPEG-2ビデオ符号化とその簡略化に向けた一検討(符号化2-2,J.グラフィクス・画像)
- 低消費電力DSPを用いたH.264ビデオデコーダの開発(プロセッサ,DSP,画像処理技術及び一般)
- 低消費電力DSPを用いたH.264ビデオデコーダの開発(プロセッサ,DSP,画像処理技術及び一般)
- 低消費電力DSPを用いたH.264ビデオデコーダの開発(プロセッサ,DSP,画像処理技術及び一般)
- 低消費電力DSPを用いたH.264ビデオデコーダの開発(プロセッサ,DSP,画像処理技術及び一般)
- マルチメディア・プロセッサを用いた動きベクトル探索
- RISCプロセッサの64bitマルチメディア拡張とMPEG-2 Videoデコーダ性能
- 分割ALU命令を用いたFIRフィルタ処理の高速化手法
- SIMD演算器へのノルム計算命令組み込み手法の検討
- 分割ALU命令を用いたブロック・マッチング演算方式
- 25aQL-6 Kronecker通信路に対する行列積分公式の適用に関する考察(情報統計力学,領域11,統計力学,物性基礎論,応用数学,力学,流体物理)
- D-14-16 MPEG-2 AAC 5.1chデコーダのマルチメディアRISCプロセッサV830による実現
- パーソナルコンピュータ用MPEG-2 AACソフトウェアデコーダの開発
- マルチメディア信号処理のプロセッサ実現の動向
- マルチメディア信号処理のプロセッサ実現の動向
- マルチメディア信号処理のプロセッサ実現の動向
- SIMD型並列積和命令をもつプロセッサにおける相関演算方式の一検討
- D-11-52 低遅延画像トランスコーダの高画質化
- 低電力DSPを用いたH.264ビデオエンコーダ(画像信号処理及び一般)
- RDRAMインターフェースを搭載したマルチメディアRISCプロセッサの開発
- RDRAMインターフェースを搭載したマルチメディアRISCプロセッサの開発
- RDRAMインターフェースを搭載したマルチメディアRISCプロセッサの開発
- D-11-37 H.264動画像符号化におけるIntra/Inter判定の演算量削減(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-34 組込みプロセッサ向けH.264ビデオデコーダ開発(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-14 ダイヤモンドサーチを用いた動き予測の演算量変動抑制(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-21 類似度補間による多段動き探索の検出精度向上(D-11. 画像工学A(画像基礎・符号化), 情報・システム2)
- D-11-55 低消費電力DSPを用いたH.264ビデオデコーダ(D-11.画像工学A)
- A-7-12 SIMD 型 AES 暗号命令とその効率的な実装法
- 4MAC搭載の高性能DSPアーキテクチャの検討
- A-4-45 低消費電力VLIW DSPによるソフトウェアMPEG-4ビデオ・コーデック実装
- A-4-44 低消費電力4並列VLIW型DSPコアの基本信号処理性能
- MPEGビデオデコーダにおけるIDCTミスマッチ蓄積への対策(画像,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- MPEGビデオデコーダにおけるIDCTミスマッチ蓄積への対策(画像,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- MPEGビデオデコーダにおけるIDCTミスマッチ蓄積への対策(画像,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- D-11-26 組込みマルチコアプロセッサ向けH.264ビデオデコーダの並列化(D-11.画像工学A(画像基礎・符号化),一般講演)
- A-4-27 コードサイズを削減するDSPのループ処理機構
- ソフトウェアMPEG-2デコーダにおける並列逆量子化の一検討
- 汎用DSP(μPD77016)を用いたビデオコーデック