大附 辰夫 | 早稲田大学基幹理工学研究科情報理工学専攻
スポンサーリンク
概要
関連著者
-
大附 辰夫
早稲田大学基幹理工学研究科情報理工学専攻
-
大附 辰夫
早稲田大学
-
柳澤 政生
早稲田大学基幹理工学研究科情報理工学専攻
-
柳澤 政生
早稲田大学
-
戸川 望
早稲田大学
-
大附 辰夫
北九州市立大学国際環境工学部情報メディア工学科早稲田大学理工学総合研究センター
-
坂田 雅雄
早稲田大学院基幹理工学研究科情報理工学専攻
-
戸川 望
北九州市立大学国際環境工学部情報メディア工学科
-
柳澤 政生
早稲田大学理工学研究科
-
奈良 竜太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
大附 辰夫
早稲田大学院基幹理工学研究科情報理工学専攻
-
奈良 竜太
早稲田大学基幹理工学部情報理工学科
-
奈良 竜太
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
宮岡 祐一郎
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
戸川 望
早稲田大学院基幹理工学研究科情報理工学専攻
-
宮岡 祐一郎
早稲田大学理工学部コンピュータ・ネットワーク工学科:(現)株式会社東芝
-
小原 俊逸
早稲田大学理工学研究科情報・ネットワーク専攻
-
小原 俊逸
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
大附 辰夫
早稲田大学理工学部
-
佐藤 政生
早稲田大学理工学部
-
内田 純平
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
大智 輝
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
清水 一範
早稲田大学大学院情報生産システム研究科
-
橘 昌良
高知工科大学工学部電子・光システム工学科
-
柳澤 政生
早稲田大
-
大附 辰夫
早稲田大学理工学部電子通信学科
-
大附 辰夫
早稲田大学理工学部電子・情報通信学科
-
史 又華
早稲田大学大学院基幹理工学研究科
-
史 又華
早稲田大学基幹理工学部電子・光システム学科
-
橘 昌良
高知工科大学
-
史 又華
早稲田大学
-
遠藤 哲弥
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
外村 元伸
大日本印刷株式会社電子モジュール開発センター
-
小林 優太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
大高 宏介
早稲田大学大学院 理工学研究科 情報・ネットワーク専攻
-
外村 元伸
大日本印刷株式会社
-
荒幡 明
早稲田大学大学院基幹理工学研究科情報学専攻
-
後藤 敏
早稲田大学
-
池永 剛
早稲田大学
-
児島 伴幸
早稲田大学院基幹理工学研究科情報理工学専攻
-
太刀掛 宏一
早稲田大学理工学部電子・情報通信学科
-
田中 真
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
佐藤 亘
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
渡辺 隆行
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
吉田 陽信
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
山崎 大輔
早稲田大学大学院情報生産システム研究科
-
山崎 大輔
早稲田大学大学院基幹理工学研究科情報理工学専攻 現在 ソニー株式会社
-
川崎 隆志
早稲田大学理工学部電子・情報通信学科
-
川崎 隆志
早稲田大学大学院理工学研究科電子・情報通信学専攻
-
麻生 雄一
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
川畑 伸幸
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
佐藤 亘
早稲田大学大学院基幹理工学研究科
-
山崎 大輔
早稲田大学大学院 情報生産システム研究科
-
山崎 大輔
早稲田大学
-
佐藤 亘
早稲田大学
-
佐藤 真琴
株式会社日立製作所 システム開発研究所
-
長谷川 雄一
早稲田大学理工学部
-
佐藤 真琴
日立製作所システム開発研究所
-
田村 亮
兵庫県立こども病院小児外科
-
田村 亮
早稲田大学大学院基幹理工学研究科
-
名村 健
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
中村 洋
早稲田大学理工学部電子・情報通信学科
-
谷村 和幸
早稲田大学大学院基幹理工学研究科
-
柳沢 政生
早稲田大学大学院基幹理工学研究科
-
石本 剛
早稲田大学理工学部電子・情報通信学科
-
香西 伸治
早稲田大学理工学部電子・情報通信学科
-
高橋 豊和
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
本多 聖人
早稲田大学大学院 理工学研究科 情報・ネットワーク専攻
-
橋本 識弘
早稲田大学大学院基幹理工学研究科
-
荒井 亨
早稲田大学 理工学部 コンピュータ・ネットワーク工学科
-
久保田 和人
早稲田大学理工学部
-
久保田 和人
早稲田大学理工学部電子通信学科
-
跡部 浩士
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
佐藤 真琴
日立製作所 システム開発研究所
-
加藤 久晴
早稲田大学理工学部電子・情報通信学科
-
柴田 修一
早稲田大学理工学部
-
塚本 洋平
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
羽切 崇
早稲田大学理工学部電子・情報通信学科
-
伊澤 義貴
早稲田大学理工学部電子・情報通信学科
-
梅田 達也
早稲田大学理工学部
-
日浦 敏宏
早稲田大学理工学研究科情報・ネットワーク専攻
-
佐藤 隆之
早稲田大学理工学部電子情報通信学科
-
中村 恵介
早稲田大学理工学部
-
粟島 亨
早稲田大学理工学部電子通信学科
-
小島 洋平
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
渡辺 信太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
横田 雅之
早稲田大学理工学術院基幹理工学研究科
-
柳生 健吾
早稲田大学理工学部電子情報通信学科
-
石井 哲雄
早稲田大学理工学部電子・情報通信学科
-
山本 隆之
早稲田大学 理工学部 コンピュータ・ネットワーク工学科
-
川田 容子
早稲田大学理工学部電子通信学科
-
長谷川 洋平
早稲田大学理工学部電子・情報通信学科
-
長谷川 洋平
早稲田大学 理工学部
-
橘 昌良
早稲田大学理工学部電子通信学科
-
今井 優太
早稲田大学大学院理工学研究科情報・ネットワーク専攻
-
多和田 雅師
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
桃枝 孝一郎
早稲田大学理工学部電子通信学科
-
中島 裕貴
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
本間 雅行
早稲田大学大学院基幹理工学研究科
-
大野 慎介
早稲田大学理工学部
-
前田 志門
早稲田大学理工学部
-
松下 章
早稲田大学理工学部
-
細田 宗一郎
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
小田 雄一
早稲田大学大学院理工学研究科電子・情報通信学専攻
-
濱 未希子
早稲田大学理工学部電子・情報通信学科
-
山田 泰弘
早稲田大学理工学部電子・情報通信学科
-
鈴木 敬
(株)日立製作所中央研究所
-
Yagyu K.
Wireless Laboratories Ntt Docomo Inc.
-
元橋 雅人
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
今井 優太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
多和田 雅師
早稲田大学大学院
-
佐々木 整
拓殖大学工学部
-
楊 夏
早稲田大学大学院理工学研究科
-
新谷 悟
アナログ デバイセズ
-
矢野 和男
日立
-
山岸 敬弘
早稲田大学基幹理工学研究科情報理工学専攻
-
猪木 孝悦
早稲田大学 理工学部
-
田中 秀彦
早稲田大学 理工学部
-
矢野 和男
(株)日立製作所中央研究所
-
矢野 和男
日立中央研究所
-
矢野 和男
早大理工
-
矢野 和男
日立中研
-
長島 諒侑
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
原 智昭
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
齊藤 啓太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
脇田 慎吾
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
佐藤 隆之
早稲田大学
-
鈴木 敬
(株)日立製作所中央研究所センサネット戦略プロジェクト
-
竹谷 誠
拓殖大学工学部
-
矢野 和男
日立製作所中央研究所
-
田淵 英孝
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
二宮 直也
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
田中 博
早稲田大学
-
余田 貴幸
株式会社 日立製作所
-
大賀 忠
松下通信工業(株)パーソナルコミュニケーション(事)
-
余田 貴幸
早稲田大学理工学部電子・情報通信学科
-
山根 和也
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
荒 宏視
(株)日立製作所 基礎研究所
-
大賀 忠
松下通信工業(株)電波事業部移動通信技術部
-
柳 政生
早稲田大学理工学部電子・情報通信学科
-
松本 和也
早稲田大学大学院教育学研究科
-
松本 和也
早稲田大学基幹理工学研究科情報理工学専攻
-
家長 真行
早稲田大学理工学部電子・情報通信学科
-
石川 拓也
早稲田大学理工学部電子通信学科
-
荒 宏視
日立製作所基礎研究所
-
佐藤 信夫
日立製作所基礎研究所
-
橋本 織弘
早稲田大学大学院基幹理工学研究科
-
矢野 和男
日立製作所基礎研究所
-
矢野 和男
株式会社日立製作所中央研究所システムlsi研究部
-
宮崎 英敏
早稲田大学
-
松本 英幸
早稲田大学理工学部
-
栗原 輝
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
茨木 栄武
アナログ デバイセズ
-
金子 一哉
早稲田大学理工学部電子通信学科(日本電気株式会社)
-
山元 渉
早稲田大学理工学部電子通信学科
-
鈴木 敬
早稲田大学理工学部電子通信学科
-
中島 聡
NTT武蔵野電気通信研究所基幹交換技術部
-
荒 宏視
日立製作所基礎研究所:早稲田大学
-
木村 功
早稲田大学理工学部
-
桑原 泰雄
早稲田大学理工学部
-
佐藤 隆之
NTTドコモ社
-
西部 隆
早稲田大学理工学部
-
礒道 康弘
早稲田大学理工学部
-
田中 秀樹
早稲田大学理工学部
-
佐藤 政生
拓殖大学工学部情報工学科
-
坂中 二郎
早稲田大学理工学部電子通信学科
-
鳥居 司郎
日本電信電話公社
-
田中 秀彦
早稲田大学理工学部
-
石川 裕一朗
早稲田大学大学院理工学研究科電子・情報通信学専攻
-
廣瀬 文昭
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
佐藤 信夫
日立製作所 中央研究所
-
田中 博
早稲田大学理工学部
-
二宮 直也
早稲田大学大学院基幹理工学研究科情報理工学専攻:(現)(株)本田技術研究所
-
山本 隆之
早稲田大学理工学部電子情報通信学科
-
石川 裕一朗
早稲田大学理工学部電子・情報通信学科
-
宮岡 祐一郎
早稲田大学理工学部電子・情報通信学科
-
荒 宏視
日立製作所中央研究所
著作論文
- 歩行者の現在地認識に基づく道路標識とランドマークを用いた位置特定システムの改良とシミュレーション評価(ITS画像処理,映像メディア,視覚および一般)
- ビットレベル処理を考慮したセレクタ帰着型重み付き加算器(システムレベル設計,システム設計及び一般)
- 命令メモリビット幅削減に基づく低エネルギーASIP合成手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- セレクタ論理を用いた高速な差積演算器の設計とバタフライ演算への応用
- フロアプランを考慮した高位合成のための高速なモジュール配置手法(高位合成,FPGA応用及び一般)
- 制御処理ハードウェア高位合成のためのコントロールデータフローグラフ変形手法
- 屋内環境におけるユーザの経路嗜好調査とこれに基づく経路探索手法(ITSポジショニングシステム,一般)
- H.264/AVC符号化向けDSPにおける動き予測演算器の設計(信号処理,LSI,及び一般)
- 進路方向によって異なる混雑度を考慮した旅行時間算出手法(交通における計測・一般)
- 車車間・路車間通を用いた車線別の渋滞情報の検出手法(交通における計測・一般)
- 車車間・路車間通を用いた車線別の渋滞情報の検出手法
- スケッチレイアウトシステムにおける配線可能性検証手法
- 柔軟性の高いレイアウトシステムのためのデータ表現方式
- スケッチレイアウト最適化手法 : スペーシングと引き剥し再配線
- ディジタルメディア向け動的再構成型プロセッサFE-GAへのDFGマッピングとその自動化手法(動的再構成システム,物理設計及び一般)
- IEEE802.11nに対応した高効率列処理演算器による高スループットイレギュラーLDPC復号器の実装と評価(動的再構成システム,物理設計及び一般)
- 連携処理を考慮したネットワークプロセッサへの処理割り当て手法(ネットワークオンチップ,システムオンシリコンを支える設計技術)
- Odd-Even Turn Modelを対象としたNoCの負荷分散による遅延時間削減手法(ネットワークオンチップ,システムオンシリコンを支える設計技術)
- アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法(高位合成,FPGA応用及び一般)
- 組み込みシステム向けMPSoCのためのマルチレイヤ構造をとるバスアーキテクチャ最適化手法(システムレベル設計,FPGA応用及び一般)
- 命令メモリアクセス数削減に基づく低エネルギーASIP合成手法(システムレベル設計,FPGA応用及び一般)
- FPGAを用いた動的再構成可能システムと暗号化アルゴリズムへの応用
- 楕円曲線暗号に適したGF(2^m)上のSIMD型MSD乗算器の設計(システム設計及び一般)
- 楕円曲線暗号に適したGF(2^m)上のSIMD型MSD乗算器の設計(算術演算回路,システム設計及び一般)
- ビットレベル式変形によるセレクタ帰着型バタフライ演算器の設計と評価(高位合成及び演算器設計,物理設計及び一般)
- セレクタ論理を用いたバタフライ演算器の設計(合成及び演算器最適化,システム設計及び一般)
- セレクタ論理を用いたバタフライ演算器の設計(システム設計及び一般)
- 歩行者の現在地認識に基づく道路標識とランドマークを用いた位置特定システムの改良とシミュレーション評価
- GF(2^n)及びGF(P)におけるスケーラブル双基数ユニファイド型モンゴメリ乗算器(信号処理,LSI,及び一般)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 楕円曲線暗号向けGF(2^m)上の Digit-Serial 乗算器の設計
- ワードベースモンゴメリ乗算器を搭載した高速楕円曲線暗号 LSI(論理設計-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
- ワードベースモンゴメリ乗算器を搭載した高速楕円曲線暗号LSI
- 歩行者の現在地認識に基づく道路標識とランドマークを用いた位置特定システムの改良とシミュレーション評価(ITS画像処理,映像メディア,視覚及び一般)
- 組み込みアプリケーションを対象とした2階層ユニファイドキャッシュのシミュレーション手法(システム設計,デザインガイア2009-VLSI設計の新しい大地-)
- アプリケーションプロセッサのカーネル記述自動生成手法(プロセッサ向け最適化と開発環境)
- アプリケーションプロセッサのカーネル記述自動生成手法(プロセッサ向け最適化と開発環境,FPGA応用及び一般)
- 動的フローに適応したネットワークプロセッサの改良とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 歩行者向けデフォルメ地図生成ハードウェアエンジンの設計(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 認知科学を応用した微小画面向け略地図生成手法とその統計的評価(高度交通システム(ITS))
- 進路方向によって異なる混雑度を考慮した旅行時間算出手法(交通における計測・一般)
- 車車間・路車間通を用いた車線別の渋滞情報の検出手法(交通における計測・一般)
- 道路標識とランドマークを用いた歩行者位置特定システムと実地調査による評価
- 2階層キャッシュメモリにおけるシミュレーションベースのバス幅最適化手法(システム設計,デザインガイア2009-VLSI設計の新しい大地-)
- 組み込みシステム向けMPSoCのためのマルチレイヤ構造をとるバスアーキテクチャ最適化手法(システムレベル設計,FPGA応用及び一般)
- 命令メモリアクセス数削減に基づく低エネルギーASIP合成手法(システムレベル設計,FPGA応用及び一般)
- フロアプランを考慮した高位合成のための高速なモジュール配置手法(高位合成,FPGA応用及び一般)
- フロアプランを考慮した高位合成のための高速なモジュール配置手法(高位合成,FPGA応用及び一般)
- フロアプランを考慮した高位合成のための高速なモジュール配置手法(高位合成,FPGA応用及び一般)
- 制御処理ハードウェアの高位合成システムのための面積/時間最適化アルゴリズム
- 命令メモリビット幅削減に基づく低エネルギーASIP合成手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 早稲田大学理工学部電子・情報通信学科大附辰夫研究室(研究室訪問)
- 一般化レジスタ分散アーキテクチャを対象とした高位合成手法とその評価(システム設計とその最適化I,システム設計及び一般)
- 常時着用型センサ"ビジネス顕微鏡"による組織変革(システムオンシリコンを支える設計技術)
- 歩行者の現在地認識に基づく道路標識とランドマークを用いた位置特定システムの改良とシミュレーション評価(ITS画像処理,映像メディア,視覚及び一般)
- 部分マッチングを考慮しMISO構造に対応した専用演算器合成手法(演算器最適化設計,FPGA応用及び一般)
- 部分マッチングを考慮しMISO構造に対応した専用演算器合成手法(演算器最適化設計,FPGA応用及び一般)
- 部分マッチングを考慮しMISO構造に対応した専用演算器合成手法(演算器最適化設計,FPGA応用及び一般)
- 2階層キャッシュメモリにおけるシミュレーションべースのバス幅最適化手法(システム設計,デザインガイア2009-VLSI設計の新しい大地)
- 組み込みアプリケーションを対象とした2階層ユニファイドキャッシュのシミュレーション手法(システム設計,デザインガイア2009-VLSI設計の新しい大地)
- セレクタ論理を用いた高速な差積演算器の設計とバタフライ演算への応用
- 設計ナビゲーション機構を有するシステムLSI設計のためのHW/SW分割システム(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 設計ナビゲーション機構を有するシステムLSI設計のためのHW/SW分割システム(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 分岐距離による再送手法選択式マルチキャスト(CQセッション3)(モバイルビデオ,QoS制御,サービス品質,一般)
- 分岐距離による再送手法選択式マルチキャスト(CQセッション3)(モバイルビデオ,QoS制御,サービス品質,一般)
- 節点がレベル付けされたグラフの最小枝交差描画問題に関する一考察
- BDDを用いたマンハッタン配線問題の解法
- SIMD型プロセッサコアの面積/遅延見積り
- HW/SW協調合成におけるアプリケーションプロセッサの面積/遅延見積もり手法(信号処理,LSI,及び一般)
- HW/SW協調合成におけるアプリケーションプロセッサの面積/遅延見積もり手法(信号処理,LSI,及び一般)
- HW/SW協調合成におけるアプリケーションプロセッサの面積/遅延見積もり手法(信号処理,LSI,及び一般)
- FPGAを用いた動的再構成可能システムとその応用
- FPGAを用いた動的再構成可能システムとその応用
- レジスタ分散型アーキテクチャを対象とするフロアプランとタイミング制約を考慮した高位合成手法(動作合成, システムLSIの設計技術と設計自動化)
- レジスタ分散型アーキテクチャを対象とするフロアプランを考慮した高位合成手法(論理合成+高位合成)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- レジスタ分散型アーキテクチャを対象とするフロアプランを考慮した高位合成手法(論理合成+高位合成)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- レジスタ分散型アーキテクチャを対象とするフロアプランを考慮した高位合成手法(論理合成+高位合成)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- レジスタ分散型アーキテクチャを対象とするフロアプランを考慮した高位合成手法(論理合成+高位合成)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 歩行者ナビゲーションにおける携帯電話カメラ機能とランドマークを利用した位置補正手法(交通における計測・一般)
- 歩行者ナビゲーションにおける携帯電話カメラ機能とランドマークを利用した位置補正手法
- 歩行者ナビゲーションにおける携帯電話カメラ機能とランドマークを利用した位置補正手法(交通における計測・一般)
- ロジック入力用レベルシフトコンパレータ設計考察
- FPGA を対象とした階層的概略詳細配線手法
- ジョグ挿入を伴ったチップコンパクション手法
- 並列ルーティングプロセッサの試作研究
- 列処理演算法に着目したマルチレート対応イレギュラーLDPC符号復号器(符号化と演算,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- FIFOをキャッシュ置換ポリシとする正確なキャッシュ構成シミュレーションの高速化(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- FIFOをキャッシュ置換ポリシとする正確なキャッシュ構成シミュレーションの高速化(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法(高位合成,FPGA応用及び一般)
- アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法(高位合成,FPGA応用及び一般)
- アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法(高位合成,FPGA応用及び一般)
- ルータの負荷分散と制御パケット数削減を目的としたエニーキャスト経路選択手法(フォトニックネットワークシステム,光ルーティング,ブロードバンドアプリケーション,一般)
- エニーキャストにおけるルータの負荷に基づく経路選択手法((フォトニック)IPネットワーク技術,(光)ノード技術,WDM技術,信号処理技術,一般)
- 制御処理ハードウェアの高位合成システムにおける面積/遅延見積もり手法
- 命令メモリアクセス数削減に基づく低エネルギーASIP合成手法(システムレベル設計,FPGA応用及び一般)
- 命令メモリアクセス数削減に基づく低エネルギーASIP合成手法(システムレベル設計,FPGA応用及び一般)
- 屋内用歩行者ナビゲーションにおける歩行者の嗜好を反映させる経路探索手法
- 屋内用歩行者ナビゲーションにおける歩行者の嗜好を反映させる経路探索手法(交通における計測・一般)
- 屋内用歩行者ナビゲーションにおける歩行者の嗜好を反映させる経路探索手法(交通における計測・一般)
- 組み込みシステム向けMPSoCのためのマルチレイヤ構造をとるバスアーキテクチャ最適化手法(システムレベル設計,FPGA応用及び一般)
- 組み込みシステム向けMPSoCのためのマルチレイヤ構造をとるバスアーキテクチャ最適化手法(システムレベル設計,FPGA応用及び一般)
- A-3-6 RSA暗号に対するスキャンベース攻撃の評価実験(A-3.VLSI設計技術,一般セッション)
- SIMD型プロセッサコアの自動合成のためのパイプライン演算ユニット生成手法(アーキテクチャ生成,システムLSI設計とその技術)
- 動的フローに適応したネットワークプロセッサ設計とその評価(論理設計-3, システムオンシリコン設計技術並びにこれを活用した VLSI)
- 面積制約を考慮したマルチスレッドプロセッサの合成手法(高位設計-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
- 動的フローに適応したネットワークプロセッサ設計とその評価(論理設計-3, システムオンシリコン設計技術並びにこれを活用した VLSI)
- 面積制約を考慮したマルチスレッドプロセッサの合成手法(高位設計-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
- 面積制約を考慮したマルチスレッドプロセッサの合成手法
- 面積制約を考慮したマルチスレッドプロセッサの合成手法
- ワードベースモンゴメリ乗算器を搭載した高速楕円曲線暗号 LSI(論理設計-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
- ワードベースモンゴメリ乗算器を搭載した高速楕円曲線暗号LSI
- FPGAを用いた動的再構成可能システムと暗号化アルゴリズムへの応用
- 進路方向によって異なる混雑度を考慮した旅行時間算出手法
- 道路ネットワーク分割に基づく高速エリア略地図生成手法(ITSポジショニングシステム,一般)
- ディジタル信号処理向けプロセッサの自動合成システムにおける並列化コンパイラ
- ディジタル信号処理向けプロセッサの自動合成システムにおける並列化コンパイラ
- 入力パタン並列故障シミュレーションの高速化手法
- 入力パタン並列故障シミュレーションの高速化手法
- Packed SIMD型命令を持つプロセッサ合成システムのためのリターゲッタブルコンパイラ(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Packed SIMD型命令を持つプロセッサ合成システムのためのリターゲッタブルコンパイラ(システムオンシリコン設計技術並びにこれを活用したVLSI)
- MPEG-4コアプロファイル符号化に対応した専用演算器を持つDSP
- MPEG-4コアプロファイル符号化に対応した専用演算器を持つDSP
- MPEG-4コアプロファイル符号化に対応した専用演算器を持つDSP(FPGAとその応用及び一般)
- 無線センサネットワークにおけるエネルギー消費削減のためのクラスタリング手法
- 発見的算法と分枝限定法を用いた計算時間予測に基づくリソースバインディング手法
- 発見的算法と分枝限定法を用いた計算時間予測に基づくリソースバインディング手法
- 発見的算法と分枝限定法を用いた計算時間予測に基づくソースバインディング手法
- 連想プロセッサ・システムの構成とアプリケーション実装
- 連想プロセッサを用いた多層化改良線分展開法
- レジスタ分散型アーキテクチャを対象としたフロアプラン指向高位合成のためのマルチプレクサ削減手法(高位合成,デザインガイア2008-VLSI設計の新しい大地)
- レジスタ分散型アーキテクチャを対象としたフロアプラン指向高位合成のためのマルチプレクサ削減手法(高位合成,デザインガイア2008-VLSI設計の新しい大地)
- レジスタ分散型アーキテクチャを対象としたフロアプラン指向高位合成のためのマルチプレクサ削減手法(高位合成,デザインガイア2008-VLSI設計の新しい大地-)
- レジスタ分散型アーキテクチャを対象とした高位合成のためのマルチプレクサ削減手法(ICCAD報告と動作合成)
- レジスタ分散型アーキテクチャを対象とした高位合成のためのマルチプレクサ削減手法(ICCAD報告と動作合成,FPGA応用及び一般)
- レジスタ分散型アーキテクチャを対象とした高位合成のためのマルチプレクサ削減手法(ICCAD報告と動作合成,FPGA応用及び一般)
- レジスタ分散型アーキテクチャを対象とした高位合成のためのマルチプレクサ削減手法(ICCAD報告と動作合成,FPGA応用及び一般)
- ディジタルメディア向け動的再構成型プロセッサFE-GAへのFFTマッピングとその自動化手法(動的再構成プロセッサ設計,物理設計及び一般)
- 再構成型プロセッサFE-GAへのデータフローグラフマッピング手法(動的再構成プロセッサ設計,物理設計及び一般)
- 線分展開法を拡張した多層グリッドレス配線手法
- ストリーミングを主目的としたアクセスネットワークでの最大許容遅延を考慮した制御方式
- モバイル環境における一対多通信 : シミュレーションによるFTPとSRMの比較
- SIMD型プロセッサコア向けHW/SW分割におけるSIMD型演算最適化手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- SIMD型プロセッサコア向けHW/SW分割におけるSIMD型演算最適化手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Packed SIMD型命令セットを持った画像処理プロセッサのためのハードウェア/ソフトウェア分割手法
- Packed SIMD型命令セットを持った画像処理プロセッサのためのハードウェア/ソフトウェア分割手法
- Packed SIMD型命令セットを持った画像処理プロセッサのためのハードウェア/ソフトウェア分割手法
- パラメータ付けされた動的再構成可能システムとその応用
- パラメータ付けされた動的再構成可能システムとその応用
- パラメータ付けされた動的再構成可能システムとその応用
- 携帯機器向けMPEG-A Photo Playerのメタデータ生成システムのハードウェア化に関する一考察(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 携帯機器向けMPEG-A Photo Playerのメタデータ生成システムのハードウェア化に関する一考察(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)
- モバイルユーザの目的地への方向性を考慮した楕円領域検索手法
- モバイルユーザの目的地への方向性を考慮した楕円領域検索手法(ITS情報処理,一般)
- 新技術による情報通信の更なる発展
- アナログモジュールを対象としたレイアウトシステムの構築
- 連想メモリを用いた高並列故障シミュレーション手法
- CAM搭載ハードウェアエンジンとアプリケーション実装環境
- 2系統電源の平面配線手法
- 改良線分探索法の連想プロセッサを用いた一実装手法
- タイル平面に基づく最小曲がり径路探索アルゴリズム
- VLSIパタン設計における多角形領域の分割アルゴリズム
- 3. レイアウト設計におけるCAD 3.3 配線処理手法 (論理装置CADの最近の動向)
- 複合長方形領域の最小分割
- 最近のグラフ理論とその応用(4)
- 動作記述からのデータフローグラフ生成手法
- 動作記述からのデータフローグラフ生成手法
- エニーキャストにおけるサーバ処理時間を考慮した経路選択手法
- HW/SW分割システムにおける仮想IP類推手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 面積制約を考慮したCAMプロセッサ最適化手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- インターリーブを考慮したReconfigurable Adaptive FEC(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 歩行者を対象とした地図データ配信システムにおける専用プロセッサの設計と評価
- 歩行者を対象とした地図データ配信システムにおける専用プロセッサの設計と評価
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 動的再構成可能なマルチレート対応LDPC符号復号器の実装(リコンフィギャラブルシステム応用I,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- インターリーブを考慮したReconfigurable Adaptive FEC(システムオンシリコン設計技術並びにこれを活用したVLSI)
- H.264/AVC符号化向けDSPにおける動き予測演算器の設計(信号処理,LSI,及び一般)
- H.264/AVC符号化向けDSPにおける動き予測演算器の設計(信号処理,LSI,及び一般)
- クロスバスイッチを用いたS-Box切替によるAES暗号処理回路のパワーマスキング手法(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- クロスバスイッチを用いたS-Box切替によるAES暗号処理回路のパワーマスキング手法(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- クロスバスイッチを用いたS-Box切替によるAES暗号処理回路のパワーマスキング手法(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地-)
- GF(2^n)及びGF(P)におけるスケーラブル双基数ユニファイド型モンゴメリ乗算器(信号処理,LSI,及び一般)
- GF(2^n)及びGF(P)におけるスケーラブル双基数ユニファイド型モンゴメリ乗算器(信号処理,LSI,及び一般)
- 制御処理ハードウェア高位合成のためのコントロールデータフローグラフ変形手法
- HW/SW分割システムにおける仮想IP類推手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- SIMD型プロセッサコア最適化設計のための多重ループに対応したSIMD命令合成手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- SIMD型プロセッサコア最適化設計のための多重ループに対応したSIMD命令合成手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 歩行者向けデフォルメ地図生成のための並列処理ハードウェアエンジンの設計(演算器最適化,デザインガイア2008-VLSI設計の新しい大地)
- 周辺回路を含むAES-LSIへのスキャンベース攻撃(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 暗号回路における動的に構造変化するセキュアスキャンアーキテクチャ(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 歩行者向けデフォルメ地図生成のための並列処理ハードウェアエンジンの設計(演算器最適化,デザインガイア2008-VLSI設計の新しい大地)
- 周辺回路を含むAES-LSIへのスキャンベース攻撃(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 暗号回路における動的に構造変化するセキュアスキャンアーキテクチャ(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 歩行者向けデフォルメ地図生成のための並列処理ハードウェアエンジンの設計(演算器最適化,デザインガイア2008-VLSI設計の新しい大地-)
- 周辺回路を含むAES-LSIへのスキャンベース攻撃(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地-)
- 暗号回路における動的に構造変化するセキュアスキャンアーキテクチャ(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地-)
- AESにおける合成体SubBytes向けパワーマスキング乗算回路の設計(消費電力2,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 歩行者向けデフォルメ地図生成ハードウェアエンジンの設計(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 歩行者向けデフォルメ地図生成ハードウェアエンジンの設計(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)