戸川 望 | 早稲田大学
スポンサーリンク
概要
関連著者
-
戸川 望
早稲田大学
-
大附 辰夫
早稲田大学
-
柳澤 政生
早稲田大学基幹理工学研究科情報理工学専攻
-
大附 辰夫
早稲田大学基幹理工学研究科情報理工学専攻
-
柳澤 政生
早稲田大学
-
大附 辰夫
北九州市立大学国際環境工学部情報メディア工学科早稲田大学理工学総合研究センター
-
坂田 雅雄
早稲田大学院基幹理工学研究科情報理工学専攻
-
柳澤 政生
早稲田大学理工学研究科
-
小原 俊逸
早稲田大学理工学研究科情報・ネットワーク専攻
-
小原 俊逸
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
大附 辰夫
早稲田大学院基幹理工学研究科情報理工学専攻
-
戸川 望
早稲田大学院基幹理工学研究科情報理工学専攻
-
奈良 竜太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
奈良 竜太
早稲田大学基幹理工学部情報理工学科
-
奈良 竜太
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
大智 輝
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
柳澤 政生
早稲田大
-
清水 一範
早稲田大学大学院情報生産システム研究科
-
佐藤 政生
早稲田大学理工学部
-
橘 昌良
高知工科大学工学部電子・光システム工学科
-
史 又華
早稲田大学大学院基幹理工学研究科
-
史 又華
早稲田大学基幹理工学部電子・光システム学科
-
橘 昌良
高知工科大学
-
史 又華
早稲田大学
-
遠藤 哲弥
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
東條 信明
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
佐藤 真琴
株式会社日立製作所 システム開発研究所
-
後藤 敏
早稲田大学
-
池永 剛
早稲田大学
-
児島 伴幸
早稲田大学院基幹理工学研究科情報理工学専攻
-
佐藤 真琴
日立製作所システム開発研究所
-
外村 元伸
大日本印刷株式会社電子モジュール開発センター
-
小林 優太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
大高 宏介
早稲田大学大学院 理工学研究科 情報・ネットワーク専攻
-
外村 元伸
大日本印刷株式会社
-
宮岡 祐一郎
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
宮岡 祐一郎
早稲田大学理工学部コンピュータ・ネットワーク工学科:(現)株式会社東芝
-
荒幡 明
早稲田大学大学院基幹理工学研究科情報学専攻
-
川畑 伸幸
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
佐藤 真琴
日立製作所 システム開発研究所
-
内田 純平
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
本間 雅行
早稲田大学大学院基幹理工学研究科
-
今井 優太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
佐藤 亘
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
長島 諒侑
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
渡辺 隆行
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
吉田 陽信
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
日浦 敏宏
早稲田大学理工学研究科情報・ネットワーク専攻
-
山崎 大輔
早稲田大学大学院情報生産システム研究科
-
山崎 大輔
早稲田大学大学院基幹理工学研究科情報理工学専攻 現在 ソニー株式会社
-
佐藤 亘
早稲田大学大学院基幹理工学研究科
-
山崎 大輔
早稲田大学大学院 情報生産システム研究科
-
山崎 大輔
早稲田大学
-
佐藤 亘
早稲田大学
-
田村 亮
兵庫県立こども病院小児外科
-
田村 亮
早稲田大学大学院基幹理工学研究科
-
名村 健
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
中村 洋
早稲田大学理工学部電子・情報通信学科
-
谷村 和幸
早稲田大学大学院基幹理工学研究科
-
柳沢 政生
早稲田大学大学院基幹理工学研究科
-
香西 伸治
早稲田大学理工学部電子・情報通信学科
-
高橋 豊和
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
本多 聖人
早稲田大学大学院 理工学研究科 情報・ネットワーク専攻
-
橋本 識弘
早稲田大学大学院基幹理工学研究科
-
井上 大輔
早稲田大学理工学部電子・情報通信学科
-
荒井 亨
早稲田大学 理工学部 コンピュータ・ネットワーク工学科
-
大平 英貴
早稲田大学大学院 理工学研究科 情報・ネットワーク専攻
-
涌井 達彦
早稲田大学理工学部電子・情報通信学科
-
跡部 浩士
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
余傳 達彦
早稲田大学理工学部電子・情報通信学科
-
小林 和馬
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
加藤 久晴
早稲田大学理工学部電子・情報通信学科
-
塚本 洋平
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
羽切 崇
早稲田大学理工学部電子・情報通信学科
-
伊澤 義貴
早稲田大学理工学部電子・情報通信学科
-
梅田 達也
早稲田大学理工学部
-
小島 洋平
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
渡辺 信太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
横田 雅之
早稲田大学理工学術院基幹理工学研究科
-
山本 隆之
早稲田大学 理工学部 コンピュータ・ネットワーク工学科
-
川田 容子
早稲田大学理工学部電子通信学科
-
長谷川 洋平
早稲田大学理工学部電子・情報通信学科
-
長谷川 洋平
早稲田大学 理工学部
-
今井 優太
早稲田大学大学院理工学研究科情報・ネットワーク専攻
-
多和田 雅師
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
川崎 隆志
早稲田大学理工学部電子・情報通信学科
-
川崎 隆志
早稲田大学大学院理工学研究科電子・情報通信学専攻
-
中島 裕貴
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
中村 剛
早稲田大学理学部数学教室
-
濱 未希子
早稲田大学理工学部電子・情報通信学科
-
松浦 努
早稲田大学理工学部電子・情報通信学科
-
福山 誠一郎
早稲田大学理工学部電子・情報通信学科
-
中村 剛
早稲田大学理工学部電子・情報通信学科
-
吉澤 大
早稲田大学理工学部電子・情報通信学科
-
磯田 新平
早稲田大学理工学部電子・情報通信学科
-
小田 龍之介
早稲田大学理工学部電子・情報通信学科
-
大田 元則
早稲田大学大学院理工学研究科情報・ネットワーク専攻
-
元橋 雅人
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
片岡 義治
早稲田大学理工学部電子・情報通信学科
-
中村 剛
早稲田大学大学院基幹理工学研究科
-
多和田 雅師
早稲田大学大学院
-
佐々木 整
拓殖大学工学部
-
吉村 猛
早稲田大学
-
木村 晋二
早稲田大学
-
楊 夏
早稲田大学大学院理工学研究科
-
矢野 和男
日立
-
山岸 敬弘
早稲田大学基幹理工学研究科情報理工学専攻
-
矢野 和男
(株)日立製作所中央研究所
-
矢野 和男
日立中央研究所
-
矢野 和男
早大理工
-
矢野 和男
日立中研
-
戸川 望
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
原 智昭
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
齊藤 啓太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
脇田 慎吾
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
竹谷 誠
拓殖大学工学部
-
矢野 和男
日立製作所中央研究所
-
田淵 英孝
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
二宮 直也
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
余田 貴幸
株式会社 日立製作所
-
粟島 亨
早稲田大学理工学部電子通信学科
-
余田 貴幸
早稲田大学理工学部電子・情報通信学科
-
山根 和也
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
荒 宏視
(株)日立製作所 基礎研究所
-
松本 和也
早稲田大学大学院教育学研究科
-
松本 和也
早稲田大学基幹理工学研究科情報理工学専攻
-
家長 真行
早稲田大学理工学部電子・情報通信学科
-
蝶野 慶一
NEC共通基盤ソフトウェア研究所
-
荒 宏視
日立製作所基礎研究所
-
佐藤 信夫
日立製作所基礎研究所
-
橋本 織弘
早稲田大学大学院基幹理工学研究科
-
矢野 和男
日立製作所基礎研究所
-
平山 雅之
株式会社東芝
-
矢野 和男
株式会社日立製作所中央研究所システムlsi研究部
-
戸川 望
早稲田大学理工学部電子通信学科
-
松本 英幸
早稲田大学理工学部
-
栗原 輝
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
田中 真
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
金子 一哉
早稲田大学理工学部電子通信学科(日本電気株式会社)
-
荒 宏視
日立製作所基礎研究所:早稲田大学
-
平山 雅之
東芝|情報処理推進機構
-
仙田 裕三
Nec情報・メディアプロセッシング研究所
-
廣瀬 文昭
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
堀内 一央
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
大東 真崇
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
佐藤 信夫
日立製作所 中央研究所
-
徳満 健太
NEC情報・メディアプロッセッシング研究所
-
蝶野 慶一
NEC情報・メディアプロッセッシング研究所
-
矢崎 健太
NEC情報・メディアプロッセッシング研究所
-
仙田 裕三
Nec情報・メディアプロッセッシング研究所
-
鈴木 将貴
早稲田大学理工学部電子・情報通信学科
-
二宮 直也
早稲田大学大学院基幹理工学研究科情報理工学専攻:(現)(株)本田技術研究所
-
山本 隆之
早稲田大学理工学部電子情報通信学科
-
中嶋 雄一郎
早稲田大学理工学部電子・情報通信学科
-
田中 敦樹
株式会社NTTドコモネットワーク開発部
-
田中 敦樹
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
蝶野 慶一
NEC情報・メディアプロセッシング研究所
-
荒 宏視
日立製作所中央研究所
著作論文
- 歩行者の現在地認識に基づく道路標識とランドマークを用いた位置特定システムの改良とシミュレーション評価(ITS画像処理,映像メディア,視覚および一般)
- 1.メディア処理における超低消費電力SoC技術(未来を切り拓く最先端VLSIテクノロジー)
- ビットレベル処理を考慮したセレクタ帰着型重み付き加算器(システムレベル設計,システム設計及び一般)
- 命令メモリビット幅削減に基づく低エネルギーASIP合成手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- アドホックネットワークにおけるクラスタの接続性とクラスタヘッドの負荷分散を考慮したルーティング (アドホックネットワーク)
- セレクタ論理を用いた高速な差積演算器の設計とバタフライ演算への応用
- 組み込みシステムの2階層キャッシュとスクラッチパッドメモリのシミュレーション手法(システムレベル設計,デザインガイア2008-VLSI設計の新しい大地)
- 組み込みシステムの2階層キャッシュとスクラッチパッドメモリのシミュレーション手法(システムレベル設計,デザインガイア2008-VLSI設計の新しい大地-)
- アプリケーションプロセッサのL1データキャッシュ最適化手法(プロセッサ向け最適化と開発環境)
- フロアプランを考慮した高位合成のための高速なモジュール配置手法(高位合成,FPGA応用及び一般)
- 屋内環境におけるユーザの経路嗜好調査とこれに基づく経路探索手法(ITSポジショニングシステム,一般)
- H.264/AVC符号化向けDSPにおける動き予測演算器の設計(信号処理,LSI,及び一般)
- 複数のグループを持つ無線アドホックネットワークにおける衝突回避型マルチキャストプロトコル (アドホックネットワーク)
- 進路方向によって異なる混雑度を考慮した旅行時間算出手法(交通における計測・一般)
- 車車間・路車間通を用いた車線別の渋滞情報の検出手法(交通における計測・一般)
- 車車間・路車間通を用いた車線別の渋滞情報の検出手法
- ディジタルメディア向け動的再構成型プロセッサFE-GAへのDFGマッピングとその自動化手法(動的再構成システム,物理設計及び一般)
- IEEE802.11nに対応した高効率列処理演算器による高スループットイレギュラーLDPC復号器の実装と評価(動的再構成システム,物理設計及び一般)
- 連携処理を考慮したネットワークプロセッサへの処理割り当て手法(ネットワークオンチップ,システムオンシリコンを支える設計技術)
- Odd-Even Turn Modelを対象としたNoCの負荷分散による遅延時間削減手法(ネットワークオンチップ,システムオンシリコンを支える設計技術)
- アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法(高位合成,FPGA応用及び一般)
- 組み込みシステム向けMPSoCのためのマルチレイヤ構造をとるバスアーキテクチャ最適化手法(システムレベル設計,FPGA応用及び一般)
- 命令メモリアクセス数削減に基づく低エネルギーASIP合成手法(システムレベル設計,FPGA応用及び一般)
- FPGAを用いた動的再構成可能システムと暗号化アルゴリズムへの応用
- 楕円曲線暗号に適したGF(2^m)上のSIMD型MSD乗算器の設計(システム設計及び一般)
- 楕円曲線暗号に適したGF(2^m)上のSIMD型MSD乗算器の設計(算術演算回路,システム設計及び一般)
- ビットレベル式変形によるセレクタ帰着型バタフライ演算器の設計と評価(高位合成及び演算器設計,物理設計及び一般)
- セレクタ論理を用いたバタフライ演算器の設計(合成及び演算器最適化,システム設計及び一般)
- セレクタ論理を用いたバタフライ演算器の設計(システム設計及び一般)
- 歩行者の現在地認識に基づく道路標識とランドマークを用いた位置特定システムの改良とシミュレーション評価
- GF(2^n)及びGF(P)におけるスケーラブル双基数ユニファイド型モンゴメリ乗算器(信号処理,LSI,及び一般)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 楕円曲線暗号向けGF(2^m)上の Digit-Serial 乗算器の設計
- 歩行者の現在地認識に基づく道路標識とランドマークを用いた位置特定システムの改良とシミュレーション評価(ITS画像処理,映像メディア,視覚及び一般)
- 組み込みアプリケーションを対象とした2階層ユニファイドキャッシュのシミュレーション手法(システム設計,デザインガイア2009-VLSI設計の新しい大地-)
- アプリケーションプロセッサのカーネル記述自動生成手法(プロセッサ向け最適化と開発環境)
- アプリケーションプロセッサのカーネル記述自動生成手法(プロセッサ向け最適化と開発環境,FPGA応用及び一般)
- 動的フローに適応したネットワークプロセッサの改良とその評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 歩行者向けデフォルメ地図生成ハードウェアエンジンの設計(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 認知科学を応用した微小画面向け略地図生成手法とその統計的評価(高度交通システム(ITS))
- 進路方向によって異なる混雑度を考慮した旅行時間算出手法(交通における計測・一般)
- 車車間・路車間通を用いた車線別の渋滞情報の検出手法(交通における計測・一般)
- 道路標識とランドマークを用いた歩行者位置特定システムと実地調査による評価
- 2階層キャッシュメモリにおけるシミュレーションベースのバス幅最適化手法(システム設計,デザインガイア2009-VLSI設計の新しい大地-)
- 組み込みシステム向けMPSoCのためのマルチレイヤ構造をとるバスアーキテクチャ最適化手法(システムレベル設計,FPGA応用及び一般)
- 命令メモリアクセス数削減に基づく低エネルギーASIP合成手法(システムレベル設計,FPGA応用及び一般)
- フロアプランを考慮した高位合成のための高速なモジュール配置手法(高位合成,FPGA応用及び一般)
- フロアプランを考慮した高位合成のための高速なモジュール配置手法(高位合成,FPGA応用及び一般)
- フロアプランを考慮した高位合成のための高速なモジュール配置手法(高位合成,FPGA応用及び一般)
- 制御処理ハードウェアの高位合成システムのための面積/時間最適化アルゴリズム
- 命令メモリビット幅削減に基づく低エネルギーASIP合成手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 一般化レジスタ分散アーキテクチャを対象とした高位合成手法とその評価(システム設計とその最適化I,システム設計及び一般)
- 常時着用型センサ"ビジネス顕微鏡"による組織変革(システムオンシリコンを支える設計技術)
- 歩行者の現在地認識に基づく道路標識とランドマークを用いた位置特定システムの改良とシミュレーション評価(ITS画像処理,映像メディア,視覚及び一般)
- 部分マッチングを考慮しMISO構造に対応した専用演算器合成手法(演算器最適化設計,FPGA応用及び一般)
- 部分マッチングを考慮しMISO構造に対応した専用演算器合成手法(演算器最適化設計,FPGA応用及び一般)
- 部分マッチングを考慮しMISO構造に対応した専用演算器合成手法(演算器最適化設計,FPGA応用及び一般)
- 2階層キャッシュメモリにおけるシミュレーションべースのバス幅最適化手法(システム設計,デザインガイア2009-VLSI設計の新しい大地)
- 組み込みアプリケーションを対象とした2階層ユニファイドキャッシュのシミュレーション手法(システム設計,デザインガイア2009-VLSI設計の新しい大地)
- セレクタ論理を用いた高速な差積演算器の設計とバタフライ演算への応用
- 設計ナビゲーション機構を有するシステムLSI設計のためのHW/SW分割システム(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 設計ナビゲーション機構を有するシステムLSI設計のためのHW/SW分割システム(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 節点がレベル付けされたグラフの最小枝交差描画問題に関する一考察
- BDDを用いたマンハッタン配線問題の解法
- 組み込みシステムの2階層キャッシュとスクラッチパッドメモリのシミュレーション手法(システムレベル設計,デザインガイア2008-VLSI設計の新しい大地)
- SIMD型プロセッサコアの面積/遅延見積り
- HW/SW協調合成におけるアプリケーションプロセッサの面積/遅延見積もり手法(信号処理,LSI,及び一般)
- HW/SW協調合成におけるアプリケーションプロセッサの面積/遅延見積もり手法(信号処理,LSI,及び一般)
- HW/SW協調合成におけるアプリケーションプロセッサの面積/遅延見積もり手法(信号処理,LSI,及び一般)
- FPGAを用いた動的再構成可能システムとその応用
- FPGAを用いた動的再構成可能システムとその応用
- レジスタ分散型アーキテクチャを対象とするフロアプランとタイミング制約を考慮した高位合成手法(動作合成, システムLSIの設計技術と設計自動化)
- 歩行者ナビゲーションにおける携帯電話カメラ機能とランドマークを利用した位置補正手法(交通における計測・一般)
- 歩行者ナビゲーションにおける携帯電話カメラ機能とランドマークを利用した位置補正手法
- 歩行者ナビゲーションにおける携帯電話カメラ機能とランドマークを利用した位置補正手法(交通における計測・一般)
- FPGA を対象とした階層的概略詳細配線手法
- 列処理演算法に着目したマルチレート対応イレギュラーLDPC符号復号器(符号化と演算,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- FIFOをキャッシュ置換ポリシとする正確なキャッシュ構成シミュレーションの高速化(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- FIFOをキャッシュ置換ポリシとする正確なキャッシュ構成シミュレーションの高速化(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法(高位合成,FPGA応用及び一般)
- アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法(高位合成,FPGA応用及び一般)
- アプリケーションプロセッサのための高速かつ最適なパイプライン構成を持つSIMD演算ユニット合成手法(高位合成,FPGA応用及び一般)
- ルータの負荷分散と制御パケット数削減を目的としたエニーキャスト経路選択手法(フォトニックネットワークシステム,光ルーティング,ブロードバンドアプリケーション,一般)
- エニーキャストにおけるルータの負荷に基づく経路選択手法((フォトニック)IPネットワーク技術,(光)ノード技術,WDM技術,信号処理技術,一般)
- 制御処理ハードウェアの高位合成システムにおける面積/遅延見積もり手法
- 命令メモリアクセス数削減に基づく低エネルギーASIP合成手法(システムレベル設計,FPGA応用及び一般)
- 命令メモリアクセス数削減に基づく低エネルギーASIP合成手法(システムレベル設計,FPGA応用及び一般)
- 屋内用歩行者ナビゲーションにおける歩行者の嗜好を反映させる経路探索手法
- 屋内用歩行者ナビゲーションにおける歩行者の嗜好を反映させる経路探索手法(交通における計測・一般)
- 屋内用歩行者ナビゲーションにおける歩行者の嗜好を反映させる経路探索手法(交通における計測・一般)
- 特集「組込みシステム工学」の編集にあたって
- 5. FPGA 用のレイアウト手法 (<特集> FPGA : その現状、将来とインパクト)
- 組み込みシステム向けMPSoCのためのマルチレイヤ構造をとるバスアーキテクチャ最適化手法(システムレベル設計,FPGA応用及び一般)
- 組み込みシステム向けMPSoCのためのマルチレイヤ構造をとるバスアーキテクチャ最適化手法(システムレベル設計,FPGA応用及び一般)
- A-3-6 RSA暗号に対するスキャンベース攻撃の評価実験(A-3.VLSI設計技術,一般セッション)
- SIMD型プロセッサコアの自動合成のためのパイプライン演算ユニット生成手法(アーキテクチャ生成,システムLSI設計とその技術)
- FPGAを用いた動的再構成可能システムと暗号化アルゴリズムへの応用
- 進路方向によって異なる混雑度を考慮した旅行時間算出手法
- 道路ネットワーク分割に基づく高速エリア略地図生成手法(ITSポジショニングシステム,一般)
- ディジタル信号処理向けプロセッサの自動合成システムにおける並列化コンパイラ
- ディジタル信号処理向けプロセッサの自動合成システムにおける並列化コンパイラ
- Packed SIMD型命令を持つプロセッサ合成システムのためのリターゲッタブルコンパイラ(システムオンシリコン設計技術並びにこれを活用したVLSI)
- Packed SIMD型命令を持つプロセッサ合成システムのためのリターゲッタブルコンパイラ(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 無線センサネットワークにおけるエネルギー消費削減のためのクラスタリング手法
- 発見的算法と分枝限定法を用いた計算時間予測に基づくリソースバインディング手法
- 発見的算法と分枝限定法を用いた計算時間予測に基づくリソースバインディング手法
- 発見的算法と分枝限定法を用いた計算時間予測に基づくソースバインディング手法
- 歩行者ナビゲーションにおけるGPS誤差補正のための道路標識による現在位置測位手法(交通における計測・一般)
- 歩行者ナビゲーションにおけるGPS誤差補正のための道路標識による現在位置測位手法(交通における計測・一般)
- レジスタ分散型アーキテクチャを対象としたフロアプラン指向高位合成のためのマルチプレクサ削減手法(高位合成,デザインガイア2008-VLSI設計の新しい大地)
- レジスタ分散型アーキテクチャを対象としたフロアプラン指向高位合成のためのマルチプレクサ削減手法(高位合成,デザインガイア2008-VLSI設計の新しい大地)
- レジスタ分散型アーキテクチャを対象としたフロアプラン指向高位合成のためのマルチプレクサ削減手法(高位合成,デザインガイア2008-VLSI設計の新しい大地-)
- レジスタ分散型アーキテクチャを対象とした高位合成のためのマルチプレクサ削減手法(ICCAD報告と動作合成)
- レジスタ分散型アーキテクチャを対象とした高位合成のためのマルチプレクサ削減手法(ICCAD報告と動作合成,FPGA応用及び一般)
- レジスタ分散型アーキテクチャを対象とした高位合成のためのマルチプレクサ削減手法(ICCAD報告と動作合成,FPGA応用及び一般)
- レジスタ分散型アーキテクチャを対象とした高位合成のためのマルチプレクサ削減手法(ICCAD報告と動作合成,FPGA応用及び一般)
- Asia and South Pacific Design Automation Conference 2005(ASP-DAC 2005, アジア・南太平洋設計自動化会議2005)
- 分布定数回路の遅延感度解析に基づくクロック配線最適化手法
- ディジタルメディア向け動的再構成型プロセッサFE-GAへのFFTマッピングとその自動化手法(動的再構成プロセッサ設計,物理設計及び一般)
- 再構成型プロセッサFE-GAへのデータフローグラフマッピング手法(動的再構成プロセッサ設計,物理設計及び一般)
- パラメータ付けされた動的再構成可能システムとその応用
- パラメータ付けされた動的再構成可能システムとその応用
- パラメータ付けされた動的再構成可能システムとその応用
- 携帯機器向けMPEG-A Photo Playerのメタデータ生成システムのハードウェア化に関する一考察(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 携帯機器向けMPEG-A Photo Playerのメタデータ生成システムのハードウェア化に関する一考察(演算回路/専用回路,システムオンシリコン設計技術並びにこれを活用したVLSI)
- モバイルユーザの目的地への方向性を考慮した楕円領域検索手法
- モバイルユーザの目的地への方向性を考慮した楕円領域検索手法(ITS情報処理,一般)
- 動作記述からのデータフローグラフ生成手法
- 動作記述からのデータフローグラフ生成手法
- エニーキャストにおけるサーバ処理時間を考慮した経路選択手法
- 歩行者を対象とした地図データ配信システムにおける専用プロセッサの設計と評価
- 歩行者を対象とした地図データ配信システムにおける専用プロセッサの設計と評価
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 動的再構成可能なマルチレート対応LDPC符号復号器の実装(リコンフィギャラブルシステム応用I,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- H.264/AVC符号化向けDSPにおける動き予測演算器の設計(信号処理,LSI,及び一般)
- H.264/AVC符号化向けDSPにおける動き予測演算器の設計(信号処理,LSI,及び一般)
- MAPドメイン間移動のためのハンドオフ時間とパケットロスの削減手法((フォトニック)IPネットワーク技術,(光)ノード技術,WDM技術,信号処理技術,一般)
- アプリケーションプロセッサのL1データキャッシュ最適化手法(プロセッサ向け最適化と開発環境,FPGA応用及び一般)
- アプリケーションプロセッサのL1データキャッシュ最適化手法(プロセッサ向け最適化と開発環境,FPGA応用及び一般)
- アプリケーションプロセッサのL1データキャッシュ最適化手法(プロセッサ向け最適化と開発環境,FPGA応用及び一般)
- クロスバスイッチを用いたS-Box切替によるAES暗号処理回路のパワーマスキング手法(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- クロスバスイッチを用いたS-Box切替によるAES暗号処理回路のパワーマスキング手法(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- クロスバスイッチを用いたS-Box切替によるAES暗号処理回路のパワーマスキング手法(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地-)
- GF(2^n)及びGF(P)におけるスケーラブル双基数ユニファイド型モンゴメリ乗算器(信号処理,LSI,及び一般)
- GF(2^n)及びGF(P)におけるスケーラブル双基数ユニファイド型モンゴメリ乗算器(信号処理,LSI,及び一般)
- SIMD型プロセッサコア最適化設計のための多重ループに対応したSIMD命令合成手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- SIMD型プロセッサコア最適化設計のための多重ループに対応したSIMD命令合成手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 高効率列処理演算器によるマルチレート対応高スループットイレギュラーLDPC復号器の実装と評価(演算器最適化,デザインガイア2008-VLSI設計の新しい大地)
- 高効率列処理演算器によるマルチレート対応高スループットイレギュラーLDPC復号器の実装と評価(演算器最適化,デザインガイア2008-VLSI設計の新しい大地)
- 高効率列処理演算器によるマルチレート対応高スループットイレギュラーLDPC復号器の実装と評価(演算器最適化,デザインガイア2008-VLSI設計の新しい大地-)
- 歩行者向けデフォルメ地図生成のための並列処理ハードウェアエンジンの設計(演算器最適化,デザインガイア2008-VLSI設計の新しい大地)
- 周辺回路を含むAES-LSIへのスキャンベース攻撃(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 暗号回路における動的に構造変化するセキュアスキャンアーキテクチャ(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 歩行者向けデフォルメ地図生成のための並列処理ハードウェアエンジンの設計(演算器最適化,デザインガイア2008-VLSI設計の新しい大地)
- 周辺回路を含むAES-LSIへのスキャンベース攻撃(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 暗号回路における動的に構造変化するセキュアスキャンアーキテクチャ(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 歩行者向けデフォルメ地図生成のための並列処理ハードウェアエンジンの設計(演算器最適化,デザインガイア2008-VLSI設計の新しい大地-)
- 周辺回路を含むAES-LSIへのスキャンベース攻撃(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地-)
- 暗号回路における動的に構造変化するセキュアスキャンアーキテクチャ(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地-)
- AESにおける合成体SubBytes向けパワーマスキング乗算回路の設計(消費電力2,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 歩行者向けデフォルメ地図生成ハードウェアエンジンの設計(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 歩行者向けデフォルメ地図生成ハードウェアエンジンの設計(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- AESにおける合成体SubBytes向けパワーマスキング乗算回路の設計(消費電力2,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- AESにおける合成体SubBytes向けパワーマスキング乗算回路の設計(消費電力2,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 機能メモリを使用したプロセッサの面積/遅延見積り手法
- 機能メモリを使用したプロセッサの面積/遅延見積り手法
- 機能メモリを使用したプロセッサの面積/遅延見積り手法
- 2種類のレジスタファイルを持ったディジタル信号処理向けプロセッサのハードウェア/ソフトウェア協調合成システムとその並列化コンパイラ
- 2種類のレジスタファイルを持ったディジタル信号処理向けプロセッサのハードウエア/ソフトウエア協調合成システムとその並列化コンパイラ
- システムLSIを対象としたハードウェア/ソフトウェア分割システム
- システムLSIを対象としたハードウェア/ソフトウェア分割システム
- 屋内向け歩行者ナビゲーションにおけるユーザの嗜好性と混雑状況を考慮した目的地決定手法
- 屋内向け歩行者ナビゲーションにおけるユーザの嗜好性と混雑状況を考慮した目的地決定手法(交通における計測・一般)
- 屋内向け歩行者ナビゲーションにおけるユーザの嗜好性と混雑状況を考慮した目的地決定手法(交通における計測・一般)
- CAMプロセッサを対象とするハードウェア/ソフトウェア協調合成システム
- CAMプロセッサを対象とするハードウェア・ソフトウェア協調合成システム
- CAMプロセッサを対象とするハードウェア/ソフトウェア協調合成システム
- 歩行者ナビゲーションにおける道路標識を用いた位置特定システムのための撮影状況に依存した認識度調査(ITSポジショニングシステム,一般)
- 歩行者ナビゲーションにおけるGPS誤差補正のための道路標識による現在位置測位手法
- 応用指向型動的再構成可能ネットワークプロセッサアーキテクチャとその最適化手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 応用指向型動的再構成可能ネットワークプロセッサアーキテクチャとその最適化手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- アプリケーションプロセッサのカーネル記述自動生成手法(プロセッサ向け最適化と開発環境,FPGA応用及び一般)
- アプリケーションプロセッサのカーネル記述自動生成手法(プロセッサ向け最適化と開発環境,FPGA応用及び一般)
- アプリケーションプロセッサ向けデータキャッシュ構成最適化システムとその評価(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- SIMD型プロセッサコアを対象としたハードウェア/ソフトウェア分割フレームワーク(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- FPGAのマクロブロックを対象とした配置概略配線同時処理手法
- FPGAのマクロブロックを対象とした配置概略配線同時処理手法
- FPGAのマクロブロックを対象とした配置概略配線同時処理手法
- 連想メモリを搭載したハードウェアエンジンによる故障回路並列故障シミュレーションの高速化手法
- 連想メモリを搭載したハードウェアエンジンによる故障回路並列故障シミュレーションの高速化手法
- ネットワークプロセッサ合成システム(システムオンシリコン設計技術並びにこれを活用したVLSI)
- ネットワークプロセッサ合成システム(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 再構成型プロセッサFE-GAへのフィルタマッピングとその自動化手法(信号処理,LSI,及び一般)
- 再構成型プロセッサFE-GAへのフィルタマッピングとその自動化手法(信号処理,LSI,及び一般)
- 再構成型プロセッサFE-GAへのフィルタマッピングとその自動化手法(信号処理,LSI,及び一般)
- DS-2-4 エッジ情報を用いたAngularイントラ予測モード高速決定手法(DS-2.HEVCの標準化に向けた新規映像符号化技術,シンポジウムセッション)
- ディジタル信号処理向けプロセッサコアの面積/遅延見積り手法
- ディジタル信号処理向けプロセッサコアの面積/遅延見積り手法