多和田 雅師 | 早稲田大学大学院基幹理工学研究科情報理工学専攻
スポンサーリンク
概要
関連著者
-
多和田 雅師
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
戸川 望
早稲田大学
-
柳澤 政生
早稲田大学
-
多和田 雅師
早稲田大学大学院
-
柳澤 政生
早稲田大学理工学研究科
-
坂田 雅雄
早稲田大学院基幹理工学研究科情報理工学専攻
-
柳澤 政生
早大・理工
-
柳澤 政生
早稲田大学基幹理工学研究科情報理工学専攻
-
柳澤 政生
早稲田大
-
柳澤 政生
早大
-
戸川 望
早稲田大学院基幹理工学研究科情報理工学専攻
-
木村 晋二
早稲田大学
-
柳澤 政生
現在,早稲田大学大学院基幹理工学研究科電子光システム学専攻
-
戸川 望
早稲田大学理工学部電子通信学科
-
松野 翔太
早稲田大学大学院
-
大附 辰夫
早稲田大学院基幹理工学研究科情報理工学専攻
-
杉林 直彦
NECグリーンイノベーション研究所
-
大附 辰夫
早稲田大学
-
大附 辰夫
北九州市立大学国際環境工学部情報メディア工学科早稲田大学理工学総合研究センター
-
大附 辰夫
早稲田大学基幹理工学研究科情報理工学専攻
-
柳澤 政生
早稲田大学大学院
-
木村 晋二
早稲田大学大学院情報生産システム研究科
-
戸川 望
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
戸川 望
早稲田大学大学院
-
杉林 直彦
NECグリーンプラットフォーム研究所
著作論文
- FIFOをキャッシュ置換ポリシとする正確なキャッシュ構成シミュレーションの高速化(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- FIFOをキャッシュ置換ポリシとする正確なキャッシュ構成シミュレーションの高速化(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 柔軟な置換ポリシをもつ2階層キャッシュの正確で高速なシミュレーション手法 (VLSI設計技術)
- 柔軟な置換ポリシをもつ2階層キャッシュの正確で高速なシミュレーション手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- A-3-11 2コアプロセッサアーキテクチャを対象とする正確なキャッシュ構成シミュレーションの高速化に対する一考察(A-3.VLSI設計技術,一般セッション)
- 2コアプロセッサL1キャッシュ構成の正確で高速なシミュレーション手法
- 2コアプロセッサL1キャッシュ構成の正確で高速なシミュレーション手法
- 2コアプロセッサL1キャッシュ構成の正確で高速なシミュレーション手法 (コンピュータシステム・組込み技術とネットワークに関するワークショップETNET2012)
- 2コアプロセッサL1キャッシュ構成の正確で高速なシミュレーション手法 (ディペンダブルコンピューティング・組込み技術とネットワークに関するワークショップETNET2012)
- 複数のキャッシュ構成を同時に表現するデータ構造とこれを用いた高速で正確な2コアキャッシュシミュレーション
- 2コアアーキテクチャを対象とするトレースベースキャッシュシミュレーションの精度評価
- 2コアアーキテクチャを対象とするトレースベースキャッシュシミュレーションの精度評価
- 2コアプロセッサL1キャッシュ構成の正確で高速なシミュレーション手法(設計技術,組込み技術とネットワークに関するワークショップETNET2012)
- 2コアプロセッサL1キャッシュ構成の正確で高速なシミュレーション手法(設計技術,組込み技術とネットワークに関するワークショップETNET2012)
- A-3-1 キャッシュ構成の高速シミュレーションを利用したIL1およびUL2キャッシュに不揮発メモリ(A-3.VLSI設計技術,一般セッション)
- 2コアアーキテクチャを対象とするトレースベースキャッシュシミュレーションの精度評価(システムレベル設計技術,組込み技術とネットワークに関するワークショップETNET2013)
- 2コアアーキテクチャを対象とするトレースベースキャッシュシミュレーションの精度評価(システムレベル設計技術,組込み技術とネットワークに関するワークショップETNET2013)
- IL1およびIL2キャッシュに不揮発メモリを利用した二階層キャッシュにおける消費エネルギーの評価(システムと信号処理及び一般)
- IL1およびIL2キャッシュに不揮発メモリを利用した二階層キャッシュにおける消費エネルギーの評価(システムと信号処理及び一般)
- IL1およびIL2キャッシュに不揮発メモリを利用した二階層キャッシュにおける消費エネルギーの評価(システムと信号処理及び一般)
- 最大ハミング距離を制限した符号とこれを用いた不揮発メモリの書き込み削減手法(システムと信号処理及び一般)
- 最大ハミング距離を制限した符号とこれを用いた不揮発メモリの書き込み削減手法(システムと信号処理及び一般)
- 最大ハミング距離を制限した符号とこれを用いた不揮発メモリの書き込み削減手法(システムと信号処理及び一般)
- IL1およびIL2キャッシュに不揮発メモリを利用した二階層キャッシュにおける消費エネルギーの評価(システムと信号処理及び一般)
- 最大ハミング距離を制限した符号とこれを用いた不揮発メモリの書き込み削減手法(システムと信号処理及び一般)