柳澤 政生 | 現在,早稲田大学大学院基幹理工学研究科電子光システム学専攻
スポンサーリンク
概要
関連著者
-
柳澤 政生
現在,早稲田大学大学院基幹理工学研究科電子光システム学専攻
-
戸川 望
早稲田大学
-
柳澤 政生
早稲田大学
-
戸川 望
早稲田大学院基幹理工学研究科情報理工学専攻
-
柳澤 政生
早大
-
柳澤 政生
早稲田大学理工学研究科
-
柳澤 政生
早大・理工
-
史 又華
早稲田大学
-
跡部 悠太
早稲田大学
-
柳澤 政生
早稲田大学基幹理工学研究科情報理工学専攻
-
坂田 雅雄
早稲田大学院基幹理工学研究科情報理工学専攻
-
戸川 望
早稲田大学理工学部電子通信学科
-
柳澤 政生
早稲田大
-
多和田 雅師
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
多和田 雅師
早稲田大学大学院
-
阿部 晋矢
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
吉原 弘峰
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
岩田 愛実
早稲田大学基幹理工学部情報理工学科
-
吉原 弘峰
早稲田大学基幹理工学部情報理工学科
-
川村 一志
早稲田大学大学院基幹理工学研究科
-
田中 翔
奈良先端科学技術大学院大学情報科学研究科
-
宇佐美 公良
株式会社 東芝 セミコンダクター社
-
宇佐美 公良
芝浦工業大学情報工学科
-
田中 翔
奈良先端科学技術大学院大学
-
史 又華
早稲田大学基幹理工学部電子・光システム学科
-
田中 翔
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
田中 翔
関西テレビ放送(株)放送技術局
-
小寺 博和
早稲田大学大学院基幹理工学研究科
-
史 又華
早稲田大学高等研究所
-
宇佐美 公良
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
赤坂 宏行
早稲田大学大学院基幹理工学研究科
-
史 又華
現在,早稲田大学高等研究所
-
阿部 晋矢
現在,早稲田大学大学院基幹理工学研究科情報理工学専攻
-
戸川 望
現在,早稲田大学大学院基幹理工学研究科情報理工学専攻
-
宇佐美 公良
芝浦工業大学工学部
-
戸川 望
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
戸川 望
早稲田大学大学院基幹理工学研究科
-
柳澤 政生
早稲田大学大学院基幹理工学研究科電子光システム学専攻
-
戸川 望
早稲田大学大学院
-
松野 翔太
早稲田大学大学院
-
五十嵐 博昭
早稲田大学
-
辻 和貴
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
藤代 美佳
早稲田大学大学院基幹理工学研究科
-
塩 雅史
早稲田大学大学院基幹理工学研究科
-
跡部 悠太
早稲田大学大学院基幹理工学研究科
-
宇佐美 公良
早稲田大学大学院基幹理工学研究科|芝浦工業大学工学部情報工学科
著作論文
- セレクタ論理を利用した高速補間演算器設計
- 複数のキャッシュ構成を同時に表現するデータ構造とこれを用いた高速で正確な2コアキャッシュシミュレーション
- 高集積かつ高周波な回路に対応した複数電源電圧指向の高位合成手法
- フロアプランを考慮したマルチクロックドメイン指向の低電力化高位合成手法
- フロアプランを考慮したマルチクロックドメイン指向の低電力化高位合成手法
- 2コアアーキテクチャを対象とするトレースベースキャッシュシミュレーションの精度評価
- 2コアアーキテクチャを対象とするトレースベースキャッシュシミュレーションの精度評価
- RDRアーキテクチャを対象とした部分2重化フォールトセキュア高位合成手法(設計技術,組込み技術とネットワークに関するワークショップETNET2012)
- RDRアーキテクチャを対象とした部分2重化フォールトセキュア高位合成手法(設計技術,組込み技術とネットワークに関するワークショップETNET2012)
- 2コアプロセッサL1キャッシュ構成の正確で高速なシミュレーション手法(設計技術,組込み技術とネットワークに関するワークショップETNET2012)
- 2コアプロセッサL1キャッシュ構成の正確で高速なシミュレーション手法(設計技術,組込み技術とネットワークに関するワークショップETNET2012)
- セレクタ論理を利用した高速補間演算器設計(設計事例,組込み技術とネットワークに関するワークショップETNET2012)
- セレクタ論理を利用した高速補間演算器設計(設計事例,組込み技術とネットワークに関するワークショップETNET2012)
- HDRアーキテクチャを対象とした高速かつ効率的な複数電源電圧指向の高位合成手法(システム設計,システム設計及び一般)
- スキャンシグネチャを用いたストリーム暗号Triviumへのスキャンベース攻撃手法
- セレクタ論理を利用した線形補間演算器設計と評価
- RDRアーキテクチャを対象とした時間及び面積オーバーヘッドのないフォールトセキュア高位合成手法
- A-3-1 キャッシュ構成の高速シミュレーションを利用したIL1およびUL2キャッシュに不揮発メモリ(A-3.VLSI設計技術,一般セッション)
- A-3-4 クロックの立下りを利用した耐故障攻撃AES暗号回路(A-3.VLSI設計技術,一般セッション)
- A-17-7 略地図を用いた迷いにくい歩行者向けナビゲーション(A-17.ITS,一般セッション)
- A-3-5 Feedback付きState Dependent Scan Flip-Flopを用いたセキュアスキャンアーキテクチャ(A-3.VLSI設計技術,一般セッション)
- State Dependent Scan Flip Flopを用いたRSA暗号回路へのセキュアスキャンアーキテクチャの実装(システムと信号処理及び一般)
- State Dependent Scan Flip Flopを用いたRSA暗号回路へのセキュアスキャンアーキテクチャの実装(システムと信号処理及び一般)
- 鍵ベース構成のState Dependent Scan Flip-Flopを用いたセキュアスキャンアーキテクチャのRSA暗号回路への実装(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- 鍵ベース構成のState Dependent Scan Flip-Flopを用いたセキュアスキャンアーキテクチャのRSA暗号回路への実装(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- 鍵ベース構成のState Dependent Scan Flip-Flopを用いたセキュアスキャンアーキテクチャのRSA暗号回路への実装(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- 鍵ベース構成のState Dependent Scan Flip-Flopを用いたセキュアスキャンアーキテクチャのRSA暗号回路への実装(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- Camellia暗号回路に対するスキャンベース攻撃手法(セキュア設計,デザインガイア2012-VLSI設計の新しい大地-)
- Camellia暗号回路に対するスキャンベース攻撃手法(セキュア設計,デザインガイア2012-VLSI設計の新しい大地-)
- 鍵ベース構成のState Dependent Scan Flip-Flopを用いたセキュアスキャンアーキテクチャ(セキュア設計,デザインガイア2012-VLSI設計の新しい大地-)
- 島内消費電力量見積もりにもとづく温度特性を考慮したRDRアーキテクチャ向け高位合成手法(動作合成(1),デザインガイア2012-VLSI設計の新しい大地-)
- State Dependent Scan Flip Flopを用いたRSA暗号回路へのセキュアスキャンアーキテクチャの実装(システムと信号処理及び一般)
- State Dependent Scan Flip Flopを用いたRSA暗号回路へのセキュアスキャンアーキテクチャの実装(システムと信号処理及び一般)
- 鍵ベース構成のState Dependent Scan Flip-Flopを用いたセキュアスキャンアーキテクチャ(セキュア設計,デザインガイア2012-VLSI設計の新しい大地-)
- SAAV:AVHDRアーキテクチャを対象とした動的複数電源電圧指向の低電力化高位合成手法(低消費電力設計,デザインガイア2012-VLSI設計の新しい大地-)
- HDRアーキテクチャを対象とした同時実行指向スケジューリングを用いたクロック設計考慮低電力化高位合成手法(低消費電力設計,デザインガイア2012-VLSI設計の新しい大地-)
- SAAV:AVHDRアーキテクチャを対象とした動的複数電源電圧指向の低電力化高位合成手法(低消費電力設計,デザインガイア2012-VLSI設計の新しい大地-)
- HDRアーキテクチャを対象とした同時実行指向スケジューリングを用いたクロック設計考慮低電力化高位合成手法(低消費電力設計,デザインガイア2012-VLSI設計の新しい大地-)
- 島内消費電力量見積もりにもとづく温度特性を考慮したRDRアーキテクチャ向け高位合成手法(動作合成(1),デザインガイア2012-VLSI設計の新しい大地-)
- フロアプランを考慮したマルチクロックドメイン指向の低電力化高位合成手法(動作合成,組込み技術とネットワークに関するワークショップETNET2013)
- フロアプランを考慮したマルチクロックドメイン指向の低電力化高位合成手法(動作合成,組込み技術とネットワークに関するワークショップETNET2013)