奈良 竜太 | 早稲田大学理工学部コンピュータ・ネットワーク工学科
スポンサーリンク
概要
関連著者
-
奈良 竜太
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
奈良 竜太
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
大附 辰夫
早稲田大学基幹理工学研究科情報理工学専攻
-
大附 辰夫
早稲田大学
-
奈良 竜太
早稲田大学基幹理工学部情報理工学科
-
戸川 望
早稲田大学
-
柳澤 政生
早稲田大学基幹理工学研究科情報理工学専攻
-
柳澤 政生
早稲田大学
-
小原 俊逸
早稲田大学理工学研究科情報・ネットワーク専攻
-
小原 俊逸
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
大附 辰夫
北九州市立大学国際環境工学部情報メディア工学科早稲田大学理工学総合研究センター
-
清水 一範
早稲田大学大学院情報生産システム研究科
-
史 又華
早稲田大学大学院基幹理工学研究科
-
史 又華
早稲田大学基幹理工学部電子・光システム学科
-
荒幡 明
早稲田大学大学院基幹理工学研究科情報学専攻
-
川畑 伸幸
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
史 又華
早稲田大学
-
後藤 敏
早稲田大学
-
池永 剛
早稲田大学
-
内田 純平
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
宮岡 祐一郎
早稲田大学理工学部コンピュータ・ネットワーク工学科
-
戸川 望
北九州市立大学国際環境工学部情報メディア工学科
-
宮岡 祐一郎
早稲田大学理工学部コンピュータ・ネットワーク工学科:(現)株式会社東芝
-
谷村 和幸
早稲田大学大学院基幹理工学研究科
-
柳沢 政生
早稲田大学大学院基幹理工学研究科
-
跡部 浩士
早稲田大学大学院基幹理工学研究科情報理工学専攻
-
坂田 雅雄
早稲田大学院基幹理工学研究科情報理工学専攻
-
大附 辰夫
早稲田大学院基幹理工学研究科情報理工学専攻
-
戸川 望
早稲田大学院基幹理工学研究科情報理工学専攻
-
柳澤 政生
早稲田大学理工学研究科
-
柳澤 政生
早稲田大
著作論文
- 楕円曲線暗号に適したGF(2^m)上のSIMD型MSD乗算器の設計(システム設計及び一般)
- 楕円曲線暗号に適したGF(2^m)上のSIMD型MSD乗算器の設計(算術演算回路,システム設計及び一般)
- GF(2^n)及びGF(P)におけるスケーラブル双基数ユニファイド型モンゴメリ乗算器(信号処理,LSI,及び一般)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 楕円曲線暗号向けGF(2^m)上の Digit-Serial 乗算器の設計
- GF(2m)上のMSB乗算器をベースにした楕円曲線暗号LSI向けMSD乗算器の実装 (第20回 回路とシステム軽井沢ワークショップ論文集) -- (演算器設計)
- ワードベースモンゴメリ乗算器を搭載した高速楕円曲線暗号 LSI(論理設計-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
- ワードベースモンゴメリ乗算器を搭載した高速楕円曲線暗号LSI
- 歩行者向けデフォルメ地図生成ハードウェアエンジンの設計(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- A-3-6 RSA暗号に対するスキャンベース攻撃の評価実験(A-3.VLSI設計技術,一般セッション)
- ワードベースモンゴメリ乗算器を搭載した高速楕円曲線暗号 LSI(論理設計-1, システムオンシリコン設計技術並びにこれを活用した VLSI)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- 楕円曲線暗号向けGF(2^m)上のDigit-Serial乗算器の設計(FPGAとその応用及び一般)
- クロスバスイッチを用いたS-Box切替によるAES暗号処理回路のパワーマスキング手法(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- クロスバスイッチを用いたS-Box切替によるAES暗号処理回路のパワーマスキング手法(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- クロスバスイッチを用いたS-Box切替によるAES暗号処理回路のパワーマスキング手法(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地-)
- GF(2^n)及びGF(P)におけるスケーラブル双基数ユニファイド型モンゴメリ乗算器(信号処理,LSI,及び一般)
- GF(2^n)及びGF(P)におけるスケーラブル双基数ユニファイド型モンゴメリ乗算器(信号処理,LSI,及び一般)
- 歩行者向けデフォルメ地図生成のための並列処理ハードウェアエンジンの設計(演算器最適化,デザインガイア2008-VLSI設計の新しい大地)
- 周辺回路を含むAES-LSIへのスキャンベース攻撃(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 暗号回路における動的に構造変化するセキュアスキャンアーキテクチャ(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 歩行者向けデフォルメ地図生成のための並列処理ハードウェアエンジンの設計(演算器最適化,デザインガイア2008-VLSI設計の新しい大地)
- 周辺回路を含むAES-LSIへのスキャンベース攻撃(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 暗号回路における動的に構造変化するセキュアスキャンアーキテクチャ(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地)
- 歩行者向けデフォルメ地図生成のための並列処理ハードウェアエンジンの設計(演算器最適化,デザインガイア2008-VLSI設計の新しい大地-)
- 周辺回路を含むAES-LSIへのスキャンベース攻撃(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地-)
- 暗号回路における動的に構造変化するセキュアスキャンアーキテクチャ(暗号処理設計,デザインガイア2008-VLSI設計の新しい大地-)
- AESにおける合成体SubBytes向けパワーマスキング乗算回路の設計(消費電力2,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 歩行者向けデフォルメ地図生成ハードウェアエンジンの設計(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 歩行者向けデフォルメ地図生成ハードウェアエンジンの設計(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- AESにおける合成体SubBytes向けパワーマスキング乗算回路の設計(消費電力2,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- AESにおける合成体SubBytes向けパワーマスキング乗算回路の設計(消費電力2,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)