佐藤 政生 | 早稲田大学理工学部
スポンサーリンク
概要
関連著者
-
佐藤 政生
早稲田大学理工学部
-
大附 辰夫
早稲田大学
-
戸川 望
早稲田大学
-
大附 辰夫
早稲田大学基幹理工学研究科情報理工学専攻
-
大附 辰夫
早稲田大学理工学部
-
柴田 修一
早稲田大学理工学部
-
田中 秀彦
早稲田大学 理工学部
-
西田 浩一
早稲田大学理工学部電子通信学科
-
久保田 和人
早稲田大学理工学部
-
田中 秀彦
早稲田大学理工学部
-
久保田 和人
早稲田大学理工学部電子通信学科
-
鵜飼 薫
早稲田大学理工学部
-
長谷川 雄一
早稲田大学理工学部
-
梅田 達也
早稲田大学理工学部
-
大附 辰夫
早稲田大学理工学部電子通信学科
-
大附 辰夫
早稲田大学理工学部電子・情報通信学科
-
田中 博
早稲田大学
-
中村 恵介
早稲田大学理工学部
-
粟島 亨
早稲田大学理工学部電子通信学科
-
川田 容子
早稲田大学理工学部電子通信学科
-
金沢 正博
早稲田大学理工学部
-
福山 誠一郎
早稲田大学理工学部電子・情報通信学科
-
田中 博
早稲田大学理工学部
-
佐々木 整
拓殖大学工学部
-
猪木 孝悦
早稲田大学 理工学部
-
橘 昌良
高知工科大学工学部電子・光システム工学科
-
鈴木 敬
(株)日立製作所中央研究所センサネット戦略プロジェクト
-
竹谷 誠
拓殖大学工学部
-
石川 拓也
早稲田大学理工学部電子通信学科
-
戸川 望
早稲田大学理工学部電子通信学科
-
藤田 昌宏
東京大学
-
松本 英幸
早稲田大学理工学部
-
金子 一哉
早稲田大学理工学部電子通信学科(日本電気株式会社)
-
山元 渉
早稲田大学理工学部電子通信学科
-
橘 昌良
早稲田大学理工学部電子通信学科
-
鈴木 克青
早稲田大学理工学部電子通信学科
-
藤田 昌宏
(株)富士通研究所
-
木村 功
早稲田大学理工学部
-
桑原 泰雄
早稲田大学理工学部
-
鳥居 司郎
日本電信電話公社
-
藤田 昌宏
東大
-
鈴木 敬
(株)日立製作所中央研究所
-
金井 宏和
早稲田大学理工学部電子通信学科
-
石渡 宏明
早稲田大学理工学部電子通信学科
著作論文
- スケッチレイアウトシステムにおける配線可能性検証手法
- 柔軟性の高いレイアウトシステムのためのデータ表現方式
- スケッチレイアウト最適化手法 : スペーシングと引き剥し再配線
- 節点がレベル付けされたグラフの最小枝交差描画問題に関する一考察
- BDDを用いたマンハッタン配線問題の解法
- FPGA を対象とした階層的概略詳細配線手法
- ジョグ挿入を伴ったチップコンパクション手法
- 5. FPGA 用のレイアウト手法 (<特集> FPGA : その現状、将来とインパクト)
- 特集「BDD (二分決定グラフ) : 幅広い応用範囲をもつ論理関数の処理技術」の編集にあたって
- 連想プロセッサ・システムの構成とアプリケーション実装
- 連想プロセッサを用いた多層化改良線分展開法
- 線分展開法を拡張した多層グリッドレス配線手法
- 2系統電源の平面配線手法
- 改良線分探索法の連想プロセッサを用いた一実装手法
- VLSIパタン設計における多角形領域の分割アルゴリズム
- 複合長方形領域の最小分割
- 動作記述からのデータフローグラフ生成手法
- 動作記述からのデータフローグラフ生成手法
- 連想メモリを搭載したハードウェアエンジンによる故障回路並列故障シミュレーションの高速化手法
- 連想メモリを搭載したハードウェアエンジンによる故障回路並列故障シミュレーションの高速化手法
- ビアの削減を目的とした階層的概略配線手法
- スケッチ表現に基づく多層配線システム
- スケッチレイアウトシステムにおけるBGAパッケージ配線手法
- プリント配線板を対象とした二層均等化スペーシング手法 (<特集> レイアウトと一般)
- エントロピーCODECの高位合成手法
- スケッチレイアウトシステムにおけるBGAパッケージ配線手法
- スケッチレイアウトシステムにおけるBGAパッケージ配線手法
- スケッチレイアウトシステムにおける配線可能性検証
- イタレーション間データ依存制約を考慮したパイプライン化DSPスケジューリング手法
- リソースアロケーションを考慮したデータパス・スケジューリング手法
- リソースアロケーションを考慮したデータパス・スケジューリング手法
- SFL/ParthenonによるVLSI設計
- 機能メモリのアーキテクチャとその並列計算への応用 6. LSI CAD分野への応用
- 条件分岐構造を持つコントロールデータフローグラフの時間制約スケジューリング手法
- FPGAを対象とした低消費電力指向配置・概略配線同時処理手法
- FPGAを対象とした低消費電力指向配置・概略配線同時処理手法
- FPGAを対象とした低消費電力指向配置・概略配線同時処理手法