パルス駆動型非同期式論理回路のためのレジスタモデル
スポンサーリンク
概要
- 論文の詳細を見る
同期式回路では回路全体にクロックを分配する必要があるため素子の高速性を十分生かすことが困難になりつつある.ジョセフソン接合素子(JJ素子)のような高速素子を活かす回路方法としてクロックを用いない非同期式回路がある.JJ素子はジョセフソン効果を利用した超伝導素子でスイッチング時間が数psという高速な素子である.しかし,非ラッチ型のJJ素子を用いる場合,従来のレベル論理とは全く異なるパルス論理で動作する.パルス論理では,非常に短い電圧パルスで情報を表し,パルスの伝搬で計算を行う.本稿では,パルス駆動型非同期式論理回路のためのレジスタモデルを提案し,そのモデルを満たす回路がJJ素子を用いて構成可能なことをシミュレーションにより確認する.
- 社団法人電子情報通信学会の論文
- 1996-03-11
著者
-
南谷 崇
東京工業大学 大学院 情報理工学研究科
-
黒沢 格
電子技術総合研究所
-
高橋 渡
Necマルチメディア研究所
-
高橋 渡
東京工業大学 電気・電子工学科
-
前澤 正明
電子技術総合研究所
-
亀田 義男
東京大学先端科学技術研究センター
-
亀田 義男
東京工業大学工学部
-
黒沢 格
日本女子大学理学部数物科学科
関連論文
- 非同期式プロセッサTITAC-2の論理設計
- 非同期式プロセッサTITAC-2のアーキテクチャ
- BDD表現からの非同期式組合せ回路の構成法
- 非同期式プロセッサTITACの遅延非依存性
- 並列処理粒度可変プロセッサーの一方式
- 非同期式プロセッサTITACの設計と評価
- 非同期式プロセッサTITACのアーキテクチャと回路構成
- 非同期式論理回路の遷移因果律について
- 二相式非同期プロセッサの構成に関する一考察
- 非同期式プロセッサの性能評価の試み
- 正規直交展開を用いた論理回路のテスト容易性に関する一考察
- ジョセフソンBISTシステムの設計
- C-8-4 電圧増倍回路の高臨界電流密度化設計(C-8.超伝導エレクトロニクス,一般講演)
- C-8-2 単一磁束量子回路セルライブラリの高臨界電流密度化(C-8.超伝導エレクトロニクス,一般講演)
- SC-8-3 単一磁束量子回路を用いた高精度デジタルアナログ変換器(SC-8.超伝導SFQ回路技術の最近の進展)
- C-8-2 磁束量子パルス分配回路の設計と評価(C-8.超伝導エレクトロニクス)
- C-8-5 単一磁束量子回路の動作への外部磁場の影響
- C-8-11 RSFQ AD変換器用 GHzインタフェース
- C-8-1 RSFQシフトダンプ型デマルチプレクサ
- RSFQシフト-ダンプ型デマルチプレクサの設計
- 量子ビット用マルチチップモジュールへのSQUID応用(SQUID,一般)
- 量子ビット用マルチチップモジュールへのSQUID応用
- Nb接合回路プロセスにおけるエッチング技術 : Nb膜の反応性イオンエッチング(RIE)(デジタル,一般)
- 単一磁束量子10ビットデジタル/アナログ変換器の設計
- Nb/AlO_x/Nb接合の特性電圧の評価
- 磁気結合型電圧増倍回路の設計・評価
- RSFQ 4ビットDA変換器の試作
- C-8-2 Stacked-SQUIDを利用した電圧増倍回路の動作検証(C-8.超伝導エレクトロニクス,一般セッション)
- 単一磁束量子チップ間伝送回路の作製
- ジョセフソンBISTシステムの設計
- C-8-3 SQUIDスタックを利用した電圧増倍回路セル(C-8.超伝導エレクトロニクス,一般セッション)
- C-8-8 2次ステップを利用するジョセフソン電圧増倍回路の多段接続動作(C-8. 超伝導エレクトロニクス,一般セッション)
- 2次ステップを利用するジョセフソン電圧増倍回路(デジタル,一般)
- C-8-3 高次ステップを利用するSFQ電圧増倍回路の設計(C-8.超伝導エレクトロニクス,一般講演)
- ジョセフソン-MOS集積回路技術 (特集:高温超電導) -- (超電導素子の研究)
- フリップチップ接続による磁場結合方式に基づくSQUIDの評価(超伝導エレクトロニクス基盤技術及び一般)
- 集積型極低温電流比較器の提案(信号処理基盤技術及びその応用,一般)
- DA変換器応用を目指したパルス数可変増倍回路の設計と動作検証(SQUID,一般)
- 超伝導回路の設計・評価環境の開発(信号処理基盤技術及びその応用,一般)
- プロセス代数に基づく非同期式論理回路の設計検証
- 準同期式回路におけるスケジュールクロック木の構成
- 準同期式回路におけるスケジュールクロック木の構成
- 準同期式におけるクロック配線駆動配置
- 準同期式におけるクロック配線駆動配置
- 超電導受信機を用いたテラヘルツ帯での高感度大気観測装置の開発(SQUID,一般)
- 招待講演 タイプ2構造の集積型極低温電流比較器の設計 (超伝導エレクトロニクス)
- CCSに基づく擬似非同期システムモデル
- 高水準設計検証の一方式
- ジョセフソン集積回路のためのMCM多層回路基板
- プロセス記述による非同期式制御回路合成システム
- フォールトトレランスを有する階層型ニューラルネットワークとその性質
- 断線に対する耐故障性をもつニューラルネットワークの一構成法
- 内部表現の分散化によるニューラルネットワークの耐故障化の一手法
- 遺伝アルゴリズムによる耐故障ニューラルネットワークの実現
- 階層型ニューラルネットの耐故障性に関する一考察
- 非同期式VLSI設計用CADシステムの提案
- 非同期式VLSI設計用CADシステムの提案
- 機能合成における変数のビット幅最適化手法
- パルス駆動型非同期式論理回路のためのレジスタモデル
- パルス論理における非同期式レジスタ間データ転送
- パルス駆動型非同期式回路の基本素子モデルと組合せ論理回路構成
- パルス駆動型非同期式論理ゲートの高マージン化
- 非同期式超伝導論理回路のための基本ゲート
- パルス駆動型非同期式論理回路のゲートモデルと回路形式
- 超伝導ゲート電極を用いたnMOSFETの極低温における特性
- 非同期式プロセッサ制御回路合成の一手法
- 高臨界電流密度Nb/AlOx/Nbトンネル接合
- 3段実現によるm-out-of-n符号の自己検査性検査回路
- 非同期式プロセッサにおける2線2相式レジスタ間転送の遅延条件
- 2線2相式非同期マスタースレイブ形レジスタの一構成法
- 一般シャノン展開を用いて合成される論理回路に対するテストパターンの生成
- 一般シャノン展開を用いて合成される論理回路の検査容易性
- 共通積項の少ない多出力関数に対する拡張シャノン展開の適用
- X線検出器用Nb/AlOx/Nbトンネル接合の作製
- 自動配置配線手法による高速ジョセフソンLSIのチップレイアウト設計
- 1GHz動作試験ジョセフソンLSIの回路設計
- ジョセフソンコンピュ-タ技術
- ジョセフソンコンピュータ技術(III)
- ジョセフソンコンピュータ技術〔II〕
- BSPモデルによる漸次縮退システムの性能最適化について
- 分散共有メモリにBulk-Synchronous Parallel Model(BSPM)を用いた漸次縮退に関する一考察
- 通信履歴を利用した漸次縮退型並列計算の一方式
- 分散計算システムにおける漸次縮退の一方式
- バーチャルメモリについて II
- バーチャルメモリについて I
- 2. 各分野における技術の変遷 : 2-3 超伝導・ジョセフソン素子(あの技術は今… : 技術の変遷と21世紀への展望)
- 高速非同期式プロセッサ設計のための依存性グラフ並列化アルゴリズムの提案
- 非同期式プロセッサ設計のための依存性グラフのパイプライン化アルゴリズム
- 2線2相非同期式組合せ回路の検証容易化手法
- 非同期式論理回路のタイミング信頼性評価についての一考察
- 信号遷移グラフを用いた非同期式回路合成の一方法
- セルフチェッキング論理回路網の一構成法
- 上位動作記述言語から非同期式回路への変換について
- 非同期式回路に適した性能指向レイアウトの一手法
- 非同期式回路に適した性能指向レイアウトの一手法
- 非同期式回路に適した高速化レイアウトの一手法
- On the Importance of Detecting Sites Failures in Mobile Computing Systems
- 相互排他処理機能の依存性グラフ表現とその2相式非同期回路による実現
- 相互排他処理機能の依存性グラフ表現とその2相式非同期回路による実現
- 依存性グラフで表現された調停動作の2相式同期回路への変換方法