電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
スポンサーリンク
概要
- 論文の詳細を見る
世界に先駆けてMPEG4符号を圧縮伸長するCODEC LSIを試作。このLSIはH.263およびMPEG4委員会草稿第一稿におけるシンプルプロファイルの符号をサポートする。またこのLSIは単純なRISCプロセッサと専用ハードウェアエンジンで構成され、30MHz動作時に毎秒10フレームづつのQCIF画像をエンコード及びデコードできる。消費電力が小さく、モバイル用途における電池駆動に適している。30MHz動作時において、60mWの消費電力ですむ。並列動作、クロックゲーティング、VT/VS構成、CVS構成などの低消費電力技術の導入により、従来の設計と比較して70%の電力削減に成功した。
- 社団法人電子情報通信学会の論文
- 1998-04-24
著者
-
千葉 明彦
東芝マイクロエレクトロニクス株式会社
-
坪井 芳郎
株式会社東芝
-
羽鳥 文敏
株式会社東芝研究開発センター
-
鈴木 正和
株式会社東芝
-
佐野 文彦
東芝マイクロエレクトロニクス株式会社
-
浅野 篤
株式会社東芝
-
西川 剛志
株式会社東芝
-
高橋 真史
株式会社東芝
-
濱田 基嗣
株式会社東芝
-
荒木田 英穂
株式会社東芝
-
藤田 哲也
株式会社東芝
-
三田 真二
株式会社東芝
-
鈴木 晃治朗
株式会社東芝
-
吉屋 史生
株式会社東芝
-
百瀬 啓
株式会社東芝
-
黒田 忠広
株式会社東芝
-
寺澤 敏弘
東芝マイクロエレクトロニクス株式会社
-
渡辺 吉規
東芝マイクロエレクトロニクス株式会社
-
古山 透
株式会社東芝
-
高橋 真史
(株)東芝システムlsi第一事業部
-
西川 剛志
(株)東芝システムlsi第一事業部
-
荒木田 英穂
東芝セミコンダクター社
-
藤田 哲也
東芝セミコンダクター社
-
古山 透
東芝セミコンダクター社
-
藤田 哲也
(株)東芝soc研究開発センター
-
羽鳥 文敏
株式会社東芝soc研究開発センター
-
濱田 基嗣
(株)東芝SoC研究開発センター
-
黒田 忠広
慶応義塾大学
-
黒田 忠広
慶応大学理工学部
-
鈴木 正和
(株)東芝コアテクノロジーセンター
-
濱田 基嗣
東芝 Soc研究開発セ
-
坪井 芳郎
東芝セミコンダクター社
-
寺澤 敏弘
東芝マイクロエレクトロニクス
関連論文
- 低電力BluetoothシングルチップLSI : 回路/無線アーキテクチャ/システムレベルの最適化(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 1.5MHz-IF受信方式および直接変調送信方式によるシングルチップCMOS Bluetoothトランシーバ(VSLI一般(ISSCC'03関連特集))
- モバイルマルチメディア処理向けのスケーラブルなマルチプロセッサ(マルチコア設計開発/性能評価,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
- モバイルマルチメディア処理向けのスケーラブルなマルチプロセッサ(集積回路とアーキテクチャの協創 : どう繋ぐ?どう使う?マルチコア)
- 積層型CCDセンサのランダム雑音の解析(固体撮像とその関連技術)
- 1)積層型CCDセンサのランダム雑音の解析(〔情報入力研究会 コンシューマエレクトロニクス研究会〕合同)
- 積層型CCDセンサのランダム雑音の解析 : 固体撮像関連 : 情報入力 : コンシューマエレクトロニクス
- 電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
- MPEG4動画像コーデックLSIファームウェアの開発
- MPEG4動画像コーデックLSIの開発
- ワイヤレス給電 (特集 エレクトロニクスの多様化を支える新デバイス技術--2020年を見据えて)
- A 160mW, 80nA Standby, MPEG-4 Audiovisual LSI with 16Mb Embedded DRAM and a 5GOPS Adaptive Post Filter(VSLI一般(ISSCC'03関連特集))
- 32bit RISC CPUコアを内蔵したIEEE 802.11a準拠1チップMAC/PHYプロセッサ(VSLI一般(ISSCC'03関連特集))
- A 1.2Gb/s/pin Wireless Superconnect Based on Inductive Inter-Chip Signaling (VLSI一般(ISSCC2004特集))
- コンディショナルクロッキングF/Fの低電力H.264/MPEG-4オーディオ/ビデオコーデックへの応用(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- モジュールの電圧/周波数を動的に制御したH.264/MPEG-4 Audio/Visual Codec LSI(VLSI一般(ISSCC2005特集))
- A 160mW, 80nA Standby, MPEG-4 Audiovisual LSI with 16Mb Embedded DRAM and a 5GOPS Adaptive Post Filter(VSLI一般(ISSCC'03関連特集))
- MPEG-4 LSIにおけるシステムLSI技術 (特集2 モバイル・情報家電を支えるシステムLSI--携帯機器,家庭用機器の新機能を実現するために)
- ED2000-121 / SDM2000-103 / ICD2000-57 16Mbit DRAM混載MPEG-4テレビ電話LSI
- 技術読物 ISSCC2000の最新デバイスハイライト(2)(ISSCC2000詳報)MPEG-4テレビ電話用システムLSIの開発
- A 160mW, 80nA Standby, MPEG-4 Audiovisual LSI with 16Mb Embedded DRAM and a 5GOPS Adaptive Post Filter(VSLI一般(ISSCC'03関連特集))
- A 160mW, 80nA Standby, MPEG-4 Audiovisual LSI with 16Mb Embedded DRAM and a 5GOPS Adaptive Post Filter(VSLI一般(ISSCC'03関連特集))
- 13.ワイヤレス給電(エレクトロニクスの多様化を支える新デバイス技術-2020年を見据えて-)
- 誘導結合による3次元積層チップおよび転送技術の提案
- ED2000-121 / SDM2000-103 / ICD2000-57 16Mbit DRAM混載MPEG-4テレビ電話LSI
- ED2000-121 / SDM2000-103 / ICD2000-57 16Mbit DRAM混載MPEG-4テレビ電話LSI
- 可変電源電圧供給方式と2電源化方式を組み合わせた低電力技術におけるトップダウン設計手法
- 可変電源電圧供給方式と2電源化方式を組み合わせた低電力技術におけるトップダウン設計手法
- 電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
- 電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
- ワイヤレス3-D NoCのための通信プロトコルの検討
- 低電力BluetoothシングルチップLSI : 回路/無線アーキテクチャ/システムレベルの最適化(VLSI回路,デバイス技術(高速,低電圧,低電力))
- CMOS LC-VCOの位相雑音最小化(プロセッサ, DSP, 画像処理技術及び一般)
- CMOS LC-VCOの位相雑音最小化(プロセッサ, DSP, 画像処理技術及び一般)
- CMOS LC-VCOの位相雑音最小化(プロセッサ, DSP, 画像処理技術及び一般)
- CMOS LC-VCOの位相雑音最小化(プロセッサ, DSP, 画像処理技術及び一般)
- ディジタルI/Qミスマッチ補正回路を搭載したLow-IF方式シングルチップCMOS Bluetooth-EDR送信機(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- ディジタルI/Qミスマッチ補正回路を搭載したLow-IF方式シングルチップCMOS Bluetooth-EDR送信機(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 誘導結合を用いたフィールドスタッカブルCMPのための3-D NoCアーキテクチャの検討
- 誘導結合を用いたフィールドスタッカブルCMPのための3-D NoCアーキテクチャの検討
- 可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ
- 可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ
- 可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ
- 可変閾値(VT)方式による0.9V 150MHz 10mW二次元離散コサイン変換プロセッサ
- A 0.9V 150MHz 10mW 4mm^2 2-D Discrete Cosine Transform Core Processor with Variable Threshold-Voltage (VT) Scheme
- 65nm CMOS GPU-0.1μm DRAM間8Tb/s 1pJ/b 0.8mm^2/Tb/s QDR誘導結合インタフェース(非接触メモリインターフェース,メモリ(DRAM, SRAM,フラッシュ,新規メモリ)技術)
- H.264における誤り環境下の再生画質に関する一検討(映像メディア処理,感性情報工学及び一般)
- A Single-Chip MPEG-2 Codec Based on Customizable Media Microprocessor
- スピードを維持した50%省電力化回路
- スピードを維持した50%省電力化回路
- 低消費電力3次元システム集積に向けた65fJ/b誘導結合トランシーバ(学生・若手研究会)
- 0.14pJ/b誘導結合トランシーバ(新メモリ技術とシステムLSI)
- 5Gb/s 8×8 ATMスイッチLSI
- 多震源/多しきい値電圧LSIにおける最適な組合せに関する検討 (「VLSI一般」)
- ED2000-122 / SDM2000-104 / ICD2000-58 MPEG-4テレビ電話用LSIの音声/オーディオ処理部
- ED2000-122 / SDM2000-104 / ICD2000-58 MPEG-4テレビ電話用LSIの音声/オーディオ処理部
- ED2000-122 / SDM2000-104 / ICD2000-58 MPEG-4テレビ電話用LSIの音声/オーディオ処理部
- 解説 マルチメディア通信用信号処理のLSI実現
- MPEG4マルチメディア通信コア技術の開発と実現 (特集1:モバイルコンピュ-ティング--本格化するモバイルコンピュ-ティング)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装,FPGA応用及び一般)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装,FPGA応用及び一般)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装,FPGA応用及び一般)
- ディープサブミクロン時代の半導体集積回路の技術課題とEDAへの期待 (電子システムの設計技術と設計自動化)
- オンチップマルチプロセッサのアーキテクチャ検討
- OpenGLベースRadiosity法CG生成の並列化検討
- イオン注入シミュレータ並列化による並列プロセッサアーキテクチャの定量的評価
- RISCパイプラインアーキテクチャの性能評価シミュレーション
- ED2000-123 / SDM2000-105 / ICD2000-59 携帯情報端末(IMT-2000等)用MPEG4-LSI技術
- ED2000-123 / SDM2000-105 / ICD2000-59 携帯情報端末(IMT-2000等)用MPEG4-LSI技術
- データ線共有方式による差動インターフェースの転送効率改善 (「VLSI一般」)
- 1.2V動作可能な中心周波数可変複素バンドパスフィルタ(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- 回路技術 電源とVthの動的制御でプロセサ電力を半減
- 誘導結合型チップ間無線通信における低消費電力デイジーチェーン送信器(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 誘導結合型チップ間無線通信における低消費電力デイジーチェーン送信器(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 1Tb/s 3Wチップ間誘導結合クロックデータトランシーバ(VLSI一般(ISSCC2006特集))
- 195Gb/s 1.2W電力制御機能付き3次元積層型誘導結合無線超配線(VLSI一般(ISSCC2005特集))
- 誘導結合チップ間無線超配線用インダクタおよび送受信回路の解析と設計(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 誘導結合チップ間無線超配線用インダクタおよび送受信回路の解析と設計(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 1.27Gb/s/pin, 3mW/pin Wireless Superconnect (WSC) Interface Scheme(VSLI一般(ISSCC'03関連特集))
- メディアプロセッサ向け350MHz動作 時分割多重8ポートSRAMとワード長可変乗算器
- マルチメディアLSIに適した専用メモリマクロの設計手法とMPEG2デコーダへの応用
- マルチメディアLSIに適した専用メモリマクロの設計手法とMPEG2デコーダへの応用
- センスアンプーフリップフロップを用いた200MHzを画像圧縮/伸張マクロセル : VLD, DCT/IDCT Macrocell using SA-F/F
- 2)低暗電流スタックCCDセンサ検討(情報入力研究会)
- 低暗電流スタックCCDセンサの検討 : 情報入力
- 0.5μmBiCMOSスタンダ-ドセル用高機能マクロセル
- VT-CMOS技術のレイアウト設計手法 : MPEG4 Video & Audio Codec LSIへの適用
- LSIの微細化に伴うフィジカル・シンセシスの重要性と実施例
- LSIの微細化に伴うフィジカル・シンセシスの重要性と実施例
- 4-1 システムLSIの低電力技術 : 情報社会を支えるシステムLSIが取り組む低電力化技術を解説(4.エネルギーを効率良く使う,環境を守る)
- マルチメディアCM0S VLSIのための低電力回路設計技術
- クロックによる2回アクセスのアキミュレータを用いた2次元IDCTマクロセル
- TA-2-2 低消費電力モバイル・マルチメディアSoC開発
- 超並列プロセッサ向けルーティング方式の定量的検討
- 1Mb/sデータ通信と±2.5cm相対的測距用のCMOSインパルスラジオUltra-Wideband送受信器(LSIシステムの実装・モジュール化・インタフェース技術, テスト技術)
- D-11-57 H.264における高速符号化アルゴリズムに関する一検討(D-11.画像工学A)
- 4.携帯電話用マルチメディアSoCの開発(モバイル社会を支える先端技術 : 小型化と使いやすさを極める)
- 小面積 Bluetooth 用トランシーバの設計