195Gb/s 1.2W電力制御機能付き3次元積層型誘導結合無線超配線(VLSI一般(ISSCC2005特集))
スポンサーリンク
概要
- 論文の詳細を見る
4層積層相当のチップ間において, 誘導結合無線通信を用いて195Gb/sのデータレートを達成した.1チップに195個の送受信器が50μmピッチで配列されており, 消費電力はトータル1.2Wとある.送信電力は通信距離に応じて制御することにより, 消費電力だけでなくクロストークも削減した.
- 社団法人電子情報通信学会の論文
- 2005-05-20
著者
-
桜井 貴康
東京大学
-
溝口 大介
慶応義塾大学理工学部電子工学科
-
三浦 典之
慶応義塾大学理工学部電子工学科
-
桜井 貴康
東京大学生産技術研究所
-
桜井 貴康
Institute Of Industrial Science University Of Tokyo
-
黒田 忠広
慶応義塾大学
-
三浦 典之
慶應義塾大学
-
井上 眞梨
慶應義塾大学
-
溝口 大介
慶應義塾大学
-
井上 眞梨
慶応義塾大学理工学部電子工学科
-
三浦 典之
慶應義塾大学理工学部電子工学科黒田研究室
-
三浦 典之
慶應義塾大学理工学部電子工学科
関連論文
- 2V有機CMOS回路とインクジェット印刷配線を用いたユーザ・カスタマイザブル・ロジック・ペーパー (情報センシング)
- 2V有機CMOSとシリコンCMOSを用いたEMI測定用風呂敷の原理検証(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- Double Thresholding方式を用いた1V299μW Flashing UWBトランシーバ(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Double Thresholding方式を用いた1V 299μW Flashing UWBトランシーバ(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 2V有機CMOS回路とインクジェット印刷配線を用いたユーザ・カスタマイザブル・ロジック・ペーパー(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 三次元SSDの低電力化技術とSSD向けプログラム電圧(20V)生成回路(メモリ技術)
- C-12-20 NAND型フラッシュSSD向け20Vブーストコンバータの制御方式(その1)(C-12.集積回路,一般セッション)
- C-12-21 NAND型フラッシュSSD向け20Vブーストコンバータの制御方式(その2)(C-12.集積回路,一般セッション)
- 次世代システムLSIを支えるスーパーコネクト伝送線路技術
- 次世代システムLSIを支えるスーパーコネクト伝送線路技術(パネルディスカッション)