マルチメディアCM0S VLSIのための低電力回路設計技術
スポンサーリンク
概要
- 論文の詳細を見る
CM0S集積回路の電力は, 微細化の結果, 今後も増大する. 本論文では, マルチメディアに求められる高性能で低電力なVLSIを実現するための回路設計技術を概説する. 低電力化のための一般的な方策と最近の研究動向を体系化すると共に, MTCMOSやVTCMOSといった低電圧回路技術や低容量回路技術としてのパストランジスタ論理に関する最近の研究成果をまとめる.
- 社団法人電子情報通信学会の論文
- 1997-05-25
著者
関連論文
- 電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
- ワイヤレス給電 (特集 エレクトロニクスの多様化を支える新デバイス技術--2020年を見据えて)
- A 1.2Gb/s/pin Wireless Superconnect Based on Inductive Inter-Chip Signaling (VLSI一般(ISSCC2004特集))
- 13.ワイヤレス給電(エレクトロニクスの多様化を支える新デバイス技術-2020年を見据えて-)
- 誘導結合による3次元積層チップおよび転送技術の提案
- 電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
- 電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
- ワイヤレス3-D NoCのための通信プロトコルの検討
- 誘導結合を用いたフィールドスタッカブルCMPのための3-D NoCアーキテクチャの検討
- 誘導結合を用いたフィールドスタッカブルCMPのための3-D NoCアーキテクチャの検討
- 可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ
- 可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ
- 可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ
- 可変閾値(VT)方式による0.9V 150MHz 10mW二次元離散コサイン変換プロセッサ
- A 0.9V 150MHz 10mW 4mm^2 2-D Discrete Cosine Transform Core Processor with Variable Threshold-Voltage (VT) Scheme
- 65nm CMOS GPU-0.1μm DRAM間8Tb/s 1pJ/b 0.8mm^2/Tb/s QDR誘導結合インタフェース(非接触メモリインターフェース,メモリ(DRAM, SRAM,フラッシュ,新規メモリ)技術)
- スピードを維持した50%省電力化回路
- スピードを維持した50%省電力化回路
- 低消費電力3次元システム集積に向けた65fJ/b誘導結合トランシーバ(学生・若手研究会)
- 0.14pJ/b誘導結合トランシーバ(新メモリ技術とシステムLSI)
- 5Gb/s 8×8 ATMスイッチLSI
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装,FPGA応用及び一般)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装,FPGA応用及び一般)
- チップ間無線通信を用いた3次元動的リコンフィギャラブルデバイスの実装(高速データ通信と実装,FPGA応用及び一般)
- 低電力CMOSVLSI回路設計技術(第2部微小化技術の最先端)
- 回路技術 電源とVthの動的制御でプロセサ電力を半減
- 誘導結合型チップ間無線通信における低消費電力デイジーチェーン送信器(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 誘導結合型チップ間無線通信における低消費電力デイジーチェーン送信器(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 1Tb/s 3Wチップ間誘導結合クロックデータトランシーバ(VLSI一般(ISSCC2006特集))
- 195Gb/s 1.2W電力制御機能付き3次元積層型誘導結合無線超配線(VLSI一般(ISSCC2005特集))
- 誘導結合チップ間無線超配線用インダクタおよび送受信回路の解析と設計(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 誘導結合チップ間無線超配線用インダクタおよび送受信回路の解析と設計(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 1.27Gb/s/pin, 3mW/pin Wireless Superconnect (WSC) Interface Scheme(VSLI一般(ISSCC'03関連特集))
- 4-1 システムLSIの低電力技術 : 情報社会を支えるシステムLSIが取り組む低電力化技術を解説(4.エネルギーを効率良く使う,環境を守る)
- マルチメディアCM0S VLSIのための低電力回路設計技術
- 1Mb/sデータ通信と±2.5cm相対的測距用のCMOSインパルスラジオUltra-Wideband送受信器(LSIシステムの実装・モジュール化・インタフェース技術, テスト技術)
- 1Mb/sデータ通信と±2.5cm相対的測距用のCMOSインパルスラジオUltra-Wideband送受信器(LSIシステムの実装・モジュール化・インタフェース技術, テスト技術)
- IR-UWBのマルチパス通信路における高速同期捕捉方法の提案(UWB,スペクトル拡散及び一般)
- IR-UWBにおける新しい同期捕捉方法の提案(移動通信ワークショップ)
- IR-UWBにおける新しい同期捕捉方法の提案(移動通信ワークショップ)
- IR-UWBにおける新しい同期捕捉方法の提案(移動通信ワークショップ)
- IR-UWBにおける新しい同期捕捉方法の提案(移動通信ワークショップ)
- IR-UWBにおける新しい同期捕捉方法の提案(移動通信ワークショップ)
- 結合伝送線路を用いた12Gb/s非接触インタフェース(3次元メモリ・インタフェース,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- 1. 総論 : システムLSIの可能性と課題
- 半導体集積回路(VLSI)の挑戦