32bit RISC CPUコアを内蔵したIEEE 802.11a準拠1チップMAC/PHYプロセッサ(VSLI一般(ISSCC'03関連特集))
スポンサーリンク
概要
- 論文の詳細を見る
0.18umCMOSプロセスでIEEE 802.11a準拠の1chip MAC/PHYプロセッサの作成に成功した。10.91×10.91mm^2の361pin PFBGAパッケージに30万トランジスタを集積した。ハードウェアと32bit RISC Processor上のファームウェアでMAC機能をすべて実装している。PHYは最大54Mbpsまですべてのデータ転送レートを実装している。
- 社団法人電子情報通信学会の論文
- 2003-05-21
著者
-
相川 健
株式会社東芝
-
長谷川 純
株式会社東芝
-
藤田 哲也
株式会社東芝
-
藤田 哲也
東芝セミコンダクター社
-
塩沢 竜生
株式会社東芝
-
藤澤 俊雄
株式会社東芝
-
土江 孝二
株式会社東芝
-
斎藤 利忠
株式会社東芝
-
畝川 康夫
株式会社東芝
-
畝川 康夫
(株)東芝soc研究開発センター
-
藤田 哲也
(株)東芝soc研究開発センター
-
藤澤 俊雄
(株)東芝soc研究開発センター
-
斎藤 利忠
(株)東芝soc研究開発センター
-
土江 孝二
(株)東芝SoC研究開発センター
-
塩沢 竜生
(株)東芝SoC研究開発センター
関連論文
- 電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
- A 160mW, 80nA Standby, MPEG-4 Audiovisual LSI with 16Mb Embedded DRAM and a 5GOPS Adaptive Post Filter(VSLI一般(ISSCC'03関連特集))
- 32bit RISC CPUコアを内蔵したIEEE 802.11a準拠1チップMAC/PHYプロセッサ(VSLI一般(ISSCC'03関連特集))
- コンディショナルクロッキングF/Fの低電力H.264/MPEG-4オーディオ/ビデオコーデックへの応用(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- モジュールの電圧/周波数を動的に制御したH.264/MPEG-4 Audio/Visual Codec LSI(VLSI一般(ISSCC2005特集))
- A 160mW, 80nA Standby, MPEG-4 Audiovisual LSI with 16Mb Embedded DRAM and a 5GOPS Adaptive Post Filter(VSLI一般(ISSCC'03関連特集))
- A 160mW, 80nA Standby, MPEG-4 Audiovisual LSI with 16Mb Embedded DRAM and a 5GOPS Adaptive Post Filter(VSLI一般(ISSCC'03関連特集))
- A 160mW, 80nA Standby, MPEG-4 Audiovisual LSI with 16Mb Embedded DRAM and a 5GOPS Adaptive Post Filter(VSLI一般(ISSCC'03関連特集))
- 電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
- 電圧制御手法を導入した低消費電力MPEG4圧縮伸長LSI
- 可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ
- 可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ
- 可変電源電圧(VS)方式による300MIPS/W VTCMOS RISCプロセッサ
- 可変閾値(VT)方式による0.9V 150MHz 10mW二次元離散コサイン変換プロセッサ
- A 0.9V 150MHz 10mW 4mm^2 2-D Discrete Cosine Transform Core Processor with Variable Threshold-Voltage (VT) Scheme
- HD映像伝送を実現する無線LANベースバンドLSIの開発
- HD映像伝送を実現する無線LANベースバンドLSIの開発(デジタル・情報家電, 放送用, ゲーム機用システムLSI, 及び一般)
- 622Mbps ATMスイッチアクセスLSI
- 622Mbps ATMスイッチアクセスLSI
- ATMスイッチにおけるスケジューリング制御の実装方式
- ATMスイッチにおけるスケジューリング制御の実装方式
- C-12-29 ATMスイッチのLSI間セル同期方式
- 5GHz帯無線LANによる無線A/Vデータ伝送システム(プロセッサ,DSP,画像処理技術及び一般)
- 5GHz帯無線LANによる無線A/Vデータ伝送システム(プロセッサ,DSP,画像処理技術及び一般)
- 5GHz帯無線LANによる無線A/Vデータ伝送システム(プロセッサ,DSP,画像処理技術及び一般)
- 5GHz帯無線LANによる無線A/Vデータ伝送システム(プロセッサ,DSP,画像処理技術及び一般)
- 5Gb/s 8×8 ATMスイッチLSI
- 622Mbps ATMスイッチLSIにおけるインターフェース回路
- データ線共有方式による差動インターフェースの転送効率改善 (「VLSI一般」)
- 155MbpsATM/AAL3/4/5プロトコル処理用LSI
- 無線通信用マルチモードLSI技術 (特集 進化する無線・ネットワーク技術とその応用)
- ビット線電力計算回路とデジタルLDOを使用した2電源SRAMの消費電力削減スキーム(メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- 小面積 Bluetooth 用トランシーバの設計
- 時間領域アナログ&デジタル混成信号処理技術を用いたLDPC復号回路(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 時間領域アナログ&デジタル混成信号処理技術を用いたLDPC復号回路(低電圧/低消費電力技術,新デバイス・回路とその応用)