CPLDのPLAブロックにおけるクロスポイント故障および縮退故障の診断法
スポンサーリンク
概要
- 論文の詳細を見る
本稿では、CPLDのPLAブロックにおけるクロスポイント故障および縮退故障の診断法を提案する。CPLDはPLAブロックが相互に接続されたデバイスであり、設計変更が容易なため広く用いられている。これまでCPLDのクロスポイント故障および縮退故障の検出に関する研究は行われてきたが、故障診断に関しては十分な研究がなされていない。本論文では診断用のコンフィギュレーションを調査し、CPLDのPLAブロックにおけるクロスポイント故障および縮退故障の診断法を考案した。結果として8回のコンフィギュレーションで100%の故障が診断可能であることを示す。4回のコンフィギュレーションでは98.5%の故障が診断可能であった。
- 社団法人電子情報通信学会の論文
- 2002-11-21
著者
-
山崎 浩二
明治大学理工学部情報科学科
-
山崎 浩二
明治大学情報コミュニケーション学部
-
堤 利幸
明治大学理工学部情報科学科
-
堤 利幸
明治大学理工学部
-
堤 利幸
明治大学
-
落合 渉
明治大学大学院理工学研究科
-
冨澤 一隆
明治大学大学院理工学研究科
関連論文
- 抵抗性オープン故障のモデル化とそのテスト生成について (ディペンダブルコンピューティング)
- 故障励起関数を利用したオープン故障の診断法
- マルチサイクルキャプチャ遷移故障テスト生成を用いたテスト不可能故障の原因解析(テスト生成,VLSI設計とテスト及び一般)
- 抵抗性オープン故障のモデル化とそのテスト生成について(テスト生成,VLSI設計とテスト及び一般)
- TEGチップのデジタル測定によるオープン故障のモデル化の検討(故障モデル・故障許容・故障診断,VLSI設計とテスト及び一般)
- 故障励起関数を利用したオープン故障の診断法(ディペンダブルコンピューティング)
- 隣接信号線を考慮したオープン故障のテストパターンについて(欠陥ベーステスト,VLSI設計とテスト及び一般)
- TEGチップを用いたオープン故障の解析(テスト生成,デザインガイア2008-VLSI設計の新しい大地)
- TEGチップを用いたオープン故障の解析(テスト生成,デザインガイア2008-VLSI設計の新しい大地)
- TEGチップを用いたオープン故障の解析(テスト生成,デザインガイア2008-VLSI設計の新しい大地-)
- オープン故障診断の性能向上について(設計/テスト/検証)
- 隣接信号線を考慮した動的なオープン故障に対する故障診断法(故障診断,VLSI設計とテスト及び一般)
- 隣接信号線を考慮したオープン故障の一モデルとその故障診断(BISTと故障診断,VLSI設計とテスト及び一般)
- 検出/非検出情報に基づく複数故障モデルに対する故障診断法(故障診断, VLSI 設計とテスト及び一般)
- 検出/非検出情報に基づくオープン故障診断への誤り経路追跡法の適用(故障診断, VLSI 設計とテスト及び一般)
- 不確かなテスト集合の検出/非検出情報に基づくオープン故障の診断法(BIST と故障診断, VLSI 設計とテスト及び一般)
- 不確かなテスト集合の検出/非検出情報に基づくブリッジ故障の診断法(BIST と故障診断, VLSI 設計とテスト及び一般)
- 不確かなテスト集合によるブリッジ故障診断(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 不確かなテスト集合によるブリッジ故障診断(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 不確かなテスト集合によるブリッジ故障診断(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 不確かなテスト集合によるブリッジ故障診断(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- Pass/Fail情報を用いた単一ブリッジ故障の診断における診断テストと故障モデルの関係(VLSI設計とテスト)
- CPLDのPLAブロックにおけるクロスポイント故障および縮退故障の診断法
- テストパターンの静的圧縮における厳密解と貧欲解の比較(上流テスト・テスト圧縮,VLSI設計とテスト及び一般)
- 論理回路の故障診断法 : 外部出力応答に基づく故障箇所指摘法の発展(ディペンダブルコンピューティング)
- 部分可観測な順序回路における論理故障の一診断法
- テスト不可能故障の検出数の削減のためのスキャンテスト生成法(システムレベル設計,システム設計及び一般)
- スキャンテストにおけるテスト不可能故障の検出を削減するためのテスト生成法(テスト生成,VLSI設計とテスト及び一般)
- SATを用いたATPG困難故障に対する冗長故障判定の高速化(テスト生成,VLSI設計とテスト及び一般)
- マルチサイクルキャプチャテストを用いたフルスキャン設計回路の縮退故障テスト生成(スキャンテスト,VLSI設計とテスト及び一般)
- テスト生成における決定ノードの有効性解析(セッション3 : テスト生成, VLSI設計とテスト及び一般)
- デバイス特性による Si ナノ細線の評価と自己抑止酸化による細線幅の改善
- 半導体デバイスの信頼性基礎講座(7) : スケーリングと信頼性(信頼性基礎講座)
- 最新SOIデバイス技術と信頼性(先端LSI技術と信頼性)
- Flex Power FPGAの動作スピードと消費電力の解析 : 回路レベルからチップレベルまで(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- 故障シミュレータを利用した順序回路における単一論理故障の一診断法
- 故障シミュレータを利用した順序回路における単一論理故障の一診断法
- 故障シミュレータを利用した順序回路における単一論理故障の一診断法
- D-10-5 単一縮退故障シミュレータを用いた順序回路における多重故障の診断
- CMOS回路における短絡故障の一モデルとそのテスト生成法
- テストパターンの診断分解能に及ぼす影響
- 2重故障シミュレータを用いた組合せ回路における多重論理故障の診断法
- 誤り経路追跡と故障シミュレーションを用いた順序回路における単一故障の一診断法
- 組合せ回路における論理故障のシミュレーションに基づく一診断法
- 組合せ回路におけるn線間の短絡故障の診断法
- 電力を再構成可能なFlex Power FPGAの低消費電力プロセスによる試作と評価(デザインガイア2010 : VLSI設計の新しい大地)
- 教育用マイコンCOMET IIのCコンパイラ開発(FPGAとその応用及び一般)
- 教育用マイコンCOMET IIのCコンパイラ開発(FPGAとその応用及び一般)
- 教育用マイコンCOMETIIのCコンパイラ開発(FPGAとその応用及び一般)
- 教育用マイコンCOMET IIのCコンパイラ開発(FPGAとその応用及び一般)
- 組合せ回路の単一短絡故障に対する検出率の一評価法
- 組合せ回路における単一短絡故障の診断法
- 半導体位置検出素子とレーザー光を用いた弾性体棒の縦振動の測定
- 弾性体棒における縦振動のレーザー光による視覚化
- CPLDのPLAブロックにおけるクロスポイント故障および縮退故障の診断法
- ヘテロ接合ホットエレクトロン半導体素子のモンテカルロ解析
- 電子遷移効果素子の安定性について
- 多重外部出力検出テスト生成方法(テスト生成, VLSI 設計とテスト及び一般)
- 故障活性化率向上のための可変n回テスト生成法とその品質評価に関する研究(スキャンテスト,VLSI設計とテスト及び一般)
- 故障活性化率向上のためのn回検出テスト生成法(ディペンダブルコンピューティング研究専門委員会推薦論文,ディペンダブルコンピューティング)
- 正当化経路に着目した故障診断向きテスト生成に関する一考察(セッション2 : 故障シミュレーションと故障診断, VLSI設計とテスト及び一般)
- n 回検出テストの故障診断に対する有用性に関する一考察(故障診断, VLSI 設計とテスト及び一般)
- 論理回路の故障診断法 : 外部出力応答に基づく故障箇所指摘法の発展
- CMOSデバイスのばらつき(CMOS技術の限界,課題,新しい展開)
- CT-3-2 Flex Power FPGA : しきい値電圧をプログラム可能な超低消費電力FPGAの開発(CT-3.超低消費電力LSIにより広がる新しい応用,チュートリアルセッション,ソサイエティ企画)
- しきい値電圧をプログラム可能な超低消費電力FPGA用デモシステムの開発(デバイスアーキテクチャと性能評価技術)
- シグナルインティグリティ不良に対する実証的研究の試み(設計/テスト/検証)
- テスト圧縮効率化のためのテスト生成に関する一考察(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- テスト圧縮効率化のためのテスト生成に関する一考察(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- 情報教育と情報入試:11.情報入試で求める人材とは -文系学部の場合-
- しきい値電圧をプログラム可能な超低消費電力FPGA用デモシステムの開発
- シグナルインティグリティ不良に対する実証的研究の試み