C-11-6 Stacked-SGT DRAMを用いた2.4F^2メモリセル技術
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2002-08-20
著者
-
舛岡 富士雄
東北大学電気通信研究所
-
鈴木 正彦
東北大学電気通信研究所
-
岩井 信
東北大学電気通信研究所
-
桜庭 弘
東北大学 電気通信研究所
-
遠藤 哲郎
東北大学 電気通信研究所
-
舛岡 富士雄
東北大学 電気通信研究所
-
鈴木 正彦
東北大学 電気通信研究所
-
岩井 信
東北大学 電気通信研究所
-
遠藤 哲郎
東北大学 学際科学国際高等研究センター
関連論文
- SGTトランジスタを用いたギガビットDRAMの設計
- Surrounding Gate Transistorにおける量子効果を考慮したC-V特性のウェハ面方位依存性(プロセス・デバイス・回路シミュレーション及び一般)
- 強反転領域におけるSGTの移動度増加(プロセス・デバイス・回路シミュレーション及び一般)
- C-11-5 Surrounding Gate Transistorにおける量子効果を考慮した反転層電子分布(C-11.シリコン材料・デバイス,エレクトロニクス2)
- 強反転領域におけるSGTの移動度増加
- C-11-4 Double-Gate MOSFET における空間電荷密度のシリコン膜厚依存性
- C-11-9 部分空乏型および完全空乏型SOI MOSFETの過渡応答
- フィードバック技術を用いた新しいビットラインダイレクトセンス回路によるフラッシュメモリの高速化(集積エレクトロニクス)
- SGT試作のためのSi柱側壁の犠牲酸化
- SGT試作のためのSi柱側壁の犠牲酸化