吉村 正義 | 九州大学大学院システム情報科学研究院
スポンサーリンク
概要
関連著者
-
吉村 正義
九州大学大学院システム情報科学研究院
-
細川 利典
日本大学生産工学部
-
松永 裕介
九州大学大学院システム情報科学研究院
-
高田 大河
九州大学大学院システム情報科学研究院
-
安浦 寛人
九州大学大学院システム情報科学研究院
-
安浦 寛人
九州大学大学院システム情報科学研究科情報工学専攻
-
山崎 浩二
明治大学情報コミュニケーション学部
-
赤峰 悠介
九州大学大学院システム情報科学府
-
山崎 浩二
明治大学
-
Yasuura Hiroto
The Graduate School Of Engineering Sciences Kyushu University
-
Yasuura Hiroto
Department Of Computer Science And Communication Engineering Graduate School Of Information Science
-
Yasuura Hiroto
Kyushu Univ. Fukuoka‐shi Jpn
-
柏崎 智史
日本大学大学院生産工学研究科
-
安浦 寛人
九州大学大学院 システム情報科学研究院
-
陳 贇
日本大学大学院生産工学研究科
-
安浦 寛人
九州大学 大学院 システム情報科学研究科
-
Yasuura Hiroto
The Department Of Computer Science And Communication Engineering Graduate School Of Information Scie
-
小河 宏志
日本大学大学院生産工学研究科
-
伊藤 侑磨
九州大学大学院システム情報科学府情報工学専攻
-
若杉 諒介
日本大学大学院生産工学研究科
-
早川 鉄平
日本大学大学院生産工学研究科
-
平田 元春
九州大学大学院システム情報科学府
-
若園 大洋
日本大学大学院生産工学研究科
-
沈 揚
日本大学大学院生産工学研究科
-
荻田 英実
日本大学大学院生産工学研究科
-
梶原 誠司
九州工業大学情報工学部電子情報工学科
-
小津和 大昌
九州大学大学院システム情報科学府
-
大森 悠翔
富士通マイクロエレクトロニクス
-
原田 翔次
九州大学大学院システム情報科学府
-
梶原 誠司
九州工業大学:jst Crest
-
吉村 正義
福岡知的クラスター研究所
-
Kajihara S
Kyushu Inst. Technol. Iizuka‐shi Jpn
-
松永 裕介
九州大学 大学院システム情報科学研究院 情報工学部門
-
梶原 誠司
九州工業大学
-
高橋 明彦
日本大学大学院生産工学研究科
-
楠山 友紀乃
日本大学大学院生産工学研究科
-
山崎 達也
日本大学大学院生産工学研究科
-
馬場 謙介
九州大学大学院システム情報科学研究院
-
佐藤 寿倫
九州大学システムLSI研究センター
-
佐藤 寿倫
九州大学システムlsi センター
-
杉原 真
豊橋技術科学大学情報工学系
-
杉原 真
九州大学大学院システム情報科学研究科情報工学専攻
-
湯本 仁高
日本大学大学院生産工学研究科
-
馬場 謙介
九州大学大学院システム情報科学府・研究院
-
佐藤 寿倫
福岡大学
-
秋山 祐介
日本大学大学院生産工学研究科
-
万 玲玲
日本大学大学院生産工学研究科
-
細川 利典
日本大学大学院生産工学研究科
-
長谷川 創
九州大学大学院システム情報科学府
-
城林 直樹
九州大学大学院システム情報科学府
-
伊藤 侑磨
九州大学工学部電気情報工学科
-
大森 悠翔
日本大学大学院生産工学研究科
-
小河 宏志
日本大学生産工学部
-
山崎 浩二
明治大学清報コミュニケーション学部
-
杉原 真
豊橋技術科学大学大学院工学研究科情報・知能工学系|独立行政法人科学技術振興機構 Crest
-
杉原 真
豊橋技術科学大学:独立行政法人科学技術振興機構 Jst
-
山崎 紘史
日本大学大学院生産工学研究科
-
綾部 秀紀
九州大学大学院システム情報科学府
-
佐藤 寿倫
福岡大学工学部電子情報学科:独立行政法人科学技術振興機構
著作論文
- セルベース設計に適したSER評価の為のパルス発生確率解析手法(ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- マルチサイクルキャプチャ遷移故障テスト生成を用いたテスト不可能故障の原因解析(テスト生成,VLSI設計とテスト及び一般)
- 遷移故障テスト圧縮指向制御ポイント挿入法(遅延故障テスト,VLSI設計とテスト及び一般)
- RSA暗号回路の安全なテスト容易化設計(テストII,デザインガイア2009-VLSI設計の新しい大地-)
- ランダムパターンレジスタント故障検出用ドントケア抽出を用いたBASTアーキテクチャにおけるテストパターンマッチング法(設計/テスト/検証)
- AI-1-6 ディペンダブルVLSI設計技術への挑戦(AI-1.デイベンダブルVLSIに向けて,依頼シンポジウム,ソサイエティ企画)
- RSA暗号回路の安全なテスト容易化設計(テストII,デザインガイア2009-VLSI設計の新しい大地)
- ソフトエラーに起因するパルスのラッチ確率のモデル化(ディペンダブル設計,物理設計及び一般)
- 順序回路のソフトエラー耐性評価手法の状態数削減による高速化(システム設計・高位論理設計,システムオンシリコンを支える設計技術)
- スキャンべース攻撃とその防御法に対する定量的なセキュリティ評価(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地)
- スキャンベース攻撃とその防御法に対する定量的なセキュリティ評価(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地-)
- 算術演算器を含む回路に対する高速なソフトエラー率評価手法(ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 算術演算器を含む回路に対する高速なソフトエラー率評価手法(ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 順序回路のソフトエラー耐性評価における高精度な近似評価手法(ディペンダブル設計,システム設計及び一般)
- 有限状態機械の分割に基づく定常状態確率の近似計算手法(ディペンダブル設計,システム設計及び一般)
- テスト圧縮指向ドントケア抽出法(テストII,デザインガイア2009-VLSI設計の新しい大地)
- 順序回路のソフトエラー耐性評価における近似手法の計算精度および実行時間の評価(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地)
- テスト圧縮指向ドントケア抽出法(テストII,デザインガイア2009-VLSI設計の新しい大地-)
- 順序回路のソフトエラー耐性評価における近似手法の計算精度および実行時間の評価(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地-)
- テスト不可能故障の検出数の削減のためのスキャンテスト生成法(システムレベル設計,システム設計及び一般)
- SER評価のための論理回路におけるパルスの伝搬解析(ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- セルベース設計に適したSER評価の為のパルス発生確率解析手法(ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- SER評価のための論理回路におけるパルスの伝搬解析(ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- スキャンテストにおけるテスト不可能故障の検出を削減するためのテスト生成法(テスト生成,VLSI設計とテスト及び一般)
- SATを用いたATPG困難故障に対する冗長故障判定の高速化(テスト生成,VLSI設計とテスト及び一般)
- 検出容易故障に着目したドントケア数増加手法 : BASTアーキテクチャへの適用(スキャンテスト・テスト容易化高位合成,VLSI設計とテスト及び一般)
- スキャンパス攻撃を考慮した暗号LSIのテスタビリティ評価(フォールトセキュア・セキュリティ・2線2相回路のテスト,VLSI設計とテスト及び一般)
- マルチサイクルキャプチャテストを用いたフルスキャン設計回路の縮退故障テスト生成(スキャンテスト,VLSI設計とテスト及び一般)
- テスト生成における間接含意の効率的な生成方法(テスト,システム設計及び一般)
- テスト生成における間接含意の効率的な生成方法(テスト,システム設計及び一般)
- キャプチャ時消費電力指向テスト生成における検出疑似外部出力決定法(テスト設計1,デザインガイア2010-VLSI設計の新しい大地-)
- キャプチャ時消費電力指向テスト生成における検出疑似外部出力決定法(テスト設計1,デザインガイア2010-VLSI設計の新しい大地-)
- スキャンベース攻撃とその防御法に対する定量的なセキュリティ評価
- 機能的時間展開モデルを用いたデータパス回路のテスト生成法(テスト生成,VLSI設計とテスト及び一般)
- 製造ばらつきを考慮したフィールドテストのためのクリティカルパス解析(フィールドテスト・製造ばらつき,VLSI設計とテスト及び一般)
- キャプチャ時消費電力指向テスト生成における検出疑似外部出力決定法
- ケアビット分布制御ドントケア抽出 : キャプチャ消費電力削減への適用(設計/テスト/検証)
- VLSIの製造バラつきと経年劣化を考慮したアダプティブフィールドテストにおけるパス選択結果における一考察(設計/テスト/検証)
- 組み合わせ回路のソフトエラー耐性評価における近似手法の統計科学的な精度評価(信頼性/プロセッサ/高位設計,物理設計及び一般)
- 故障活性化率向上指向ドントケア割当て法の評価 (ディペンダブルコンピューティング)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について (システム数理と応用)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について (信号処理)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について (VLSI設計技術)
- VLSIの製造バラつきと経年劣化を考慮したアダプティブフィールドテストにおけるパス選択法に関する考察(テスト設計2,デザインガイア2011-VLSI設計の新しい大地-)
- VLSIの製造バラつきと経年劣化を考慮したアダプティブフィールドテストにおけるパス選択法に関する考察(テスト設計2,デザインガイア2011-VLSI設計の新しい大地-)
- BASTにおけるテストデータ量を削減するためのスキャンチェインの接続法(テスト設計1,デザインガイア2011-VLSI設計の新しい大地-)
- BASTにおけるテストデータ量を削減するためのスキャンチェインの接続法(テスト設計1,デザインガイア2011-VLSI設計の新しい大地-)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について (回路とシステム)
- AES暗号回路におけるトロイ設計の影響評価(回路設計・ハードウェアトロイ設計,VLSI設計とテスト及び一般)
- 制御ポイント挿入による遷移故障テストパターン削減法(テスト生成・レスト容易化設計,VLSI設計とテスト及び一般)
- 遷移故障テストパターンに基づいた故障活性化率向上指向ドントケア割当て法 (ディペンダブルコンピューティング)
- 制御ポイント挿入による遷移故障テストパターン削減法
- VLSIの製造バラつきと経年劣化を考慮したアダプティブフィールドテストにおけるパス選択法に関する考察
- VLSIの製造バラつきと経年劣化を考慮したアダプティブフィールドテストにおけるパス選択法に関する考察
- BASTにおけるテストデータ量を削減するためのスキャンチェインの接続法
- AES暗号回路におけるトロイ設計の影響評価
- BASTにおけるテストデータ量を削減するためのスキャンチェインの接続法
- 故障活性化率向上指向ドントケア割当て法の評価(設計/テスト/検証)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について(システムと信号処理及び一般)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について(システムと信号処理及び一般)
- テスト圧縮効率化のためのテスト生成に関する一考察(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- テスト圧縮効率化のためのテスト生成に関する一考察(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- 遷移故障テストパターンに基づいた故障活性化率向上指向ドントケア割当て法(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について(システムと信号処理及び一般)
- 遷移故障テストパターンに基づいた故障活性化率向上指向ドントケア割当て法(テスト,デザインガイア2012-VLSI設計の新しい大地-)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について(システムと信号処理及び一般)
- AES暗号回路におけるトロイ回路設計の影響評価およびその一考察(セキュリティとテスト, VLSI設計とテスト及び一般)
- 縮退故障テスト集合と遷移故障テスト集合を用いた欠陥検出能力向上のためのドントケア割当て法(欠陥検出能力評価, VLSI設計とテスト及び一般)