高田 大河 | 九州大学大学院システム情報科学研究院
スポンサーリンク
概要
関連著者
-
高田 大河
九州大学大学院システム情報科学研究院
-
松永 裕介
九州大学大学院システム情報科学研究院
-
高田 大河
九州大学大学院システム情報科学研究院情報工学専攻
-
松永 裕介
九州大学 大学院システム情報科学研究院 情報工学部門
-
吉村 正義
九州大学大学院システム情報科学研究院
-
高田 大河
九州大学
-
村上 和彰
九州大学大学院システム情報科学府
-
杉原 真
豊橋技術科学大学情報工学系
-
杉原 真
財団法人九州システム情報技術研究所
-
中村 健太
九州大学
-
中村 健太
九州大学大学院システム情報科学研究院情報理学専攻
-
杉原 真
九州大学大学院システム情報科学研究科情報工学専攻
-
河野 幸弘
イービーム
-
奥村 勝弥
東京大学先端科学技術研究センター
-
林 博昭
東京エレクトロン
-
稲浪 良市
イービーム
-
岸本 克己
イービーム
-
長谷部 鉄也
東京エレクトロン
-
村上 和彰
九州大学 情報基盤センター
-
奥村 勝弥
東京大学
-
杉原 真
豊橋技術科学大学大学院工学研究科情報・知能工学系|独立行政法人科学技術振興機構 Crest
-
杉原 真
豊橋技術科学大学:独立行政法人科学技術振興機構 Jst
-
村上 和彰
九州大学
-
松永 裕介
九州大学
-
村上 和彰
九州大学:戦略的創造研究推進事業
-
中村 健太
九州大学大学院 システム情報科学研究院 情報理学部門
-
高田 大河
九州大学 大学院システム情報科学府 情報工学専攻
-
村上 和彰
九州大学大学院 システム情報科学研究院 情報知能工学部
-
村上 和彰
九州大学大学院 システム情報科学研究院 情報理学部門
-
中村 健太
九州大学システム情報科学研究院情報理学部門
著作論文
- FPGA向けテクノロジ・マッピングにおける深さ最小ネットワーク生成のための効率的なカット列挙手法(FPGA実装設計,FPGA応用及び一般)
- キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
- キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
- キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
- キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
- フレックスマージ : LUT数削減を目的としたLUT型FPGA向け論理最適化手法(論理設計,デザインガイア2009-VLSI設計の新しい大地)
- フレックスマージ:LUT数削減を目的としたLUT型FPGA向け論理最適化手法(論理設計,デザインガイア2009-VLSI設計の新しい大地-)
- キャラクタプロジェクション法における描画面積の最適化による描画時間の削減(組込技術とネットワークに関するワークショップETNET2006)
- キャラクタプロジェクション法における描画面積の最適化による描画時間の削減(組込技術とネットワークに関するワークショップETNET2006)
- キャラクタプロジェクション法における描画面積の最適化による描画時間の削減(組込技術とネットワークに関するワークショップETNET2006)
- FPGA向けテクノロジ・マッピングにおける深さ最小ネットワーク生成のための効率的なカット列挙手法(FPGA実装設計,FPGA応用及び一般)
- FPGA向けテクノロジ・マッピングにおける深さ最小ネットワーク生成のための効率的なカット列挙手法(FPGA実装設計,FPGA応用及び一般)
- FPGA向けテクノロジ・マッピングにおける深さ最小ネットワーク生成のための効率的なカット列挙手法(FPGA実装設計,FPGA応用及び一般)
- LUT型FPGA向けテクノロジ・マッピングにおける深さ制約下のLUT数削減手法(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- LUT型FPGA向けテクノロジ・マッピングにおける深さ制約下のLUT数削減手法(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- LUT型FPGA向けテクノロジ・マッピングにおける深さ制約下のLUT数削減手法(FPGA/設計事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- LUT段数最小かつ個数極小なLUT型FPGA向けテクノロジ・マッピング(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- LUT段数最小かつ個数極小なLUT型FPGA向けテクノロジ・マッピング(論理・回路設計,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- LUT段数最小かつ個数極小なLUT型FPGA向けテクノロジ・マッピング(論理・回路設計,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 最大の可観測性ドントケア集合の抽出におけるCODCを用いた近似手法(VLSI設計技術,FPGA応用及び一般)
- 最大の可観測性ドントケア集合の抽出におけるCODCを用いた近似手法(VLSI設計技術,FPGA応用及び一般)
- 最大の可観測性ドントケア集合の抽出におけるCODCを用いた近似手法(VLSI設計技術,FPGA応用及び一般)
- 順序回路におけるソフトエラーの論理マスク効果の効率的な解析手法について (VLSI設計技術)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について (システム数理と応用)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について (信号処理)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について (VLSI設計技術)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について (回路とシステム)
- 順序回路におけるソフトエラーの論理マスク効果の効率的な解析手法について(信頼性,システムオンシリコンを支える設計技術)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について(システムと信号処理及び一般)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について(システムと信号処理及び一般)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について(システムと信号処理及び一般)
- 順序回路における一時故障を対象とした故障シミュレーションのヒューリスティックの評価について(システムと信号処理及び一般)