人工指紋デバイス : ロジックLSI互換プロセスで作成した多結晶シリコンTFTによるセキュリティーの作りこみ
スポンサーリンク
概要
- 論文の詳細を見る
デジタル社会を安全なものにするためにロジックLSIコンパチブルプロセスで形成した多結晶シリコン薄膜トランジスタ(Thin Film Transistor=TFT)を用いた人工指紋デバイス(Artificial Fingerprint Device=AFD)を提案する。人間の指紋の替わりに、多結晶シリコンTFTの特性バラツキが利用される。TFTの特性ばらつきは、ランダムであり、ユニークで改変の不可能な、また、複製の不可能な番号を提供できる。多結晶シリコンTFTの性質を利用すれば、安定な認識動作も実現できる。
- 社団法人電子情報通信学会の論文
- 2002-01-15
著者
-
前川 繁登
三菱電機株式会社LSI研究所
-
前田 茂伸
三菱電機株式会社ULSI技術開発センター
-
一法師 隆志
三菱電機株式会社ULSI技術開発センター
-
犬石 昌秀
三菱電機株式会社ULSI技術開発センター
-
一法師 隆志
(株)ルネサステクノロジ先端デバイス開発部
-
犬石 昌秀
株式会社ルネサステクノロジ 先端デバイス開発部
-
犬石 昌秀
株式会社ルネサステクノロジ
-
前川 繁登
(株)ルネサステクノロジ先端デバイス開発部
-
栗山 祐忠
三菱電機株式会社 知的財産権センター
-
前田 茂伸
三菱電機株式会社 Ulsi技術開発センター
-
栗山 祐忠
三菱電機株式会社 知的財産センター
-
前田 茂伸
Ulsi開発センター
-
前川 繁登
(株)ルネサステクノロジ
関連論文
- ロジックプロセス互換型SESOメモリセルによる低ソフトエラー(0.1FIT/Mb)、高速動作(100MHz)、長リテンション(100ms)の実現(低電圧/低消費電力技術,新デバイス・回路とその応用)
- HDTVカメラ用1インチ150万画素IT-CCD撮像素子(論文固体撮像技術)
- 5)HDTVカメラ用1インチ150万画素IT-CCD撮像素子(〔情報入力研究会コンシューマエレクトロニクス研究会〕合同)
- HDTVカメラ用1"150万画素IT-CCD撮像素子 : 情報入力,コンシューマエレクトロニクス
- 2-10 ハイビジョンカメラ用1" 150万画素IT-CCD撮像素子
- ボディ浮遊SOI MOSトランジスタの電流駆動能力低下メカニズムとその改善構造
- パーシャルトレンチ分離構造を用いたバルクレイアウト互換0.18μm SOI CMOS技術
- フィールドシールド分離SOI MOSFETにおける放射線耐性の解析
- フィールドシールドアイソレーション技術を用いた0.35μm大規模SOIゲートアレー
- 水素化処理によるSOI寄生MOSFETの低しきい値電圧化の抑制
- 高抵抗基板とハイブリッドトレンチ分離を用いた0.18μmSOI技術のRF/アナログ混載への応用について
- 部分空乏型トランジスタを用いたCADライブラリ共有型SOI/CMOSゲートアレイ
- 高速通信用LSIにおけるSOI/CMOS 回路設計技術
- 内壁酸化およびゲート酸化にランプ酸化法を用いたシャロートレンチ分離による逆ナローチャネル効果の抑制
- 高信頼性と高性能を両立するシステムオンチップ対応CMOS
- アクティブボディ効果を利用した低電源電圧動作可能なSOI CMOS低雑音増幅器
- デュアルオフセット構造を有する135GHzf_SOI MOSFETの高周波アナログ混載技術
- SOIウェーハの表面欠陥評価とそのデバイス特性への影響
- 65nm SoC向け混載SRAMでの動作マージン改善回路(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 65nm SoC向け混載SRAMでの動作マージン改善回路
- ボディ電位制御技術を用いた低電圧・高速動作ABC-SOI SRAM
- ボディ電位制御技術を用いた低電圧・高速動作ABC-SOI SRAM(IEDM特集:先端CMOSデバイス・プロセス技術)
- インバータ速度制御、低Vthバラツキを可能にする薄膜BOX-SOIデュアル・バックバイアス制御技術(IEDM(先端CMOSデバイス・プロセス技術))
- SOI基板材料の品質評価と技術課題
- 部分空乏型トランジスタを用いたCADライブラリ共有型SOI/CMOSゲートアレイ
- 65nm SoC向け混載SRAMでの動作マージン改善回路(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 65nm SoC向け混載SRAMでの動作マージン改善回路
- 部分空乏型SOIデバイス
- SOI MOS トラジスタの問題点と高性能化
- 三次元デバイスシミュレーションを用いたSOI MOSFETにおける寄生MOSFETの解析
- ロジックプロセス互換型SESOメモリセルによる低ソフトエラー(0.1FIT/Mb)、高速動作(100MHz)、長リテンション(100ms)の実現(低電圧/低消費電力技術,新デバイス・回路とその応用)
- ディープサブミクロン領域におけるACホットキャリヤ劣化寿命予測シミュレーション(ディープサブミクロンMOSトランジスタ技術小特集)
- C-10-18 0.18μmメッシュアレイMOSFETの高周波特性に関する検討
- 2.4GHz帯Si-CMOS MMICフロントエンド (「VLSI一般」)
- C-10-7 2.4GHz/5.2GHz帯Si-CMOS MMIC低雑音増幅器
- C-10-11 2.4GHz帯 Si-CMOSフロントエンドMMICの試作
- ハイブリッドトレンチ分離SOIデバイスにおけるボディ電位制御技術(半導体Si及び関連材料・評価)
- SOIを用いたキャパシタレス・ツイントランジスタRAM(TTRAM)(プロセッサ, DSP, 画像処理技術及び一般)
- SOIを用いたキャパシタレス・ツイントランジスタRAM (TTRAM)(プロセッサ, DSP, 画像処理技術及び一般)
- SOIを用いたキャパシタレス・ツイントランジスタRAM (TTRAM)(プロセッサ, DSP, 画像処理技術及び一般)
- SOIを用いたキャパシタレス・ツイントランジスタRAM (TTRAM)(プロセッサ, DSP, 画像処理技術及び一般)
- Wide-rangeバックバイアス制御を可能にする低電力・高性能Silicon on Thin BOXデバイス技術(IEDM特集(先端CMOSデバイス・プロセス技術))
- 閾値電圧制御を用いた低電圧SOICMOSデバイス技術(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 閾値電圧制御を用いた低電圧SOICMOSデバイス技術(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 高速・高周波動作SOIデバイス技術 (特集 IT社会に貢献する半導体)
- A-7-12 多結晶シリコン薄膜トランジスタの特性バラツキを利用した人工指紋デバイスの提案
- 人工指紋デバイス : ロジックLSI互換プロセスで作成した多結晶シリコンTFTによるセキュリティーの作りこみ
- CMOS回路の低電圧化はどうすすめるべきか(VLSI回路,デバイス技術(高速,低電圧,低電力))
- CMOS回路の低電圧化はどうすすめるべきか(VLSI回路,デバイス技術(高速,低電圧,低電力))
- MOSFETフリッカ雑音のばらつきのバイアス依存性
- MOSFETフリッカ雑音のばらつきのバイアス依存性
- SOIウェーハの表面欠陥評価とそのデバイス特性への影響
- 低電圧動作マージンを拡大した1MビットBiCMOS TTL SRAM
- 統計的ばらつき予測のための回路モデルパラメータ生成システムの構築
- 統計的ばらつき予測のための回路モデルパラメータ生成システムの構築
- 高速通信用LSIにおけるSOI/CMOS 回路設計技術
- 高速通信用LSIにおけるSOI/CMOS 回路設計技術
- 135GHz-f_ 70nm SOI-CMOS技術
- RFアナログ/超高速ディジタル混載用高性能SOIトランジスタ技術 (特集 半導体プロセス技術のイノベーション)
- 自由電子レーザー照射によるコヒーレントフォノン励起を用いたSiの結晶回復
- 多結晶シリコン薄膜トランジスタを利用した人口指紋デバイスによるセキュリティーの作りこみ
- 超低消費電力SRAM用シングルビット線クロスポイントデコード方式
- フィールドシールド分離によるSOI/CMOSデバイス技術