海外の並列処理研究動向 : MITにおける並列処理研究の現状
スポンサーリンク
概要
著者
関連論文
-
タイミング制約を緩和するクロッキング方式の予備評価(アクセラレーションと回路設計,2009年並列/分散/協調処理に関する『仙台』サマー・ワークショップ(SWoPP仙台2009))
-
プロセッサ性能に対する主記憶バンド幅の影響の評価(プロセッサアーキテクチャ)
-
実時間用並列計算機アーキテクチャの検討
-
全国大会の革新と展望(記念大会が示した情報処理の未来-情報処理学会創立50周年記念(第72回)全国大会報告)
-
ツインテール・アーキテクチャの評価(ARC-1:アーキテクチャ1,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
-
Out-of-orderスーパスカラ・プロセッサの耐過渡故障方式の改良(ディペンダブルアーキテクシャ及び仮想化,ディペンダブルコンピューティングシステム及び一般)
-
耐永久故障FPGAアーキテクチャ(ディペンダブルアーキテクシャ及び仮想化,ディペンダブルコンピューティングシステム及び一般)
-
タイミング・フォールト耐性を持つクロッキング方式(耐エラー技術,SWoPP佐賀2008-2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ)
-
プログラムの繰り返し構造に着目した動的なヘルパースレッディング(ARC-9:並列処理2,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
-
分岐プレディシジョン(ARC-4:分岐予測,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
-
パッシブWABの改良による低コストなレジスタ書き込みエラー検出手法(ディペンダブルコンピューティングシステム及び一般)
-
文字列に着目した情報フロー追跡によるインジェクション攻撃の検出(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
-
4K-4 情報漏洩防止のための暗黙的インフォメーションフロー追跡(情報爆発時代における分散処理とセキュリティ,一般セッション,「情報爆発」時代に向けた新しいIT基盤技術)
-
レジスタ・ファイル書き込み時タイミング・エラーに関する脆弱性評価(ARC-11:高信頼性および応用システム,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
-
データ駆動計算機のアーキテクチャ最適化に関する考察
-
データ駆動計算機EM-4の負荷分散
-
データ駆動計算機EM-4のパイプライン構成
-
データ駆動計算機EM-4のプロトタイプの構成
-
データ駆動計算機EM-4における待ち合せ機構
-
データ駆動計算機EM-4における要素プロセッサのシングルチップ化の検討
-
データ駆動型シングルチッププロセッサのアーキテクチャ
-
データ駆動型シングルチップによる高並列計算機の実行制御方式
-
卓越技術データベースの構築と発信 : 愛称「電気のデジタル博物館」http://www.dbjet.jp
-
マルチスレッド計算機における同期機構とパイプライン構成
-
相互結合網のトポロジを活かしたシステム支援機能とその評価
-
RWC-1の要素プロセッサ : 細粒度並列処理機能の強化
-
RWC-1 におけるスレッド実行と基本性能
-
RWC-1の入出力機構と基本性能
-
AI-1-4 超ディペンダブルVLSIへの挑戦(AI-1.デイベンダブルVLSIに向けて,依頼シンポジウム,ソサイエティ企画)
-
タイミング・エラー耐性を持つスーパスカラ・プロセッサ(耐エラー技術,SWoPP佐賀2008-2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ)
-
パッシブWABの改良による低コストなレジスタ書き込みエラー検出手法(ディペンダブルコンピューティングシステム及び一般)
-
文字列に着目した情報フロー追跡によるインジェクション攻撃の検出(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
-
文字列に着目した情報フロー追跡によるインジェクション攻撃の検出(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
-
最適なロールバック・ポイントを選択するトランザクショナル・メモリ
-
過渡故障耐性を持つOut-of-Orderスーパスカラ・プロセッサのコミット方式
-
面積効率を指向するプロセッサの設計
-
文字列ごとの情報フロー追跡手法のPHPへの実装と評価
-
並列型AIマシン (「AIマシン」)
-
編集にあたって(平成19年度論文賞の受賞論文紹介)
-
No.1 社会情報インフラの安全と信頼(情報処理で社会を守る)
-
細粒度通信機構を持つ並列計算機EM-Xによる疎行列計算の性能評価
-
VLDP3アーキテクチャにおけるメモリリネーミング手法の検討
-
VLDP3アーキテクチャにおけるレジスタ値の高速Forwarding手法の提案
-
VLDP3 : データフローを高速実行する大規模アーキテクチャ
-
C-16 VLDP3アーキテクチャの構想(3) : レジスタフォワーディング機構の初期検討(計算機アーキテクチャと最適化,C.アーキテクチャ・ハードウェア)
-
C-15 VLDP3アーキテクチャの構想(2) : ソフトウェア支援(計算機アーキテクチャと最適化,C.アーキテクチャ・ハードウェア)
-
C-14 VLDP3アーキテクチャの構想(1) : プロセッサ構成(計算機アーキテクチャと最適化,C.アーキテクチャ・ハードウェア)
-
Out-of-orderスーパスカラ・プロセッサの耐過渡故障方式の改良(ディペンダブルアーキテクチャ及び仮想化,ディペンダブルコンピューティングシステム及び一般)
-
耐永久故障FPGAアーキテクチャ(ディペンダブルアーキテクチャ及び仮想化,ディペンダブルコンピューティングシステム及び一般)
-
最適なロールバック・ポイントを選択するネスティッド・トランザクショナル・メモリ
-
耐永久故障FPGAアーキテクチャ
-
SWIFT:文字列ごとの情報フロー追跡手法
-
逆Dualflowアーキテクチャ
-
細粒度通信機構を用いたRadixソートの実行
-
行列演算ベンチマークを用いた並列計算機EM-Xの評価
-
EM-Cによるニューラルネットワークの実現
-
EM-Cによる共有二分決定グラフの並列処理
-
EM-Cによる粒度最適化の検討
-
並列計算機EM-4の並列プログラミング言語画EM-C
-
データ駆動計算機における静的負荷分散方式の検討
-
過渡故障耐性を持つ Out-of-Order スーパスカラ・プロセッサのコミット方式
-
3M-5 最適なロールバック・ポイントを選択するネスティッド・トランザクショナル・メモリの評価(プロセッサアーキテクチャ,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
-
3M-7 Reevaluating the Renamed Trace Cache Architecture
-
3M-1 プロセッサ性能に対する主記憶バンド幅の影響の評価(プロセッサアーキテクチャ,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
-
6M-2 過渡故障耐性を持つOut-of-Orderスーパスカラ・プロセッサの評価(計算機システム,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
-
3M-2 面積効率を指向するプロセッサの設計と実装(プロセッサアーキテクチャ,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
-
2ZE-3 情報漏洩防正のためのプラットフォーム認証(認証プラットホーム,一般セッション, セキュリティ,情報処理学会創立50周年記念)
-
2ZE-2 情報漏洩防止プラットフォーム(認証プラットホーム,一般セッション, セキュリティ,情報処理学会創立50周年記念)
-
1ZE-8 文字列ごとの情報フロー追跡手法のPHPへの実装(ネットワークセキュリティ,一般セッション, セキュリティ,情報処理学会創立50周年記念)
-
2T-3 タイミング制約を緩和するクロッキング方式の提案(論理・物理設計,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
-
6M-1 耐永久故障FPGAアーキテクチャの予備評価(計算機システム,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
-
5M-4 繰り返し構造に着目した分岐プレディシジョンの改良(マルチスレッドと分岐,学生セッション,アーキテクチャ,情報処理学会創立50周年記念)
-
ツインテール・アーキテクチャ(ARC-3:プロセッサアーキテクチャII,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
-
超並列計算機の相互結合網
-
4. RWC における超並列システムの研究開発 ( リアルワールドコンピューティング研究計画)
-
並列計算機EM-4におけるマルチスレッドプログラミングモデルと性能評価
-
ディペンダブル情報社会へ(これからの情報処理学会-第19回-)
-
電総研EM-4(特集知られざる計算機)
-
海外の並列処理研究動向 : MITにおける並列処理研究の現状
-
3. 並列処理の諸問題 3.3 並列計算機におけるスケジューリングと負荷分散 (並列処理技術)
-
データ駆動計算機EM-4における基本動作試験法
-
データ駆動計算機EM-4プロトタイプのハードウェア構成
-
データ駆動計算機EM-4プロトタイプのデバグ環境
-
ループを並列実行するクラスタ型アーキテクチャ(ARC-2:プロセッサアーキテクチャI,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
-
データ駆動型シングルチッププロセッサEMC-Rの動作原理と実装 (並列処理)
-
データ駆動計算機EM-4における資源管理の実現
-
高並列計算機EM-4とその並列性能評価
-
EM-4における適応型最適化方式
-
EM-4における動的関数分散方式の評価
-
データ駆動計算機EM-4プロトタイプにおけるソフトウェア体系
-
データ駆動計算機EM-4プロトタイプにおける強連結化効果
-
データ駆動計算機EM-4プロトタイプの性能評価
-
データ駆動計算機EM-4プロトタイプの並列動作性能予備評価
もっと見る
閉じる
スポンサーリンク