定常/過渡電流分離法を用いたMOSキャパシタ劣化機構解明
スポンサーリンク
概要
- 論文の詳細を見る
MOSデバイスの信頼性向上のため, MOSキャパシタ劣化機構を解析した.一般に, MOSキャパシタに電圧を印加すると, 定常電流に加え過渡電流が流れる.われわれは, これらの電流を分離し, それぞれの解析を行った.その結果, MOSキャパシタにファウラー・ノルドハイムストレスを印加すると定常電流・過渡電流共に増加することを確認した.さらに, これら電流が, ストレス印加時の注入正孔量に強く相関することを見出した.
- 社団法人電子情報通信学会の論文
- 1998-07-23
著者
-
山田 廉一
東大理
-
大倉 理
(株)日立製作所 中央研究所
-
由上 二郎
(株)日立製作所 中央研究所
-
由上 二郎
(株)半導体先端テクノロジーズ(selete)
-
山田 廉一
(株)日立製作所 中央研究所
-
山田 廉一
日立製作所・中央研究所
-
由上 二郎
ルネサス テクノロジ
関連論文
- 低しきい値pMISFETに向けたAl_2O_3を堆積させたHfO_2ゲート絶縁膜のアニールプロセスの検討(レギュラーセッション,ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
- 28p-ZC-2 ホッピング伝導の磁気抵抗
- フェルミピニングによるpoly-Si電極の仕事関数制御と低電力用CMOSFET特性の向上(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- poly-Si電極における仕事関数変調とそのデバイスインパクト : SiON/poly-Si界面の微量Hfの効果(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 高誘電体酸化物 / シリコン界面の創りこみ技術
- Gate-Overlapped LDD構造による低温Poly-Si TFTの高信頼化技術
- 原材料に起因したHf酸化膜中メタル不純物の分析とTDDB寿命への影響
- HfSiON high-kゲート形成プロセスによるBTストレス中のV_安定性改善(プロセスクリーン化と新プロセス技術)
- 低リーク、高移動度HfSiONゲートを実現する界面制御技術(プロセスクリーン化と新プロセス技術)
- Dual-core-SiON技術を活用したhp65-SoC LOP向けOI-SiNゲート絶縁膜(IEDM(先端CMOSデバイス・プロセス技術))
- Dual-core-SiON 技術を活用したhp65-SoC LOP向けOI-SiNゲート絶縁膜
- HfSiON絶縁膜を用いたメタルゲートCMOSプロセスの検討
- CMOS用極薄SiONゲート絶縁膜のn/p独立チューニング(先端CMOSデバイス・プロセス技術)
- フルシリサイドゲートトランジスタ閾値のゲート長依存性(半導体Si及び関連材料・評価)
- ポリシリコンTFTのパルス電圧ストレスによる劣化機構
- 定常/過渡電流分離法を用いたMOSキャパシタ劣化機構解明
- 過渡電流および定常電流を用いたMOSキャパシタ劣化機構解明
- 基板/酸化膜および酸化膜/ゲート界面の微細構造制御による酸化膜信頼性の向上
- ギガビットDRAM用高データレート回路技術
- 定常/過渡電流分離法を用いたMOSキャパシタ劣化機構解明
- 基板/酸化膜および酸化膜/ゲート界面の微細構造制御による酸化膜信頼性の向上
- poly-Si電極における仕事関数変調とそのデバイスインパクト : SiON/poly-Si界面の微量Hfの効果(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- MONOS型メモリの電荷蓄積機構の理論的研究(ゲート絶縁膜形成およびメモリ技術,ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- MONOS型不揮発メモリーの電子および正孔トラップ解析(ゲート絶縁膜、容量膜、機能膜及びメモリ技術)
- DRAMにおけるVRT(Variable Retention Time)の起源 : 接合リーク電流の2値変動(新メモリ技術とシステムLSI)
- ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- NBTIから考えるSiONゲート絶縁膜のスケーラビリティ(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
- 配線工程におけるウエハ裏面Cu汚染のデバイス信頼性に与える影響
- 半導体製造プロセスにおけるCu汚染によるデバイス信頼性劣化とそのメカニズム
- 最近の展望 シリコンプロセス・デバイスにおける新材料の導入
- 12p-DF-2 銅微粒子膜における電荷KT転移
- 26p-P-10 微粒子膜とクーロン閉塞
- 27a-W-9 スズ微粒子薄膜の臨界抵抗
- 微小トンネル接合のネットワークにおけるKosterlitz-Thouless転移
- 28p-M-8 銅微粒子膜の磁気抵抗
- 3p-YE-8 銅微粒子膜の電気伝導における粒径の効果
- 28p-M-10 超伝導微粒子薄膜における電荷・渦糸KTB転移
- 3p-YE-6 低伝導度銅微粒子膜における磁気伝導度
- 3p-YE-5 スズ微粒子膜におけるKT転移III
- 28a-L-10 スズ微粒子膜におけるKT転移
- 28a-L-9 Cu微粒子膜における電気伝導
- 12p-D-7 スズ微粒子膜におけるKT転移
- MONOS型メモリの電荷蓄積機構の理論的研究