最近の展望 シリコンプロセス・デバイスにおける新材料の導入
スポンサーリンク
概要
著者
関連論文
-
低しきい値pMISFETに向けたAl_2O_3を堆積させたHfO_2ゲート絶縁膜のアニールプロセスの検討(レギュラーセッション,ゲート絶縁薄膜,容量膜,機能膜及びメモリ技術)
-
フェルミピニングによるpoly-Si電極の仕事関数制御と低電力用CMOSFET特性の向上(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
-
poly-Si電極における仕事関数変調とそのデバイスインパクト : SiON/poly-Si界面の微量Hfの効果(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
高誘電体酸化物 / シリコン界面の創りこみ技術
-
原材料に起因したHf酸化膜中メタル不純物の分析とTDDB寿命への影響
-
HfSiON high-kゲート形成プロセスによるBTストレス中のV_安定性改善(プロセスクリーン化と新プロセス技術)
-
低リーク、高移動度HfSiONゲートを実現する界面制御技術(プロセスクリーン化と新プロセス技術)
-
Dual-core-SiON技術を活用したhp65-SoC LOP向けOI-SiNゲート絶縁膜(IEDM(先端CMOSデバイス・プロセス技術))
-
Dual-core-SiON 技術を活用したhp65-SoC LOP向けOI-SiNゲート絶縁膜
-
HfSiON絶縁膜を用いたメタルゲートCMOSプロセスの検討
-
CMOS用極薄SiONゲート絶縁膜のn/p独立チューニング(先端CMOSデバイス・プロセス技術)
-
フルシリサイドゲートトランジスタ閾値のゲート長依存性(半導体Si及び関連材料・評価)
-
定常/過渡電流分離法を用いたMOSキャパシタ劣化機構解明
-
過渡電流および定常電流を用いたMOSキャパシタ劣化機構解明
-
基板/酸化膜および酸化膜/ゲート界面の微細構造制御による酸化膜信頼性の向上
-
定常/過渡電流分離法を用いたMOSキャパシタ劣化機構解明
-
基板/酸化膜および酸化膜/ゲート界面の微細構造制御による酸化膜信頼性の向上
-
poly-Si電極における仕事関数変調とそのデバイスインパクト : SiON/poly-Si界面の微量Hfの効果(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
NBTIから考えるSiONゲート絶縁膜のスケーラビリティ(ゲート絶縁膜,容量膜,機能膜及びメモリ技術)
-
配線工程におけるウエハ裏面Cu汚染のデバイス信頼性に与える影響
-
半導体製造プロセスにおけるCu汚染によるデバイス信頼性劣化とそのメカニズム
-
最近の展望 シリコンプロセス・デバイスにおける新材料の導入
もっと見る
閉じる
スポンサーリンク