LSI回路の再構成を可能とするナノブリッジ (ナノテクノロジー特集) -- (エレクトロニクス・フォトニクス)
スポンサーリンク
概要
著者
-
水野 正之
日本電気株式会社デバイスプラットフォーム研究所
-
水野 正之
日本電気株式会社
-
阪本 利司
日本電気(株)デバイスプラットフォーム研究所
-
帰山 隼一
日本電気(株)デバイスプラットフォーム研究所
-
阪本 利司
Necデバイスプラットフォーム研究所
-
阪本 利司
Nec 基礎・環境研
-
阪本 利司
日本電気(株)基礎・環境研究所
関連論文
- C-12-1 大規模システムLSI向け積層フレックスメモリ(C-12.集積回路,一般セッション)
- ナノブリッジのCu配線への埋め込み技術(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 1GHz無制限位相調整が可能なディジタルDLL
- C-12-12 ディジタルDLLにおけるディレイライン制御方式の検討
- Sub-10-nm平面型 Bulk CMOS におけるS/D直接トンネル電流特性
- Sub-10-nm平面型Bulk CMOSにおけるS/D直接トンネル電流特性(IEDM特集(先端CMOSデバイス・プロセス技術))
- C-12-12 シグナルインテグリティ評価用100-GSa/sサンプリングオシロスコープマクロ(II)
- シグナルインテグリティ評価用100-Gsa/sサンプリングオシロスコープマクロの設計と評価
- C-12-6 シグナルインテグリティ評価用100-GSa/sサンプリングオシロスコープマクロの設計と評価
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 1チップMPEG-2 MP@MLビデオ符号化LSIの開発
- 固体電解質を用いた3端子型ナノメートル金属スイッチ
- 固体電解質ナノスイッチ
- 3端子固体電解質ナノスイッチ(新型不揮発性メモリ)
- 固体電解質を用いたナノスイッチ(新メモリ技術,メモリ応用技術,一般)
- 高性能LSIの機能切り替えを可能にするスイッチ素子 (特集 ここまできたモバイルITの材料技術--ユビキタス社会の基盤を支えるのはこれだ!)
- ナノバイオチップによるDNA分離
- [招待講演]ナノリソグラフィー技術のデバイス応用
- SC-9-7 単一電子トランジスタを用いた多値記憶素子
- 微細MOSFET中のキャリア伝導
- ナノスケールMOSトランジスタと多値単一電子メモリの研究 (特集:Siナノデバイス)
- 14nmゲートEJ-MOSFETの作製と電気的特性の評価
- C-12-28 高Q値オンチップインダクタ設計のための検討
- 電気化学反応を用いた金属ナノワイヤーの形成とそのデバイス応用
- LSI回路の再構成を可能とするナノブリッジ (ナノテクノロジー特集) -- (エレクトロニクス・フォトニクス)
- 固体電解質メモリー
- 14 nmゲート EJ-MOSFETの作製と電気的特性の評価
- 30p-Q-11 強磁場下クローン振動の遠赤外光応答
- 30p-Q-11 強磁場下クーロン振動の遠赤外光応答
- 7a-N-4 強磁場下量子ドットでのクーロン振動
- 7a-N-4 強磁場下量子ドットでのクローン振動
- 30nmゲート長EJ-MOSFETの作製
- ナノブリッジのCu配線への埋め込み技術(低電圧/低消費電力技術、新デバイス・回路とその応用)
- O.13μmCMOSプロセスによる無帰還ループ ポストイコライザを有する5Gb/sトランシーバの開発(アナログ・デジアナ・センサ, 通信用LSI)
- 0.13μmCMOSプロセスによる無帰還ループポストイコライザを有する5Gb/sトランシーバの開発
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 1GHz無制限位相調整が可能なディジタルDLL
- LSIにおけるシグナルインテグリティ問題と対策 : LSI性能の継続的な進化のために
- C-12-6 誘導結合チップ間リンクの通信距離拡張技術(C-12.集積回路,一般セッション)
- 高機能FFによる微小遅延故障検出技術の小面積化手法(インダストリアルセッション,設計/テスト/検証)
- C-12-7 高信頼なLSIを実現するための微小遅延欠陥検出技術(C-12.集積回路,一般セッション)
- 感光性樹脂を用いた5μm厚めっきCuによる多層配線技術(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- 感光性樹脂を用いた5μm厚めっきCuによる多層配線技術(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- C-12-34 LCDドライバ向け2.0Gb/sクロック・エンベッド伝送技術の開発(C-12.集積回路,一般セッション)
- スーパーコンピュータSXにおける熱設計およびオンチップ温度観測(高性能プロセッサ・システムLSIの実装設計,デザインガイア2008-VLSI設計の新しい大地)
- スーパーコンピュータSXにおける熱設計およびオンチップ温度観測(高性能プロセッサ・システムLSIの実装設計,デザインガイア2008-VLSI設計の新しい大地)
- 高信頼なLSIを実現するための微小遅延欠陥検出技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 高信頼なLSIを実現するための微小遅延欠陥検出技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- タイミングマージンテスト機能を有する1GHz-2GHz4相クロック発生器(アナログ・デジアナ・センサ,通信用LSI)
- タイミングマージンテスト機能を有する1GHz-2GHz 4相クロック発生器 (情報センシング)
- ジッタオーバサンプリング技術を用いた1ps分解能ジッタ測定マクロの開発(VLSI一般(ISSCC2006特集))
- 10Gb/s/ch 50mW 120×130μm^2クロックリカバリ回路(VSLI一般(ISSCC'03関連特集))
- [招待講演]ナノリソグラフィー技術のデバイス応用
- 微細MOSFET中のキャリア伝導
- 30nmゲート長EJ-MOSFETの作製
- 3-2 デシミクロンCMOSシステムLSIの低消費電力技術とチップアーキテクチャ (3. 基盤技術)
- 1次元細線における単一電子トラップ
- 1次元細線における単一電子トラップ
- 12p-DF-3 1次元SET接合アレイの電流-電圧特性
- 28p-M-2 超伝導単一電子トランジスタにおけるジョセフソン-準粒子サイクル
- シングルエレクトロニクス : 電子を一つずつ制御する技術
- 相補型原子スイッチを用いた不揮発プログラマブルセルとその回路マッピング実証(IEDM特集(先端CMOSテバイス・プロセス技術))
- 原子移動型スイッチを使ったスマート配線技術と低電力再構成回路への応用(配線・実装技術と関連材料技術)
- 相補型原子スイッチを用いたプログラマブルロジックでのRTL記述からの回路マッピング(メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)