C-12-28 高Q値オンチップインダクタ設計のための検討
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2002-03-07
著者
-
岡本 冬樹
日本電気株式会社
-
水野 正之
日本電気株式会社デバイスプラットフォーム研究所
-
水野 正之
日本電気株式会社
-
児玉 浩志
日本電気株式会社
-
福本 武
日本電気株式会社
-
冨留宮 正之
日本電気株式会社
-
村松 良徳
日本電気株式会社
-
大窪 宏明
日本電気株式会社
-
村松 良徳
ソニー株式会社 半導体事業グループ
関連論文
- C-12-1 大規模システムLSI向け積層フレックスメモリ(C-12.集積回路,一般セッション)
- 1GHz無制限位相調整が可能なディジタルDLL
- C-12-12 ディジタルDLLにおけるディレイライン制御方式の検討
- C-12-12 シグナルインテグリティ評価用100-GSa/sサンプリングオシロスコープマクロ(II)
- シグナルインテグリティ評価用100-Gsa/sサンプリングオシロスコープマクロの設計と評価
- C-12-6 シグナルインテグリティ評価用100-GSa/sサンプリングオシロスコープマクロの設計と評価
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 1チップMPEG-2 MP@MLビデオ符号化LSIの開発
- 固体電解質を用いた3端子型ナノメートル金属スイッチ
- 固体電解質ナノスイッチ
- 3端子固体電解質ナノスイッチ(新型不揮発性メモリ)
- 固体電解質を用いたナノスイッチ(新メモリ技術,メモリ応用技術,一般)
- C-12-28 高Q値オンチップインダクタ設計のための検討
- 動体検出機能搭載CMOSイメージャLSIの開発(低電力LSI論文小特集)
- 動体検出機能搭載CMOSイメージャLSIの開発 (特集 固体撮像素子、CMOSの挑戦)
- 動体検出機能搭載CMOSイメージャの開発
- C-12-40 動体検出機能を搭載したCMOSイメージャの開発
- LSI回路の再構成を可能とするナノブリッジ (ナノテクノロジー特集) -- (エレクトロニクス・フォトニクス)
- 1/2インチ130万画素プログレッシブスキャンIT-CCDイメージセンサ
- 8)2/3インチ130万画素IT-CCDイメージセンサ(〔情報入力研究会 コンシューマエレクトロニクス研究会〕合同)
- 2/3インチ130万画素IT-CCDイメージセンサ
- 4)IT-CCDイメージセンサにおける光学的なセル縮小限界(情報入力研究会コンシューマエレクトロニクス研究会合同)
- IT-CCDイメージセンサにおける光学的なセル縮小限界
- 1)新フォトダイオード構造を用いた低スミア・高感度200万画素IT-CCD(〔情報入力研究会 コンシューマエレクトロニクス研究会〕 合同)
- 1)2/3インチ200万画素IT-CCDイメージセンサ([情報入力研究会コンシューマエレクトロニクス研究会]合同)
- 2/3インチ200万画素IT-CCDイメージセンサ : 情報入力,コンシューマエレクトロニクス
- 17-6 高感度1/4インチ25万画素CCD撮像素子
- 2)HDTV用FIT-CCDにおける新裏打構造の検討(〔情報入力研究会 コンシューマエレクトロニクス研究会〕合同)
- HDTV用FIT-CCDにおける新裏打構造の検討 : 固体撮像関連 : 情報入力 : コンシューマエレクトロニクス
- O.13μmCMOSプロセスによる無帰還ループ ポストイコライザを有する5Gb/sトランシーバの開発(アナログ・デジアナ・センサ, 通信用LSI)
- 0.13μmCMOSプロセスによる無帰還ループポストイコライザを有する5Gb/sトランシーバの開発
- 動体検出機能搭載CMOSイメージャの開発
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 柔軟かつ高速な再構成を実現した動的再構成ロジックLSI
- 1GHz無制限位相調整が可能なディジタルDLL
- LSIにおけるシグナルインテグリティ問題と対策 : LSI性能の継続的な進化のために
- C-12-6 誘導結合チップ間リンクの通信距離拡張技術(C-12.集積回路,一般セッション)
- 高機能FFによる微小遅延故障検出技術の小面積化手法(インダストリアルセッション,設計/テスト/検証)
- C-12-7 高信頼なLSIを実現するための微小遅延欠陥検出技術(C-12.集積回路,一般セッション)
- 感光性樹脂を用いた5μm厚めっきCuによる多層配線技術(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- 感光性樹脂を用いた5μm厚めっきCuによる多層配線技術(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- C-12-34 LCDドライバ向け2.0Gb/sクロック・エンベッド伝送技術の開発(C-12.集積回路,一般セッション)
- スーパーコンピュータSXにおける熱設計およびオンチップ温度観測(高性能プロセッサ・システムLSIの実装設計,デザインガイア2008-VLSI設計の新しい大地)
- スーパーコンピュータSXにおける熱設計およびオンチップ温度観測(高性能プロセッサ・システムLSIの実装設計,デザインガイア2008-VLSI設計の新しい大地)
- 高信頼なLSIを実現するための微小遅延欠陥検出技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 高信頼なLSIを実現するための微小遅延欠陥検出技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- タイミングマージンテスト機能を有する1GHz-2GHz4相クロック発生器(アナログ・デジアナ・センサ,通信用LSI)
- タイミングマージンテスト機能を有する1GHz-2GHz 4相クロック発生器 (情報センシング)
- ジッタオーバサンプリング技術を用いた1ps分解能ジッタ測定マクロの開発(VLSI一般(ISSCC2006特集))
- CCDイメージセンサにおけるフォトダイオード特性向上技術 : 感度改善、VODシャッター電圧低減
- 10Gb/s/ch 50mW 120×130μm^2クロックリカバリ回路(VSLI一般(ISSCC'03関連特集))
- 高フレームレート撮像が可能な1/3インチ130万画素単層電極CCDの開発
- 高フレームレート撮像が可能な1/3インチ130万画素単層電極CCDの開発 (半導体デバイス特集) -- (メディア関連デバイス)
- 単層電極構造1/2インチ130万画素プログレッシブスキャンCCDの開発
- 1/2インチ130万画素単相電極CCDの開発 (半導体デバイス特集) -- (メディア関連デバイス)
- 3-2 デシミクロンCMOSシステムLSIの低消費電力技術とチップアーキテクチャ (3. 基盤技術)
- C-12-52 リング型PLLを用いたUWB BG 1, 3, 4用周波数シンセサイザ(C-12.集積回路,一般セッション)
- 周波数粗調整と周波数線形化機能を有するインターポレイティブリングVCOを用いた広ロックレンジ,低位相雑音PLL(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 周波数粗調整と周波数線形化機能を有するインターポレイティブリングVCOを用いた広ロックレンジ,低位相雑音PLL (コンシューマエレクトロニクス)
- デジタル2重サンプリングを用いた列並列AD変換器を搭載した高速・低ノイズCMOSイメージセンサの開発
- C-12-30 カスコードオベアンプのダイナミックレンジを最大化するバイアス回路の設計
- アナログ演算により各種画像処理を実現したCMOSイメージセンサ
- 高感度、低クロストークのCMOSイメージセンサ画素技術
- 新フォトダイオード構造を用いた低スミア・高感度200万画素IT-CCD
- C-12-69 ダイナミックレンジスケーラブル電力検出器を備えたコグニティブ無線用広帯域受信IC(C-12.集積回路,一般セッション)