WSiN自己整合ゲ-トGaAs-MESFET技術 (〔特集〕超高速化合物半導体IC技術)
スポンサーリンク
概要
著者
関連論文
- C-10-7 40G光伝送用電気分散補償(DFE)IC(C-10.電子デバイス,一般講演)
- R&Dホットコーナー 120GHz帯無線データ通信へ向けたミリ波集積回路技術
- 0.1μm級GaAs MESFETを用いた超高速識別器IC
- 超高速IC用の多層配線を用いた0.1μmセルフアラインゲートGaAs MESFET
- WSiN自己整合ゲ-トGaAs-MESFET技術 (〔特集〕超高速化合物半導体IC技術)
- InGaP/InGaAs/GaAs-HMESFETの耐圧向上
- 0.1μmAu/WSiNゲートGaAsMESFETの高性能化
- 0.15μm GaAs MESFETを用いた40Gbit/s識別器IC
- MMIC用3次元配線の耐湿性改善
- MMIC用3次元配線の耐湿性改善
- MMIC用3次元配線の耐湿性改善
- 耐熱ゲートInGaP/GaAs MESFETの製作技術
- 超小型3次元MMIC用配線形成技術
- 超小型3次元MMIC用配線形成技術
- 超小型3次元MMIC用配線形成技術
- チップ上光配線付き高速OEICの簡易実装技術(光部品・電子デバイス実装技術, 一般)
- チップ上光配線付き高速OEICの簡易実装技術(光部品・電子デバイス実装技術, 一般)
- チップ上光配線付き高速OEICの簡易実装技術(光部品・電子デバイス実装技術, 一般)
- チップ上光配線付き高速OEICの簡易実装技術(光部品・電子デバイス実装技術, 一般)
- 次世代超高速O/Eパッケージのためのチップ上光配線(光部品の実装,信頼性)
- 次世代超高速O/Eパッケージのためのチップ上光配線(光部品の実装,信頼性)
- 次世代超高速O/Eパッケージのためのチップ上光配線
- SC-9-5 超高速 OEIC パッケージ用チップ上光インタコネクション
- 超100 Gbit/s級OEICのためのチップ上光配線(WOW)構造
- 超100Gbit/s級OEICのためのチップ上光配線(WOW)構造
- C-2-46 信号線下を掘込んだグランドコプレーナ線路2
- C-2-77 鉛フリーはんだを用いたフリップチップ実装の高周波特性2 : バンプ電極径依存性
- C-2-35 信号線下を掘込んだグランドコプレーナ線路
- 超100Gbit/s級OEICに向けた光インターフェースとしてのチップ上光配線構造
- 超100Gbit/s級OEICに向けた光インタフェースとしてのチップ上光配線構造
- 0.1μm GaAs MESFETのしきい値電圧高均一化
- 20 Gbit/s動作スタティック識別器
- 耐熱ゲートInGaP/InGaAs/GaAs HMESFET
- 10Gb/s直列入出力型 ATMスイッチLSI
- 再ルーチングバンヤン網の高密度実装化
- 超高速ICに向けた0.1μmGaAsMESFET技術
- 成長中断時AsH_3後流し条件制御によるInGaP/GaAsヘテロ界面の高品質化
- 分光エリプソメトリー及びX線回折によるInGaP/InGaAs HFET構造の非破壊評価
- 分光エリプソメトリー及びX線回折によるInGaP/InGaAs HFET構造の非破壊評価
- 対称/非対称構造InGaP/InGaAs/GaAs HMESFETとミリ波帯増幅器への応用
- 対称/非対称構造InGaP/InGaAs/GaAs HMESFETとミリ波帯増幅器への応用
- 対称/非対称構造InGaP/InGaAs/GaAs HMESFETとミリ波帯増幅器への応用
- 超小型MMIC用3次元配線技術
- U字形VIAを用いた厚膜ポリイミド多層配線の製作
- 新BP-LDD構造0.1μmAu/WSiNゲートGaAsMESFET
- 耐熱ゲートGaAs/InGaAs/GaAsMESFET
- 2層構造WSiN電極によるGaAsショットキー接触の耐熱性の向上
- エピ/GaAs基板界面の不純物の低減法に関する検討 : 基板前処理の効果と雰囲気からの汚染
- 超高速OE実装に向けたオンチップ光配線技術 (特集 光実装技術)
- 超高速集積回路用GaAs MESFETの0.1μm WSiNゲート形成技術