High-Level Synthesis of a Multithreaded Processor for Image Generation
スポンサーリンク
概要
- 論文の詳細を見る
The design procedure of a multithreaded processor dedicated to the image generation is described, which can be achieved by means of a high-level synthesis tool PARTHENON. The processor employs a multithreaded architecture which is a novel promising approach to the parallel image generation. This paper puts special stress on the high-level synthesis scheme which can simplify the behavioral description for the structure and control of a complex hardware, and therefore enables the design of a complicated mechanism for a multithreaded processor. Implementation results of the synthesis are also shown to demonstrate the performance of the designed processor. This processor greatly improves the throughput of the image generation so far attained by the conventional approach.
- 社団法人電子情報通信学会の論文
- 1995-03-25
著者
-
ONOYE Takao
Faculty of Engineering, Osaka University
-
SHIRAKAWA Isao
Faculty of Engineering, Osaka University
-
Onoye Takao
Faculty Of Engineering Osaka University
-
Kimura K
Audio Video Information Technology Laboratory Matsushita Electric Industrial Co. Ltd.
-
Shirakawa Isao
Department Of Information System Engineering Graduate School Of Engineering Osaka University
-
Shirakawa Isao
Osaka University
-
Shirakawa Isao
Faculty Of Engineering Osaka University
-
Hirata Hiroaki
Audio Video Information Technology Laboratory Matsushita Electric Industrial Co. Ltd.
-
Shirakawa I
Graduate School Of Applied Informatics University Of Hyogo
-
MASAKI Toshihiro
Faculty of Engineering, Osaka University
-
Kimura Kozo
Audio Video Information Technology Laboratory, Matsushita Electric Industrial Co., Ltd.
-
Asahara Shigeo
Audio Video Information Technology Laboratory, Matsushita Electric Industrial Co., Ltd.
-
Sagishima Takayuki
Audio Video Information Technology Laboratory, Matsushita Electric Industrial Co., Ltd.
-
Asahara Shigeo
Audio Video Information Technology Laboratory Matsushita Electric Industrial Co. Ltd.
-
Kimura Kozo
Audio Video Information Technology Laboratory Matsushita Electric Industrial Co. Ltd.
-
Masaki Toshihiro
Department Of Information Networking Graduate School Of Information Science And Technology Osaka Uni
-
Sagishima Takayuki
Audio Video Information Technology Laboratory Matsushita Electric Industrial Co. Ltd.
関連論文
- メディア処理向け再構成可能アーキテクチャでの動画像復号処理の実現(VLSI設計技術とCAD)
- シングルタイルJPEG2000コーデックのシステム構成
- 携帯機器における動画像ストリーム高速簡略復号の一手法(スマートパーソナルシステム,一般)
- ダイナミックスペクトルアクセスを用いたコグニティブ無線ネットワークにおけるノード位置推定手法の一検討(社会ネットワーク)
- DCT領域Distributed Video Codingにおける尤度推定手法(ITS画像処理,映像メディア及び一般)
- DCT領域Distributed Video Codingにおける尤度推定手法(符号化,ITS画像処理,映像メディア及び一般)
- Single Chip Implementation of Motion Estimator Dedicated to MPEG2 MP@HL (Special Section on Digital Signal Processing)
- アンビエント情報環境のための無線アクセスに関する一検討 : 無線分散ネットワーク技術からのアプローチ(ヘテロジニアスネットワーク,移動通信ワークショップ)
- AS-2-2 ダイナミックスペクトルアクセスを用いたOFDM無線送受信機のFPGA実装(AS-2.ディジタル信号処理システムの実装技術,シンポジウムセッション)
- DCT領域Distributed Video Codingにおける尤度推定手法(符号化,ITS画像処理,映像メディア及び一般)
- 家庭用ビデオカメラにおける動画像のノイズ評価(スマートパーソナルシステム,一般)
- インペインティングに基づく実時間デインタレース処理のハードウェアアーキテクチャ(スマートパーソナルシステム,一般)
- MCMCを用いた効率的な歩行者認識に関する研究(スマートパーソナルシステム,一般)
- 確率的動作モデルを用いたオシレータベース物理乱数生成器の設計手法
- アンビエント情報環境のための無線アクセスに関する一検討 : 無線分散ネットワーク技術からのアプローチ(ヘテロジ二アスネットワーク,移動通信ワークショップ)
- アンビエント情報環境のための無線アクセスに関する一検討 : 無線分散ネットワーク技術からのアプローチ(ヘテロジニアスネットワーク,移動通信ワークショップ)
- 高時間分解能を実現するSETパルス幅測定回路の提案(ディペンダブル設計,物理設計及び一般)
- 透過減衰を考慮した無線ホームネットワーク向け位置推定
- 解析的二次音源モデルに基づく回折のレイトレーシングシミュレーション
- A-20-14 特徴点追跡を用いた動き補償フレーム補間手法(A-20. スマートインフォメディアシステム,一般セッション)
- 低エネルギー動作に適した超低電圧プロセッサのアーキテクチャ評価
- AS-1-4 製造ばらつきや環境変動を許容するサブスレッショルド回路設計(AS-1.サブスレッショルドCMOS回路技術,シンポジウムセッション)
- 低エネルギー動作に適した超低電圧プロセッサのアーキテクチャ評価
- レイアウトを考慮した基板バイアスクラスタリング手法(低消費電力設計,システムオンシリコンを支える設計技術)
- サブスレッショルド回路における基板バイアスを考慮したトランジスタのばらつきモデリングとリングオシレータを用いた検証(低消費電力設計,システムオンシリコンを支える設計技術)
- A 25kV ESD Proof LDMOSFET with a Turn-on Discharge MOSFET
- A Single Chip Automotive Control LSI Using SOI Bipolar Complimentary MOS Double-Diffused MOS
- A 200V CMOS SOI IC with Field-Plate Trench Isolation for EL Displays
- A Single Chip Automotive Control LSI Using SOI BiCDMOS
- Architecture of IEEE802.11i Cipher Algorithms for Embedded Systems(Selected Papers from the 17th Workshop on Circuits and Systems in Karuizawa)
- A Wireless Data System Constructed of SAW-Devices and Its Applications to Medical Cares
- A Fast Minimum Cost Flow Algorithm for Regenerating Optimal Layout of Functional Cells
- A Factored Reliability Formula for Directed Source-to-All-Terminal Networks (Special Section on Reliability)
- Real-Time Human Object Extraction Method for Mobile Systems Based on Color Space Segmentation(Selected Papers from the 18th Workshop on Circuits and Systems in Karuizawa)
- Object Sharing Scheme for Heterogeneous Environment
- Wireless Digital Video Transmission System Using IEEE802.11b PHY with Error Correction Block Based ARQ Protocol(Special Issue on Mobile Multimedia Communications)
- Error Detection by Digital Watermarking for MPEG-4 Video Coding(Special Section on Papers Selected from ITC-CSCC 2001)
- An Embedded Zerotree Wavelet Video Coding Algorithm with Reduced Memory Bandwidth
- A VLSI Architecture for Motion Estimation Core Dedicated to H.263 Video Coding(Special Issue on Multimedia, Network, and DRAM LSIs)
- Single Chip Implementation of MPEG2 Decoder for HDTV Level Pictures (Special Section of Selected Papers from the 8th Karuizawa Workshop on Circuits and Systems)
- High-Level Synthesis of a Multithreaded Processor for Image Generation
- OSACA; A System for Automated Routing on Two-layer Printed Wiring Board
- Efficient Memory Organization Framework for JPEG2000 Entropy Codec
- FOREWORD (Special Issue on Synthesis and Verification of Hardware Design)
- 組込み向けメディア処理プロセッサの最新動向
- Enhanced Flooding Algorithms Introducing the Concept of Biotic Growth(Software Platform Technologies, Ubiquitous Networks)
- Performance Estimation at Architecture Level for Embedded Systems(Special Section on VLSI Design and CAD Algorithms)
- Low-Power VLSI Implementation by NMOS 4-Phase Dynamic Logic (特集 電子システムの設計技術と設計自動化)
- Low-Power Scheme of NMOS 4-Phase Dynamic Logic (Special Issue on Integrated Electronics and New System Paradigms)
- デジタルBS/CS用PSK同期復調の設計(デジタル放送・伝送方式)
- Datapath Scheduling for Behavioral Description with Conditional Branches (Special Section on VLSI Design and CAD Algorithms)
- Parasitic Capacitance Modeling for Non-Planar Interconnects in Liquid Crystal Displays(Parasitics and Noise)(VLSI Design and CAD Algorithms)
- Trade-Off Analysis between Timing Error Rate and Power Dissipation for Adaptive Speed Control with Timing Error Prediction
- Area-Efficient Reconfigurable Architecture for Media Processing
- 映像コンテンツ同時閲覧のための負荷適応デコーダ制御手法
- Measurement Circuits for Acquiring SET Pulse Width Distribution with Sub-FO1-Inverter-Delay Resolution
- Implementation of Java Accelerator for High-Performance Embedded Systems(Simulation Acceletor)(VLSI Design and CAD Algorithms)
- Implementation of Java Accelerator for High-Performance Embedded Systems
- A Novel Dynamically Reconfigurable Hardware-based Cipher (特集 システムLSIの設計技術と設計自動化)
- A New Approach of Fractal-Analysis Based Module Clustering for VLSI Placement (Special Section on VLSI Design and CAD Algorithms)
- 電源ノイズに注目した電源遮断法の実機評価(ポスター講演,学生・若手研究会)
- An Algorithm for Generating All The Directed Paths and Its Application
- 動的再構成可能アーキテクチャによる故障回避機構の定量的信頼性評価(信頼性,非同期)
- Retinex階調補正におけるハロー効果の抑制に関する検討(スマートパーソナルシステム,一般)
- 多重領域分割に基づく複数の手掛りを用いた画像構造識別手法(スマートパーソナルシステム,一般)
- インペインテイングに基づくデインタレースの画質特性評価(スマートパーソナルシステム,一般)
- フレームメモリ容量削減のための準可逆画像圧縮手法(システムと信号処理及び一般)
- フレームメモリ容量削減のための準可逆画像圧縮手法(システムと信号処理及び一般)
- フレームメモリ容量削減のための準可逆画像圧縮手法(システムと信号処理及び一般)
- フレームメモリ容量削減のための準可逆画像圧縮手法(システムと信号処理及び一般)
- メトロポリス・ヘイスティングス法を用いた物体検出手法の並列化検討 (スマートインフォメディアシステム)
- ダイナミックスペクトルアクセスを用いた無線通信向けの伝搬路補償手法に関する一検討 (回路とシステム)
- ダイナミックスペクトルアクセスを用いた無線通信向けの伝搬路補償手法に関する一検討 (信号処理)
- ダイナミックスペクトルアクセスを用いた無線通信向けの伝搬路補償手法に関する一検討 (通信方式)
- ゆらぎ増幅回路を用いたオシレータベース物理乱数生成器 (集積回路)
- 動き検出履歴とコスト最適化に基づくデインタレース手法に関する検討 (スマートインフォメディアシステム)
- A-20-7 GPUレイトレーサと多音源音像定位手法を用いた対話的な三次元音場生成システム(A-20.スマートインフォメディアシステム,一般セッション)
- Stress Probability Computation for Estimating NBTI-Induced Delay Degradation
- メトロポリス・ヘイスティングス法を用いた物体検出手法の並列化検討(ソフトコンピューティング,一般)
- ダイナミックスペクトルアクセスを用いた無線通信向けの伝搬路補償手法に関する一検討(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- ダイナミックスペクトルアクセスを用いた無線通信向けの伝搬路補償手法に関する一検討(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- ダイナミックスペクトルアクセスを用いた無線通信向けの伝搬路補償手法に関する一検討(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- 4-1 再構成可能ディペンダブルVLSIプラットホーム(4.次世代に向けてのシステムLSI,転換期に来たシステムLSI技術と将来への展望)
- 動き検出履歴とコスト最適化に基づくデインタレース手法に関する検討(スマートパーソナルシステム,一般)
- 多視点映像復号の組込み実装に関する一検討(スマートパーソナルシステム,一般)
- A-3-6 電気的タイミング故障のデバッグ向けオンチップリアルタイム電源電圧センサ(A-3.VLSI設計技術,一般セッション)
- 中性子起因SEMTの電源電圧及び基板バイアス依存性測定(ディペンダブル設計(2),デザインガイア2012-VLSI設計の新しい大地-)
- 動的部分再構成による故障回避に関する一考察(高信頼性と画像認識,デザインガイア2012-VLSI設計の新しい大地-)
- 中性子起因SEMTの電源電圧及び基板バイアス依存性測定(デイペンダブル設計(2),デザインガイア2012-VLSI設計の新しい大地-)
- Emoballoon : ソーシャルタッチインタラクションのための柔らかな風船型インタフェース(アート&エンタテインメント3)
- センサノート間静電容量結合に基づく距離推定に向けた電極形状の検討(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- センサノート間静電容量結合に基づく距離推定に向けた電極形状の検討(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- オンチップセンサを用いたばらつき自己補償手法の検討(ディペンダブル(1),システムオンシリコンを支える設計技術)
- センサノート間静電容量結合に基づく距離推定に向けた電極形状の検討(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- 確率的動作モデルを用いたオシレータベース真性乱数生成回路のワーストケース設計手法(回路設計,システムオンシリコンを支える設計技術)
- 動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャの検討(リコンフィギャラブルアーキテクチャ/デバイス,リコンフィギャラブルシステム,一般)
- 画像の局所的特徴を利用したフレームメモリ容量削減のための画像圧縮手法(システムと信号処理及び一般)
- 画像の局所的特徴を利用したフレームメモリ容量削減のための画像圧縮手法(システムと信号処理及び一般)
- 画像の局所的特徴を利用したフレームメモリ容量削減のための画像圧縮手法(システムと信号処理及び一般)
- 画像の局所的特徴を利用したフレームメモリ容量削減のための画像圧縮手法(システムと信号処理及び一般)