中村 宏 | 東京大学先端科学技術研究センター
スポンサーリンク
概要
関連著者
-
中村 宏
東京大学先端科学技術研究センター
-
南谷 崇
東京大学先端科学技術研究センター
-
近藤 正章
東京大学先端科学技術研究センター
-
中村 宏
東京大学
-
今井 雅
東京大学先端科学技術研究センター
-
南谷 崇
東京大学 先端科学技術研究センター
-
近藤 正章
電気通信大学
-
朴 泰祐
筑波大学電子・情報工学系
-
今井 雅
東京大学駒場オープンラボラトリー
-
齋藤 寛
東京大学先端科学技術研究センター
-
齋藤 寛
会津大学
-
佐々木 広
東京大学先端科学技術研究センター
-
南谷 崇
キヤノン(株)
-
南谷 崇
東京大学
-
川鍋 昌紀
東京大学大学院情報理工学系研究科システム情報学専攻
-
小沢 基一
東京大学先端科学技術研究センター
-
上野 洋一郎
東京工業大学情報理工学研究科
-
中澤 喜三郎
明星大学情報学部電子情報学科
-
上野 洋一郎
東京工業大学大学院情報理工学研究科
-
宇佐美 公良
芝浦工業大学
-
天野 英晴
慶應義塾大学
-
渡邊 孝一
東京大学先端科学技術研究センター
-
渡邊 孝一
千葉大学工学部
-
池田 佳路
東京大学先端科学技術研究センター
-
渡邊 孝一
東京大学大学院 情報理工学系研究科 現 : 慶應義塾大学大学院メディアデザイン研究科
-
渡邊 孝一
慶應義塾大学
-
天野 英晴
慶應義塾大学大学院理工学研究科
-
並木 美太郎
東京農工大学
-
高橋 大介
筑波大学計算科学研究センター
-
高橋 睦史
筑波大学|現在 株式会社ルネサステクノロジ
-
今井 雅
東京大学駒場オープンラボトリー
-
OZCAN Metehan
東京大学 先端科学技術研究センター
-
中澤 喜三郎
電気通信大学情報工学科
-
宇佐美 公良
芝浦工業大学工学部
-
関 直臣
慶應義塾大学
-
深作 泉
東京工業大学大学院情報理工学研究科
-
小沢 基一
東京工業大学大学院情報理工学研究科
-
OZCAN Metehan
東京大学先端科学技術研究センター
-
川鍋 昌紀
東京大学先端科学技術研究センター
-
板倉 憲一
筑波大学電子・情報工学系
-
近藤 正章
筑波大学電子・情報工学系:(現)東京大学先端科学技術研究センター
-
天野 英晴
慶應義塾大学理工学部
-
板倉 憲一
筑波大学計算物理学研究センター
-
藤田 元信
東京大学先端科学技術研究センター
-
小暮 千賀明
東京大学先端科学技術センター
-
深作 泉
東京工業大学情報理工学研究科
-
長谷川 揚平
慶應義塾大学
-
香嶋 俊裕
芝浦工業大学
-
白井 利明
芝浦工業大学
-
金井 遵
東京農工大学
-
佐藤 三久
筑波大学電子・情報工学系
-
武田 清大
芝浦工業大学
-
高村 明裕
東京工業大学大学院情報理工学研究科
-
小暮 千賀明
東京大学先端科学技術研究センター
-
坂井 修一
東京大学工学系研究科電気工学
-
高橋 睦史
筑波大学大学院システム情報工学研究科
-
朴 泰祐
筑波大学 計算科学研究センター
-
中野 栄治
東京大学先端科学技術研究センター
-
高村 明裕
東京工業大学情報理工学研究科
-
坂井 修一
東京大学工学研究科電気工学専攻
-
朴 泰祐
筑波大学計算科学研究センター
-
松岡 聡
国立情報学研究所
-
松岡 聡
東京工業大学
-
砂田 徹也
東京農工大学
-
高橋 大介
筑波大学電子・情報工学系
-
高田 幸永
東京大学先端科学技術研究センター
-
大谷 貴胤
東京大学大学院情報理工学系研究科
-
金 均東
東京大学先端科学技術研究センター
-
松原 正純
筑波大学電子・情報工学系
-
佐藤 三久
筑波大学計算科学研究センター
-
助川 直伸
(株)日立製作所中央研究所
-
高橋 大介
東京大学情報基盤センター:(現)埼玉大学大学院理工学研究科
-
青木 秀貴
日立製作所中央研究所
-
大谷 貴胤
東京大学先端科学技術研究センター
-
高橋 睦史
筑波大学計算科学研究センター
-
宇川 彰
筑波大学計算科学研究センター
-
青木 秀貴
(株)日立製作所中央研究所
-
澤本 英雄
(株)日立製作所エンタープライズサーバ事業部
-
宇川 彰
筑波大学
-
宇川 彰
筑波大
-
宇川 彰
筑波大計算科学研究セ
-
高橋 大介
筑波大学
-
佐藤 三久
筑波大学大学院システム情報工学研究科|筑波大学計算科学研究センター
-
澤本 英雄
株式会社日立製作所
-
澤本 英雄
(株)日立製作所
-
宇川 彰
筑波大・物理:筑波大・計算物理学研究センター
-
岩本 貢
東京大学先端科学技術研究センター
-
林田 卓朗
東京大学先端科学技術研究センター
-
近藤 正章
科学技術振興事業団
-
金 均東
東京大学工学系研究科先端学際工学専攻
-
石山 進
東京大学先端科学技術研究センター
-
大河原 英喜
東京大学先端科学技術研究センター
-
林田 卓朗
東京大学先端科学技術研究センター:(現)日本電気株式会社
-
大根田 拓
東京大学先端科学技術研究センター
-
大河原 英喜
東京大学先端科学技術研究センター:(現)株式会社富士通研究所
-
Ozcan Metahan
東京大学先端科学技術研究センター
-
小島 悠
慶應義塾大学
-
池淵 大輔
慶應義塾大学
-
大久保 直昭
芝浦工業大学
-
武田 晴大
芝浦工業大学
-
中田 光貴
芝浦工業大学
-
橋本 幹生
(株)東芝 研究開発センター
-
高木 紀子
東京大学先端科学技術研究センター
-
藤田 昌宏
東京大学工学系研究科
-
五島 正裕
東京大学情報理工学系研究科
-
坂井 修一
東京大学大学院工学系研究科
-
若林 一敏
Necマルティメディア研究所システムcad
-
五島 正裕
東京大学大学院情報理工学系研究科
-
Kim Euiseok
東京大学先端科学技術研究センター
-
Sretasereekul Nattha
東京大学先端科学技術研究センター
-
高橋 渡
Necマルチメディア研究所
-
堀 敦史
スイミー・ソフトウェア株式会社
-
堀田 義彦
筑波大学大学院システム情報工学研究科
-
小檜山 清之
(株)富士通研究所 システムLSI開発研究所
-
中村 友洋
(株)日立製作所 中央研究所
-
長谷川 揚平
慶應義塾大学大学院理工学研究科
-
武田 清大
東京大学大学院
-
中村 友洋
(株)日立製作所中央研究所
-
藤井 智弘
東京大学先端科学技術センター
-
田中 慎一
東京大学先端科学技術研究センター:(現)株式会社nttデータ
-
藤田 昌宏
東京大学工学部電子工学専攻
-
中越 優佳
NEC情報システムズ
-
東 美和子
東京大学先端科学技術研究センター
-
坂井 修一
東京大学 情報理工学系研究科
-
宮沢 義幸
NEC情報システムズ
-
MORIZAWA Rafael
東京大学先端科学技術研究センター
-
武田 清大
東京大学工学系研究科先端学際工学専攻
-
橋本 幹生
株式会社東芝研究開発センター
-
堀田 義彦
筑波大学大学院システム情報工学研究科|現在 株式会社ルネサステクノロジ
-
浅井 雅司
東京大学先端科学技術研究センター
-
渡辺 亮
東京大学先端科学技術研究センター
-
大河原 英喜
富士通研究所
-
坂井 修一
東京大学大学院 情報理工学系研究科
-
金井 遵
東京農工大学工学部情報コミュニケーション工学科
-
吉見 真聡
慶應義塾大学大学院理工学研究科
-
三島 健
東京大学先端科学技術研究センター
-
吉瀬 謙二
東京工業大学大学院情報理工学研究科
-
片桐 孝洋
東京大学情報基盤センター
-
中島 佳宏
筑波大学大学院システム情報工学研究科
-
佐藤 三久
筑波大学大学院システム情報工学研究科
-
朴 泰祐
筑波大学 電子・情報工学系
-
木村 一樹
東京農工大学工学部情報コミュニケーション工学科
-
長井 智英
東京大学情報理工学系研究科システム情報学専攻
-
高橋 大介
筑波大学大学院システム情報工学研究科
-
小藤 健太郎
東京大学先端科学技術研究センター
-
椎名 公康
東京大学先端科学技術研究センター
-
藤田 昌宏
東京大学大学院工学系研究科電子工学
-
中島 浩
豊橋技術科学大学
-
鈴木 優介
東京大学先端科学技術研究センター
-
吉見 真聡
慶應義塾大学
-
吉瀬 謙二
東京工業大学
-
朴 泰祐
筑波大学大学院システム情報工学研究科コンピュータサイエンス専攻
-
桑子 雅史
東京大学 先端科学技術研究センター
-
服部 正樹
筑波大学 電子・情報工学系
-
服部 正樹
筑波大学電子・情報工学系
-
三島 健
NTTネットワークサービスシステム研究所
-
斉藤 一志
筑波大学電子・情報工学系
-
金谷 和至
筑波大物理
-
広野 哲
筑波大学電子・情報工学系
-
吉江 友照
筑波大学計算科学研究センター
-
倉田 憲一
東京大学先端科学技術研究センター
-
木村 一樹
東京農工大学
-
佐々木 広
東京大学大学院工学系研究科|現在,東京大学先端科学技術研究センター
-
片桐 孝洋
東京大学情報基盤センタースーパーコンピューティング研究部門
-
渡辺 亮介
東京大学先端科学技術研究センター
-
近藤 正章
独立行政法人 科学技術振興機構
-
村上 祥基
筑波大学 電子・情報工学系
-
宇佐美 公良
芝浦工業大学工学部情報工学科
-
森本 貴之
筑波大学電子・情報工学系
-
村上 祥基
筑波大学電子・情報工学系
-
中鐸 喜三郎
電気通信大学情報工学科
-
廣野 哲
株式会社日立製作所汎用コンピュータ事業部
-
三島 正博
筑波大学電子・情報工学系
-
近藤 正章
筑波大学 電子・情報工学系
-
吉江 友照
筑波大学
-
OZCAN Metehah
東京大学先端科学技術研究センター
-
中島 佳宏
筑波大学大学院システム情報工学研究科:日本学術振興会
-
朴 泰祐
筑波大学大学院システム情報工学研究科|筑波大学計算科学研究センター
-
藤田 昌彦
東京工業大学 大学院社会理工学研究科
-
Byung-soo Choi
東京大学 先端科学技術研究センター
-
Choi Byung-soo
東京大学先端科学技術研究センター
-
金谷 和至
筑波大学計算物理学研究センター
-
藤木 崇宏
東京大学先端科学技術研究センター
-
桑子 雅史
東京大学先端科学技術研究センター
-
福田 伸樹
東京大学先端科学技術研究センター
-
田島 裕也
東京大学先端科学技術研究センター
-
香嶋 俊裕
芝浦工業大学工学部情報工学科
-
中田 光貴
芝浦工業大学工学部情報工学科
-
池淵 大輔
慶應義塾大学大学院理工学研究科
-
関 直臣
慶應義塾大学大学院理工学研究科
-
白井 利明
芝浦工業大学工学部情報工学科
-
並木 美太郎
東京農工大学工学部情報コミュニケーション工学科
-
砂田 徹也
東京農工大学工学部情報コミュニケーション工学科
-
武田 清大
芝浦工業大学工学部情報工学科
著作論文
- 5K-7 省電力MIPSプロセッサコア評価のための計算機システムのFPGAによる試作(マルチスレッドと省電力,学生セッション,アーキテクチャ)
- 演算加速機構を持つオンチップメモリプロセッサの電力性能評価(ARC-3 : 性能評価およびモデリング,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- 非同期式カスケードALUアーキテクチャ
- 非同期式パイプライン構造の性能評価
- 非同期式カスケードALUプロセッサの評価
- 非同期式カスケードALUアーキテクチャの提案
- 非同期式パイプラインプロセッサの高性能化手法について
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地)
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地-)
- リソース競合を考慮したチップマルチプロセッサ向けプロセススケジューリング(セッション4:マルチコア向けシステムソフトウェア)
- 性能予測モデルの学習と実行時性能最適化機構を有する省電力化スケジューラ(省電力方式)
- 走行時パワーゲーティングのための命令実行制御手法の検討(命令実行制御,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- 共有資源の優先度と電源電圧の協調制御によるチップマルチプロセッサの省電力化(マルチプロセッサ)
- プロセス変動を考慮した電流制御による低電力化手法(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- スーパースカラプロセッサにおける細粒度動的スリープ制御の実装と評価(低消費電力,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
- スーパースカラプロセッサにおける細粒度動的スリープ制御の実装と評価(集積回路とアーキテクチャの協創 : どう繋ぐ?どう使う?マルチコア)
- MIPS R3000における細粒度動的スリープ方式の提案(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- MIPS R3000における細粒度動的スリープ方式の提案(低消費電力化技術(1),集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- マルチコアプログラミングコンテスト「Cellスピードチャレンジ2007」実施報告(ARC-11 : シミュレータおよびコンテスト報告,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- 遅延変動特性を考慮したタイミング信号設計方式に関する検討(VLSIの設計/検証/テスト及び一般(デザインガイア))
- bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計(VLSIの設計/検証/テスト及び一般(デザインガイア))
- Single Data Multiple Processes(SDMP)メモリの提案(システムI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価(VLSIの設計/検証/テスト及び一般論理合成及び高位合成)
- セルコントローラに基づいた非同期制御回路の合成(VLSIの設計/検証/テスト及び一般論理合成及び高位合成)
- 非同期データパス合成における解探索空間の削減(VLSIの設計/検証/テスト及び一般論理合成及び高位合成)
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- セルコントローラに基づいた非同期制御回路の合成(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 非同期データパス合成における解探索空間の削減(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- セルコントローラに基づいた非同期制御回路の合成
- 非同期データパス合成における解探索空間の削減
- 非同期回路におけるデータパス遅延情報を用いた制御信号共有化手法
- 超並列計算機CP-PACSにおけるPVMの実装
- 超並列計算機用多段結合網における転送性能の解析 (並列処理)
- CMP向け動的電源電圧・周波数制御手法(省電力方式)
- 統計情報に基づく省電力 Linux スケジューラ(OS-1 : 実行基盤)
- Webサーバ用計算機クラスタの性能と電力のモデリングに関する研究(ARC-9 : システム制御,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- CMPにおけるリソース競合に着目した性能の解析とモデリング(ARC-5 : マルチプロセッサ応用,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- トラクションコントロール実行 : CMP向け実行制御方式の検討(ARC-5 : マルチプロセッサ応用,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- 革新的電源制御による超低消費電力高性能システムLSIの構想(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- 革新的電源制御による超低消費電力高性能システムLSIの構想(低消費電力化技術(2),集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- AT-1-1 アーキテクチャレベルの低消費電力化技術(AT-1.低消費電力設計の最新動向,チュートリアル講演,ソサイエティ企画)
- オンチップメモリプロセッサでの演算加速機構の検討(プロセッサ・アーキテクチャ(2),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- Webサーバ用計算機クラスタの電力効率最適化に関する初期検討(クラスタ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- ディペンダビリティとセキュリティ : デバイス、アーキテクチャ、ソフトウェア(ディペンダブルプロセッサ,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 超低電力メガスケールシステムのプロトタイプ : MegaProto(高性能システム)
- bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 遅延変動特性を考慮したタイミング信号設計方式に関する検討(VLSIの設計/検証/テスト及び一般(デザインガイア))
- bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 遅延変動特性を考慮したタイミング信号設計方式に関する検討(VLSIの設計/検証/テスト及び一般(デザインガイア))
- bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 遅延変動特性を考慮したタイミング信号設計方式に関する検討(VLSIの設計/検証/テスト及び一般(デザインガイア))
- オンチップメモリプロセッサでの演算加速機構の検討(プロセッサ・アーキテクチャ(2),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地)
- 走行時パワーゲーティングのための命令実行制御手法の検討(命令実行制御,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- 1 out of 4符号を用いた低消費電力非同期式回路設計(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 1 out of 4符号を用いた低消費電力非同期式回路設計(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- トラクションコントロール実行:CMP向けプロセス実行制御方式の提案
- Webサーバ用計算機クラスタの電力効率最適化に関する初期検討(クラスタ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 空間的に故障率が異なる計算機クラスタシステムにおけるチェックポインティング(ディペンダブルネットワーク・分散システム,ディペンダブルコンピューティング論文)
- 空間的・時間的な故障率の変動を考慮したチェックポインティング手法の初期検討(高信頼システム, SWOPP武雄2005(2005年並列/分散/協調処理に関する「武雄」サマー・ワークショップ))
- ディペンダビリティとセキュリティ : デバイス、アーキテクチャ、ソフトウェア(ディペンダブルプロセッサ,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- ソフトウェア制御オンチップメモリにおけるスタティック消費電力削減手法(省電力)
- ソフトウェア可制御オンチップメモリによるメモリシステムの低消費電力化
- VHDLによるハイパクロスバ網用ルータ・チップの設計
- セルコントローラに基づいた非同期制御回路の合成(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 非同期データパス合成における解探索空間の削減(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- セルコントローラに基づいた非同期制御回路の合成(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 非同期データパス合成における解探索空間の削減(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- オンチップRAM利用による電力性能の最適化と評価(ARC-3: 低電力アーキテクチャ1, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
- プロセッサの消費電力測定と低消費電力プロセッサによるクラスタの検討(省電力)
- 低消費電力プロセッサによるクラスタの検討(ARC-6:低消費電力化)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
- HPC向けオンチップメモリプロセッサアーキテクチャSCIMAのSMP化の検討と性能評価
- プロセス変動を考慮した電流制御による低電力化手法(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- プロセス変動を考慮した電流制御による低電力化手法(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- キャッシュラインを考慮した3次元PDE solverの最適化手法
- キャッシュラインを考慮した3次元PDE solverの最適化手法
- NASPB CG, FTにおけるSCIMAの性能評価
- 超並列計算機CP-PACSにおけるNPB Kernel CGの評価(並列処理)
- 超並列計算機CP-PACSのネットワーク性能評価
- 方式レベル記述言語AIDLを用いた高性能プロセッサ設計支援
- 擬似ベクトルプロセッサにおける高速リストベクトル処理
- 超並列計算機CP-PACSのCGベンチマークによる性能評価
- 並列計算機の仮想性能評価システムVIPPES
- トランスダクション法を用いた非同期制御回路最適化
- トランスダクション法を用いた非同期制御回路最適化
- SCore クラスタシステムにおけるチェックポインティング機構の性能評価
- 高信頼HPCクラスタのためのチェックポインティング高速化の検討(2003年並列/分散/協調処理に関する「松江」サマーワークショップ(SWoPP松江2003))(DC-1高信頼化手法)
- 多重故障を考慮した計算機クラスタ向けSkewed Checkpointingの検討(2004年並列/分散/協調処理に関する「青森」サマーワークショップ(SWoPP青森2004))
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 非同期式VLSI設計用CADシステムの提案
- 非同期式VLSI設計用CADシステムの提案
- 統計情報に基づく動的電源電圧制御手法(省電力方式)
- 統計処理に基づくコンパイラ協調型DVFS手法(コンパイラ技術, SHINING 2006 「アーキテクチャとコンパイラの協調および一般」)
- 動的命令カスケーディングによるGALS型マイクロプロセッサの高性能化(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- GALS型プロセッサにおける動的命令カスケーディング(ARC-4: 低電力アーキテクチャ2, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
- 通信オーバーヘッドを考慮したマルチプロセッサSoC向け低消費電力化タスクスケジューリング手法(ARC-4:スケジューリング,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- 細粒度化による非同期式パイプラインの最適化設計
- 細粒度化による非同期式パイプラインの最適化設計
- 細粒度化による非同期式パイプラインの最適化設計
- 非同期式カスケードALUアーキテクチャ
- 非同期式パイプライン構造の性能評価
- 非同期式カスケードALUアーキテクチャ
- 非同期式パイプライン構造の性能評価
- SD符号を用いた非同期式高速除算器
- SD符号を用いた非同期式高速除算器
- SD符号を用いた非同期式高速除算器
- 3E-6 符号確定位置を考慮した非同期式非回復法除算器の設計
- ハイパフォーマンスコンピューティングに適したメモリ階層の検討
- 非同期式プロセッサTITAC-3の命令供給機構
- 実効電力制御による高性能計算機クラスタ構成手法の提案(クラスタシステム)
- 高密度実装クラスタにおける実効電力制御手法の検討(ARC-1:低電力アーキテクチャ,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- 電力制約下での高性能計算機クラスタ構成手法(省電力,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- 電力制約下での高性能計算機クラスタ構成手法(省電力, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- ハイパフォーマンスコンピューティング向けアーキテクチャSCIMA
- ハイパフォーマンスコンピューティングに適したメモリアーキテクチャの予備評価
- 非同期回路におけるデータパス遅延情報を用いた制御信号共有化手法
- DVFSを用いたチップマルチプロセッサ向け高性能・低電力化手法(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- めりはり型実行モデルに基づくアーキテクチャ(一般セッションE Funny Architecture I)
- 4. メモリ混載プロセッサ(1.アーキテクチャ基盤技術, 新世代マイクロプロセッサアーキテクチャ(前編))
- ビット分割構成によるレジスタファイルのサイズおよびポート数削減手法(マイクロアーキテクチャ)
- GALS型SoCの低消費電力化のためのタスクスケジューリング手法(ARC-4: 低電力アーキテクチャ2, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
- ソフトウェア制御オンチップメモリ向け自動最適化コンパイラの提案(コンパイラとシステムソフトウエア)
- SCIMAにおけるメモリアクセス機構の検討
- 遅延変動を考慮したスタンダードセルライブラリの構築と評価(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 非同期式パイプライン高速化のためのステージ間ラッチの構成
- アーキテクチャとコンパイラによるメモリ階層協調最適化の検討(ARC-8:メモリシステム)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
- 演算部とデータ供給部の動的周波数変更による低消費電力化手法の検討(ARC-6:低消費電力化)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
- HPC向けプロセッサのメモリ・アーキテクチャの基本構成
- オンチップメモリを用いたHPCプロセッサの検討
- オンチップメモリを用いたHPCプロセッサの検討
- オンチップメモリを用いたHPCプロセッサの検討
- 3E-4 データの符号化を考慮した非同期式データパスの評価
- Cascade ALUを用いた命令実行手法の提案と評価
- CMP向け動的電源電圧・周波数制御手法の提案(プロセッサアーキテクチャと応用)
- SCIMAにおけるメモリアクセス機構の設計と評価
- SCIMAにおけるメモリアクセス機構の設計と評価