南谷 崇 | 東京大学 先端科学技術研究センター
スポンサーリンク
概要
関連著者
-
南谷 崇
東京大学 先端科学技術研究センター
-
南谷 崇
東京大学先端科学技術研究センター
-
中村 宏
東京大学先端科学技術研究センター
-
今井 雅
東京大学先端科学技術研究センター
-
南谷 崇
キヤノン(株)
-
南谷 崇
東京大学
-
近藤 正章
東京大学先端科学技術研究センター
-
中村 宏
東京大学
-
齋藤 寛
会津大学
-
今井 雅
東京大学駒場オープンラボラトリー
-
齋藤 寛
東京大学先端科学技術研究センター
-
川鍋 昌紀
東京大学大学院情報理工学系研究科システム情報学専攻
-
小暮 千賀明
東京大学先端科学技術センター
-
今井 雅
東京大学駒場オープンラボトリー
-
渡邊 孝一
東京大学先端科学技術研究センター
-
渡邊 孝一
千葉大学工学部
-
中村 宏
東京大学 先端科学技術研究センター
-
渡邊 孝一
東京大学大学院 情報理工学系研究科 現 : 慶應義塾大学大学院メディアデザイン研究科
-
渡邊 孝一
慶應義塾大学
-
OZCAN Metehan
東京大学 先端科学技術研究センター
-
近藤 正章
電気通信大学
-
上野 洋一郎
東京工業大学情報理工学研究科
-
OZCAN Metehan
東京大学先端科学技術研究センター
-
川鍋 昌紀
東京大学先端科学技術研究センター
-
米田 友洋
国立情報学研究所
-
濱田 尚宏
会津大学コンピュータ理工学研究科 コンピュータシステム学専攻
-
小暮 千賀明
東京大学先端科学技術研究センター
-
今井 雅
東京大学 先端科学技術研究センター
-
小暮 千賀明
東京大学 先端科学技術研究センター
-
米田 友洋
国立情報学研究所アーキテクチャ科学研究系
-
上野 洋一郎
東京工業大学大学院情報理工学研究科
-
高田 幸永
東京大学先端科学技術研究センター
-
金 均東
東京大学先端科学技術研究センター
-
小西 隆夫
会津大学コンピュータ理工学部 コンピュータハードウェア学科
-
齋藤 寛
会津大学コンピュータ理工学部 コンピュータハードウェア学科
-
近藤 正章
東京大学 先端科学技術研究センター
-
松田 昭信
東京大学 先端科学技術研究センター
-
林田 卓朗
東京大学先端科学技術研究センター
-
金 均東
東京大学工学系研究科先端学際工学専攻
-
小沢 基一
東京大学先端科学技術研究センター
-
齋藤 寛
会津大学コンピュータ理工学部
-
林田 卓朗
東京大学先端科学技術研究センター:(現)日本電気株式会社
-
Ozcan Metahan
東京大学先端科学技術研究センター
-
小沢 基一
東京工業大学大学院情報理工学研究科
-
高村 明裕
東京工業大学大学院情報理工学研究科
-
今井 雅
東京工業大学 情報理工学研究科
-
藤井 太郎
東京工業大学 情報理工学研究科
-
桑子 雅史
東京大学 先端科学技術研究センター
-
堀 敦史
スイミー・ソフトウェア株式会社
-
長井 智英
東京大学大学院情報理工学系研究科
-
南谷 崇
東京大学大学院情報理工学系研究科
-
藤井 智弘
東京大学先端科学技術センター
-
東 美和子
東京大学先端科学技術研究センター
-
渡辺 亮
東京大学先端科学技術研究センター
-
高村 明裕
東京工業大学情報理工学研究科
-
深作 泉
東京工業大学大学院情報理工学研究科
-
池田 吉朗
東京工業大学 情報理工学研究科
-
石田 伯仁
東京工業大学 情報理工学研究科
-
西川 真哉
東京工業大学 情報理工学研究科
-
石川 誠
東京工業大学 工学部
-
桑子 雅史
東京工業大学 工学部
-
山崎 淳
東京工業大学 工学部
-
上野 洋一郎
東京大学 先端科学技術研究センター
-
椎名 公康
東京大学先端科学技術研究センター
-
鈴木 優介
東京大学先端科学技術研究センター
-
齋藤 寛
東京大学 先端科学技術研究センター
-
石井 忠俊
株式会社インターデザイン・テクノロジー
-
亀田 義男
東京大学先端科学技術研究センター
-
石井 忠俊
株式会社インターデザイン・テクノロジー エンベデッドテクノロジーグループ
-
小林 憲貴
株式会社インターデザイン・テクノロジー エンベデッドテクノロジーグループ
-
石川 誠
(株)日立製作所中央研究所
-
南谷 崇
ディペンダブルコンピューティング論文特集編集委員会
-
松田 昭信
パナソニックコミュニケーションズ株式会社情報システムグループ
-
近藤 正章
科学技術振興事業団
-
亀田 義男
東京大学 先端科学技術研究センター
-
濱田 尚宏
会津大学
-
Ishikawa Makoto
Hitachi America Ltd. Mi Usa
-
Byung-soo Choi
東京大学 先端科学技術研究センター
-
Choi Byung-soo
東京大学先端科学技術研究センター
-
藤木 崇宏
東京大学先端科学技術研究センター
-
藤木 崇宏
東京大学 先端科学技術研究センター
-
本山 克樹
東京大学 先端科学技術研究センター
-
深作 泉
東京工業大学情報理工学研究科
-
Ishikawa Makoto
Automotive Products Laboratory Hitachi America. Ltd.:(present Office)central Research Laboratory Hit
-
小沢 基一
東京大学 先端科学技術研究センター
-
田島 裕也
東京大学先端科学技術研究センター
著作論文
- レイアウトデータに基づく非同期式加算回路の性能比較
- 非同期式プロセッサ TITAC-2 の検証とテスト
- 非同期式プロセッサ TITAC-2 のALUの構成
- 非同期式プロセッサ TITAC-2 のキャッシュ構成
- 非同期式パイプラインの動作解析
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地)
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地-)
- 共有資源の優先度と電源電圧の協調制御によるチップマルチプロセッサの省電力化(マルチプロセッサ)
- プロセス変動を考慮した電流制御による低電力化手法(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 遅延変動特性を考慮したタイミング信号設計方式に関する検討(VLSIの設計/検証/テスト及び一般(デザインガイア))
- bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計(VLSIの設計/検証/テスト及び一般(デザインガイア))
- ディペンダブル・コンピューティング研究への期待と課題 : DSN2005報告を兼ねて(データ工学, ディペンダビリティ, 一般)
- 束データ方式による非同期式回路の動作合成手法の提案(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- 束データ方式による非同期式回路の動作合成手法の提案(動作合成/データパス合成,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価(VLSIの設計/検証/テスト及び一般論理合成及び高位合成)
- セルコントローラに基づいた非同期制御回路の合成(VLSIの設計/検証/テスト及び一般論理合成及び高位合成)
- 非同期データパス合成における解探索空間の削減(VLSIの設計/検証/テスト及び一般論理合成及び高位合成)
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- セルコントローラに基づいた非同期制御回路の合成(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 非同期データパス合成における解探索空間の削減(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価
- セルコントローラに基づいた非同期制御回路の合成
- 非同期データパス合成における解探索空間の削減
- プロセス二重化とプロセス対交換によるチップマルチプロセッサの高信頼化手法(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地-)
- bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 遅延変動特性を考慮したタイミング信号設計方式に関する検討(VLSIの設計/検証/テスト及び一般(デザインガイア))
- bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 遅延変動特性を考慮したタイミング信号設計方式に関する検討(VLSIの設計/検証/テスト及び一般(デザインガイア))
- bit単位の遅延変動を考慮した高性能低消費電力演算回路の設計(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 遅延変動特性を考慮したタイミング信号設計方式に関する検討(VLSIの設計/検証/テスト及び一般(デザインガイア))
- ディペンダブル・コンピューティング研究への期待と課題 : DSN2005報告を兼ねて(データ工学, ディペンダビリティ, 一般)
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地)
- 1 out of 4符号を用いた低消費電力非同期式回路設計(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 1 out of 4符号を用いた低消費電力非同期式回路設計(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- A-3-7 Simulinkによるモデルベースデザイン手法を用いた効率的な組込みハードウェア開発手法の評価(A-3. VLSI設計技術,一般セッション)
- 空間的に故障率が異なる計算機クラスタシステムにおけるチェックポインティング(ディペンダブルネットワーク・分散システム,ディペンダブルコンピューティング論文)
- 空間的・時間的な故障率の変動を考慮したチェックポインティング手法の初期検討(高信頼システム, SWOPP武雄2005(2005年並列/分散/協調処理に関する「武雄」サマー・ワークショップ))
- セルコントローラに基づいた非同期制御回路の合成(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 非同期データパス合成における解探索空間の削減(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- セルコントローラに基づいた非同期制御回路の合成(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 非同期データパス合成における解探索空間の削減(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- プロセス二重化とプロセス対交換によるチップマルチプロセッサの高信頼化手法(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地)
- FPGA実装を想定した束データ方式による非同期式回路のフロアプラン手法の検討
- A-3-4 モデルベース設計と動作合成設計の統合環境による効率的なハードウェア開発手法の評価(A-3.VLSI設計技術,一般セッション)
- プロセス変動を考慮した電流制御による低電力化手法(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- プロセス変動を考慮した電流制御による低電力化手法(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 束データ方式による非同期式回路の動作合成手法の提案(動作合成/データパス合成,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- ディペンダブルコンピューティング論文特集の発行にあたって
- SCore クラスタシステムにおけるチェックポインティング機構の性能評価
- A-3-9 高位合成ツールによる LSI 開発事例
- 高信頼HPCクラスタのためのチェックポインティング高速化の検討(2003年並列/分散/協調処理に関する「松江」サマーワークショップ(SWoPP松江2003))(DC-1高信頼化手法)
- 多重故障を考慮した計算機クラスタ向けSkewed Checkpointingの検討(2004年並列/分散/協調処理に関する「青森」サマーワークショップ(SWoPP青森2004))
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価(VLSIの設計/検証/テスト及び一般 論理合成及び高位合成)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 非同期式パルス駆動論理によるALUの設計
- 通信オーバーヘッドを考慮したマルチプロセッサSoC向け低消費電力化タスクスケジューリング手法(ARC-4:スケジューリング,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- 2H-5 非同期式プロセッサTITAC-3の命令供給機構
- SDIモデルに基づく局所同期型非同期式VLSI設計方式
- GALS型SoCの低消費電力化のためのタスクスケジューリング手法(ARC-4: 低電力アーキテクチャ2, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
- 遅延変動を考慮したスタンダードセルライブラリの構築と評価(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 遅延変動を考慮したスタンダードセルライブラリの構築と評価(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 遅延変動を考慮したスタンダードセルライブラリの構築と評価(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 遅延変動を考慮したスタンダードセルライブラリの構築と評価(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 3E-2 遅延情報に基づく非同期式制御回路の依存性グラフを利用した設計手法
- 3E-1 SDIモデルに基づいた非同期式演算完了信号生成の一手法
- 2H-4 非同期式プロセッサTITAC-3の命令実行機構
- ディペンダンブルコンピューティングの過去・現在・未来(高信頼アルゴリズム,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- ディペンダンブルコンピューティングの過去・現在・未来(高信頼アルゴリズム,ディペンダブルコンピュータシステムとセキュリティ技術及び一般)
- 独立法人化後の国立大学の新しい姿 : 東大先端研の取り組みから
- PD-3-6 ディペンダブルコンピューティングの課題