南谷 崇 | キヤノン(株)
スポンサーリンク
概要
関連著者
-
南谷 崇
キヤノン(株)
-
南谷 崇
東京大学 先端科学技術研究センター
-
南谷 崇
東京大学
-
今井 雅
東京大学駒場オープンラボラトリー
-
南谷 崇
東京大学先端科学技術研究センター
-
中村 宏
東京大学先端科学技術研究センター
-
中村 宏
東京大学
-
今井 雅
東京大学駒場オープンラボトリー
-
近藤 正章
東京大学先端科学技術研究センター
-
近藤 正章
電気通信大学
-
今井 雅
東京大学先端科学技術研究センター
-
齋藤 寛
会津大学
-
米田 友洋
国立情報学研究所
-
濱田 尚宏
会津大学コンピュータ理工学研究科 コンピュータシステム学専攻
-
米田 友洋
国立情報学研究所アーキテクチャ科学研究系
-
高田 幸永
東京大学先端科学技術研究センター
-
金 均東
東京大学先端科学技術研究センター
-
小西 隆夫
会津大学コンピュータ理工学部 コンピュータハードウェア学科
-
齋藤 寛
会津大学コンピュータ理工学部 コンピュータハードウェア学科
-
金 均東
東京大学工学系研究科先端学際工学専攻
-
齋藤 寛
会津大学コンピュータ理工学部
-
長井 智英
東京大学大学院情報理工学系研究科
-
南谷 崇
東京大学大学院情報理工学系研究科
-
藤井 智弘
東京大学先端科学技術センター
-
松田 昭信
東京大学 先端科学技術研究センター
-
椎名 公康
東京大学先端科学技術研究センター
-
伊藤 貴康
東北大
-
内木 哲也
東洋大学経営学部
-
内木 哲也
東洋大
-
三浦 武雄
日立
-
田畑 邦晃
日立
-
吉澤 充博
日立
-
片岡 雅憲
日立
-
大河内 正明
IBM
-
筧 捷彦
早大
-
大岩 元
慶大
-
木村 文彦
東大
-
佐藤 忠夫
東大
-
矢島 敬二
東理大
-
黒川 恒雄
国学院大
-
南谷 崇
東工大
-
堂下 修司
京大
-
黒須 正明
静岡大
-
江尻 正員
日立
-
黒川 恒雄
國學院大
-
伊藤 貴康
東北大学
-
堂下 修司
龍谷大学
-
大岩 元
慶應義塾大学 : 情報処理教育委員会
-
大河内 正明
日本アイ・ビー・エム(株)東京基礎研究所
-
筧 捷彦
早稲田大学
-
筧 捷彦
立教大学理学部数学科
-
黒須 正明
メディア教育開発センター
-
石井 忠俊
株式会社インターデザイン・テクノロジー
-
石井 忠俊
株式会社インターデザイン・テクノロジー エンベデッドテクノロジーグループ
-
小林 憲貴
株式会社インターデザイン・テクノロジー エンベデッドテクノロジーグループ
-
堂下 修司
京都大学工学部情報工学教室
-
東 美和子
東京大学先端科学技術研究センター
-
南谷 崇
ディペンダブルコンピューティング論文特集編集委員会
-
濱田 尚宏
会津大学
-
木村 文彦
東京大
-
渡辺 亮
東京大学先端科学技術研究センター
-
南谷 崇
東大
-
大岩 元
慶應義塾大学:情報処理教育委員会
-
黒須 正明
メディア教育開セ
著作論文
- 編集にあたって : 情報システムの超低消費電力化技術(未来を切り拓く最先端VLSIテクノロジー)
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地)
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地-)
- 共有資源の優先度と電源電圧の協調制御によるチップマルチプロセッサの省電力化(マルチプロセッサ)
- プロセス変動を考慮した電流制御による低電力化手法(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 「WCC98に参加して/IFIP TC : この1年」
- 束データ方式による非同期式回路の動作合成手法の提案(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- 束データ方式による非同期式回路の動作合成手法の提案(動作合成/データパス合成,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- プロセス二重化とプロセス対交換によるチップマルチプロセッサの高信頼化手法(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地-)
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地)
- 1 out of 4符号を用いた低消費電力非同期式回路設計(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 1 out of 4符号を用いた低消費電力非同期式回路設計(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- A-3-7 Simulinkによるモデルベースデザイン手法を用いた効率的な組込みハードウェア開発手法の評価(A-3. VLSI設計技術,一般セッション)
- 空間的に故障率が異なる計算機クラスタシステムにおけるチェックポインティング(ディペンダブルネットワーク・分散システム,ディペンダブルコンピューティング論文)
- プロセス二重化とプロセス対交換によるチップマルチプロセッサの高信頼化手法(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地)
- FPGA実装を想定した束データ方式による非同期式回路のフロアプラン手法の検討
- A-3-4 モデルベース設計と動作合成設計の統合環境による効率的なハードウェア開発手法の評価(A-3.VLSI設計技術,一般セッション)
- プロセス変動を考慮した電流制御による低電力化手法(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- プロセス変動を考慮した電流制御による低電力化手法(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 束データ方式による非同期式回路の動作合成手法の提案(動作合成/データパス合成,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- ディペンダブルコンピューティング論文特集の発行にあたって
- 通信オーバーヘッドを考慮したマルチプロセッサSoC向け低消費電力化タスクスケジューリング手法(ARC-4:スケジューリング,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- TC10(ComputerSystems Technology) : コンピュータシステムの技術