中村 宏 | 東京大学 先端科学技術研究センター
スポンサーリンク
概要
関連著者
-
中村 宏
東京大学 先端科学技術研究センター
-
近藤 正章
東京大学 先端科学技術研究センター
-
南谷 崇
東京大学 先端科学技術研究センター
-
中村 宏
東京大学
-
佐々木 広
東京大学先端科学技術研究センター
-
佐々木 広
東京大学 先端科学技術研究センター
-
藤田 元信
東京大学 先端科学技術研究センター
-
今井 雅
東京大学 先端科学技術研究センター
-
小暮 千賀明
東京大学 先端科学技術研究センター
-
藤田 元信
東京大学先端科学技術研究センター
-
小暮 千賀明
東京大学先端科学技術センター
-
佐藤 三久
筑波大学 計算科学研究センター
-
近藤 正章
電気通信大学
-
朴 泰祐
筑波大学電子・情報工学系
-
佐藤 三久
筑波大学 電子・情報学系 計算物理学研究センター
-
松岡 聡
国立情報学研究所
-
松岡 聡
東京工業大学
-
朴 泰祐
筑波大学 電子・情報工学系
-
中島 浩
豊橋技術科学大学
-
松原 正純
筑波大学電子・情報工学系
-
齋藤 寛
会津大学
-
桑子 雅史
東京大学 先端科学技術研究センター
-
千葉 滋
東京工業大学
-
OZCAN Metehan
東京大学 先端科学技術研究センター
-
齋藤 寛
東京大学 先端科学技術研究センター
-
板倉 憲一
筑波大学電子・情報工学系
-
中澤 喜三郎
電気通信大学情報工学科
-
中澤 喜三郎
明星大学情報学部電子情報学科
-
高橋 大介
筑波大学計算科学研究センター
-
池田 佳路
東京大学先端科学技術研究センター
-
高橋 大介
筑波大学 システム情報工学研究科
-
倉田 憲一
東京大学先端科学技術研究センター
-
板倉 憲一
筑波大学計算物理学研究センター
-
田中 慎一
東京大学先端科学技術研究センター:(現)株式会社nttデータ
-
田中 慎一
東京大学 先端科学技術研究センター
-
近藤 正章
独立行政法人 科学技術振興機構
-
高橋 睦史
筑波大学|現在 株式会社ルネサステクノロジ
-
高橋 睦史
筑波大学 大学院 システム情報工学研究科
-
安部井 嘉人
筑波大学電子・情報工学系
-
千葉 滋
東京工業大学数理・計算科学専攻
-
朴 泰祐
筑波大学 計算科学研究センター
-
池田 佳路
東京大学 先端科学技術研究センター
-
小沢 基一
東京大学先端科学技術研究センター
-
Byung-soo Choi
東京大学 先端科学技術研究センター
-
Choi Byung-soo
東京大学先端科学技術研究センター
-
藤木 崇宏
東京大学先端科学技術研究センター
-
藤木 崇宏
東京大学 先端科学技術研究センター
-
Dine Gerard
エコールセントラルパリ
-
倉田 憲一
エコールセントラルパリ
-
SAGUEZ Christian
エコールセントラルパリ
-
本山 克樹
東京大学 先端科学技術研究センター
-
家田 正孝
東京大学 先端科学技術研究センター
-
小沢 基一
東京大学 先端科学技術研究センター
-
藤田 元信
東京大学 先端科学技術研究センター:科学技術振興機構
著作論文
- リーク電力削減のための細粒度命令スケジューリング手法の検討(省電力アーキテクチャ)
- 同期式仕様記述を用いた非同期式VLSI設計支援CADシステムの構築と評価
- 命令グルーピングによる効率的な命令実行方式(プロセッサアーキテクチャ)
- 超低電力メガスケールシステムのプロトタイプ : MegaProto
- ソフトウェア制御オンチップメモリを用いた静的消費電力削減に関する検討
- HPC向けオンチップメモリプロセッサアーキテクチャSCIMAのSMP化の検討と性能評価
- 超並列計算機CP-PACSの基本性能評価
- 統計情報に基づく実行時最適化の検討(ARC-10:動的最適化とプロセッサ応用,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- 依存情報を用いた命令グループ化による動的命令スケジューリング機構の電力削減手法(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- 依存情報を用いた命令グループ化による動的命令スケジューリング機構の電力削減手法(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- GALS型構成を用いたクラスタ化スーパースカラにおける低消費電力化の検討(アーキテクチャ全般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- ゲノム上におけるPCR産物の特異性の高速解析
- 2H-5 非同期式プロセッサTITAC-3の命令供給機構
- 遅延変動を考慮したスタンダードセルライブラリの構築と評価(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 遅延変動を考慮したスタンダードセルライブラリの構築と評価(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 遅延変動を考慮したスタンダードセルライブラリの構築と評価(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 3E-2 遅延情報に基づく非同期式制御回路の依存性グラフを利用した設計手法
- ソフトウェア制御オンチップメモリにおける演算処理を考慮した低消費電力化手法(プロセッサ技術(2), 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2005))
- ソフトウエア制御オンチップメモリ向け自動最適化アルゴリズムとその初期評価
- ソフトウエア制御オンチップメモリのための最適化コンパイラの構想
- 3E-1 SDIモデルに基づいた非同期式演算完了信号生成の一手法
- 2H-4 非同期式プロセッサTITAC-3の命令実行機構
- ソフトウェア制御オンチップメモリにおける演算処理を考慮した低消費電力化手法(プロセッサ技術(2), 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2005))