武田 清大 | 東京大学工学系研究科先端学際工学専攻
スポンサーリンク
概要
関連著者
-
武田 清大
芝浦工業大学
-
武田 清大
東京大学工学系研究科先端学際工学専攻
-
宇佐美 公良
芝浦工業大学
-
宇佐美 公良
芝浦工業大学工学部
-
武田 清大
東京大学大学院
-
白井 利明
芝浦工業大学
-
香嶋 俊裕
芝浦工業大学
-
武田 清大
東京大学
-
関 直臣
慶應義塾大学
-
長谷川 揚平
慶應義塾大学
-
長谷川 揚平
慶應義塾大学大学院理工学研究科
-
天野 英晴
慶應義塾大学理工学部
-
白井 利明
大阪教育大学
-
大久保 直昭
芝浦工業大学
-
中田 光貴
芝浦工業大学
-
中村 宏
東京大学
-
天野 英晴
慶應義塾大学大学院理工学研究科
-
天野 英晴
慶應義塾大学
-
長谷川 揚平
慶応義塾大学
-
関 直臣
慶応義塾大学
-
天野 英晴
慶応義塾大学
-
近藤 正章
電気通信大学
-
中村 宏
東京大学大学院情報理工学系研究科
-
ジャオ レイ
慶應義塾大学
-
小島 悠
慶應義塾大学
-
池淵 大輔
慶應義塾大学
-
並木 美太郎
東京農工大学
-
Lei Zhao
慶應義塾大学
-
近藤 正章
東京大学先端科学技術研究センター
-
ZHAO LEI
慶應義塾大学
-
武田 晴大
芝浦工業大学
-
砂田 徹也
東京農工大学
-
金井 遵
東京農工大学
-
金 均東
東京大学工学系研究科先端学際工学専攻
-
天野 英晴
慶應義塾大学 理工学部
-
中村 宏
東京大学工学部
-
中村 宏
東京大学先端科学技術研究センター
-
西村 隆
慶應義塾大学大学院理工学研究科
-
堤 聡
慶應義塾大学大学院理工学研究科
-
徐 慧
慶應義塾大学
-
近藤 正章
東京大学 先端科学技術研究センター
-
増田 大樹
芝浦工業大学 大学院 工学研究科
-
近藤 正章
筑波大学電子・情報工学系:(現)東京大学先端科学技術研究センター
-
釜田 雅大
慶應義塾大学
-
小山 慧
芝浦工業大学
-
橋田 達徳
芝浦工業大学
-
馬橋 雄祐
芝浦工業大学
-
中村 宏
東京大学大学院工学系研究科電気工学専攻
-
Zhao Lei
慶応大
-
増田 大樹
芝浦工業大学
-
中村 宏
東京大学情報理工学系研究科システム情報学専攻
-
中村 宏
東京大学大学院工学系研究科先端学際工学専攻
-
近藤 正章
東京大学
-
中村 拓郎
慶應義塾大学大学院理工学研究科
-
平井 啓一郎
慶應義塾大学大学院理工学研究科
-
齊藤 貴樹
慶應義塾大学大学院理工学研究科
-
金 均東
東京大学先端科学技術研究センター
-
長谷川 楊平
慶應義塾大学理工学部
-
並木 美太朗
東京農工大学工学部電子情報工学科
-
平井 啓一郎
慶應義塾大学
-
齊藤 貴樹
慶應義塾大学
-
三輪 忍
東京大学
-
金 均東
東京大学
著作論文
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(計算機システム)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(低消費電力)
- MIPS R3000における細粒度動的スリープ方式の提案(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- MIPS R3000における細粒度動的スリープ方式の提案(低消費電力化技術(1),集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- ランタイムパワーゲーティングを適用した低電力乗算器の設計試作及び実測による性能評価(低消費電力回路,システムオンシリコンを支える設計技術)
- パワーゲーティングを適用した動的リコンフィギャラブルプロセッサの設計と評価(デバイスアーキテクチャ)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- 走行時パワーゲーティングを適用した低消費電力乗算器の試作による電力評価(電源制御,パワーゲーティング,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 走行時パワーゲーティングを適用した低消費電力乗算器の試作による電力評価(電源制御,パワーゲーティング, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
- 細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(低消費電力)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- 動的リコンフィギャラブルプロセッサMuCCRAの低消費電力化(リコンフィギャラブルプロセッサ,リコンフィギャラブルシステム,一般)
- ランタイムパワーゲーティングを適用した乗算器を用いた消費電力に影響する要因の解析(低消費電力/耐ノイズ・ばらつき設計(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- ランタイムパワーゲーテリングを適用した乗算器を用いた消費電力に影響する要因の解析(低消費電力/耐ノイズ・ばらつき設計(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 走行時パワーゲーティングを適用した低消費電力乗算器の物理設計と試作(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- 走行時パワーゲーティングを適用した低消費電力乗算器のアーキテクチャ設計(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- 走行時パワーゲーティングを適用した低消費電力乗算器の物理設計と試作(高速化/低消費電力化II,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 走行時パワーゲーティングを適用した低消費電力乗算器のアーキテクチャ設計(高速化/低消費電力化II,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 走行時パワーゲーティングを適用した低消費電力乗算器の物理設計と試作(高速化/低消費電力化II,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 走行時パワーゲーティングを適用した低消費電力乗算器のアーキテクチャ設計(高速化/低消費電力化II,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- A-3-8 動的スリープ制御方式の実装と解析(A-3.VLSI設計技術,一般講演)
- 動的なスイッチング情報を用いたパワーゲーティング回路向け高精度遅延時間解析法の提案(論理設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 動的なスイッチング情報を用いたパワーゲーティング回路向け高精度遅延時間解析法の提案(論理設計2,デザインガイア2010-VLSI設計の新しい大地-)
- データ保持性を利用したキャッシュのパワーゲーティング手法(低消費電力技術,集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)