小山 慧 | 芝浦工業大学
スポンサーリンク
概要
関連著者
-
小山 慧
芝浦工業大学
-
宇佐美 公良
芝浦工業大学
-
宇佐美 公良
芝浦工業大学工学部
-
橋田 達徳
芝浦工業大学
-
天野 英晴
慶應義塾大学大学院理工学研究科
-
池淵 大輔
慶應義塾大学
-
山本 辰也
芝浦工業大学 工学部 情報工学科
-
天野 英晴
慶應義塾大学理工学部
-
天野 英晴
慶應義塾大学 理工学部
-
中村 宏
東京大学大学院情報理工学系研究科
-
並木 美太郎
東京農工大学
-
近藤 正章
電気通信大学
-
天野 英晴
慶應義塾大学
-
馬橋 雄祐
芝浦工業大学
-
武田 清大
芝浦工業大学
-
中村 宏
東京大学
-
齊藤 貴樹
慶應義塾大学
-
関 直臣
慶應義塾大学
-
小島 悠
慶應義塾大学
-
白井 利明
芝浦工業大学
-
佐野 徹
慶應義塾大学大学院理工学研究科
-
齊藤 貴樹
慶應義塾大学大学院理工学研究科
-
ZHAO LEI
慶應義塾大学
-
増田 大樹
芝浦工業大学 大学院 工学研究科
-
武藤 徹也
芝浦工業大学工学部情報工学科
-
近藤 正章
筑波大学電子・情報工学系:(現)東京大学先端科学技術研究センター
-
釜田 雅大
慶應義塾大学
-
武田 清大
東京大学大学院
-
太田 雄也
芝浦工業大学工学部情報工学科
-
山本 辰也
芝浦工業大学
-
佐野 徹
慶應義塾大学
-
白井 利明
大阪教育大学
-
ジャオ レイ
慶應義塾大学
-
武田 清大
東京大学
-
Lei Zhao
慶應義塾大学
-
中村 宏
東京大学大学院工学系研究科電気工学専攻
-
増田 大樹
芝浦工業大学
-
武田 清大
東京大学工学系研究科先端学際工学専攻
-
武藤 徹也
芝浦工業大学大学院工学研究科電気電子情報工学専攻
-
中村 宏
東京大学大学院工学系研究科先端学際工学専攻
-
天野 英晴
慶応義塾大学
-
齊藤 貴樹
慶応義塾大学理工学部
-
佐野 徹
慶応義塾大学大学院理工学研究科開放環境科学専攻
-
Zhao Lei
慶応大
-
石崎 智尋
芝浦工業大学工学部情報工学科
-
太田 雄也
芝浦工業大学 工学部 情報工学科
-
石崎 智尋
芝浦工業大学大学院工学研究科
-
太田 雄也
芝浦工業大学大学院工学研究科電気電子情報工学専攻
著作論文
- マイクロプロセッサ内の演算器に対する適応型パワーゲーティング (集積回路)
- MTCMOS回路を利用したオンチップ・リークモニタによるランタイム・パワーゲーティング回路の損益分岐点予測 (VLSI設計技術)
- パワーゲーティングの実装方式がエネルギー削減効果に与える影響の解析 (VLSI設計技術)
- 細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
- 細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
- MTCMOS回路を利用したオンチップ・リークモニタによるランタイム・パワーゲーティング回路の損益分岐点予測(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
- MTCMOS回路を利用したオンチップ・リークモニタの設計と評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- MTCMOS回路を利用したオンチップ・リークモニタの設計と評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
- マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
- パワーゲーティングの実装方式がエネノレギー削減効果に与える影響の解析(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
- 動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装(低消費電力設計,FPGA応用及び一般)
- 動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装(低消費電力設計,FPGA応用及び一般)
- 動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装(低消費電力設計,FPGA応用及び一般)
- サブスレッショルド領域での動作に向けたレべルシフタ回路構造の検討(性能及び製造性考慮物理設計,システムオンシリコンを支える設計技術)
- マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
- 細粒度パワーゲーティングを適用した汎用マイクロプロセッサ Geyser-1
- マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
- オンチップ・リークモニタの65nmプロセスでの実装設計と評価(低消費電力回路,システムオンシリコンを支える設計技術)
- パワーゲーティングの実装方式がエネルギー削減効果に与える影響の解析
- 動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装